ES2036758T5 - Procedimiento para la diferenciacion de circuitos electronicos con memoria no volatil. - Google Patents

Procedimiento para la diferenciacion de circuitos electronicos con memoria no volatil.

Info

Publication number
ES2036758T5
ES2036758T5 ES89113081T ES89113081T ES2036758T5 ES 2036758 T5 ES2036758 T5 ES 2036758T5 ES 89113081 T ES89113081 T ES 89113081T ES 89113081 T ES89113081 T ES 89113081T ES 2036758 T5 ES2036758 T5 ES 2036758T5
Authority
ES
Spain
Prior art keywords
volatile memory
differentiation
procedure
specific identifier
electronic circuits
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
ES89113081T
Other languages
English (en)
Other versions
ES2036758T3 (es
Inventor
Hartmut Dr. Phys. Schrenk
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=6359170&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=ES2036758(T5) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Siemens AG filed Critical Siemens AG
Application granted granted Critical
Publication of ES2036758T3 publication Critical patent/ES2036758T3/es
Publication of ES2036758T5 publication Critical patent/ES2036758T5/es
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07FCOIN-FREED OR LIKE APPARATUS
    • G07F7/00Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus
    • G07F7/08Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means
    • G07F7/10Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means together with a coded signal, e.g. in the form of personal identification information, like personal identification number [PIN] or biometric data
    • G07F7/1008Active credit-cards provided with means to personalise their use, e.g. with PIN-introduction/comparison system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06QINFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
    • G06Q20/00Payment architectures, schemes or protocols
    • G06Q20/30Payment architectures, schemes or protocols characterised by the use of specific devices or networks
    • G06Q20/34Payment architectures, schemes or protocols characterised by the use of specific devices or networks using cards, e.g. integrated circuit [IC] cards or magnetic cards
    • G06Q20/341Active cards, i.e. cards including their own processing means, e.g. including an IC or chip
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06QINFORMATION AND COMMUNICATION TECHNOLOGY [ICT] SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES; SYSTEMS OR METHODS SPECIALLY ADAPTED FOR ADMINISTRATIVE, COMMERCIAL, FINANCIAL, MANAGERIAL OR SUPERVISORY PURPOSES, NOT OTHERWISE PROVIDED FOR
    • G06Q20/00Payment architectures, schemes or protocols
    • G06Q20/30Payment architectures, schemes or protocols characterised by the use of specific devices or networks
    • G06Q20/34Payment architectures, schemes or protocols characterised by the use of specific devices or networks using cards, e.g. integrated circuit [IC] cards or magnetic cards
    • G06Q20/355Personalisation of cards for use
    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07FCOIN-FREED OR LIKE APPARATUS
    • G07F7/00Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus
    • G07F7/08Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means
    • G07F7/0806Details of the card
    • G07F7/0813Specific details related to card security
    • G07F7/082Features insuring the integrity of the data on or in the card
    • GPHYSICS
    • G07CHECKING-DEVICES
    • G07FCOIN-FREED OR LIKE APPARATUS
    • G07F7/00Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus
    • G07F7/08Mechanisms actuated by objects other than coins to free or to actuate vending, hiring, coin or paper currency dispensing or refunding apparatus by coded identity card or credit card or other personal identification means
    • G07F7/0806Details of the card
    • G07F7/0833Card having specific functional components
    • G07F7/084Additional components relating to data transfer and storing, e.g. error detection, self-diagnosis
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/319Tester hardware, i.e. output processing circuits
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/006Identification

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Business, Economics & Management (AREA)
  • Strategic Management (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Accounting & Taxation (AREA)
  • Computer Security & Cryptography (AREA)
  • General Business, Economics & Management (AREA)
  • Theoretical Computer Science (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Warehouses Or Storage Devices (AREA)
  • Read Only Memory (AREA)
  • Static Random-Access Memory (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

EN CONEXIONES ELECTRONICAS INTEGRADAS MONOLITICAMENTE CON ALMACEN NO EFIMERO PROGRAMABLE ELECTRICAMENTE SE INSCRIBE DURANTE LA PREPARACION DE LA CONEXION ELECTRONICA EN LA FASE DE TEST UNA MARCA ESPECIFICA EN CELULAS DE ALMACEN NO EFIMERAS Y POR UN DISPOSITIVO DE BLOQUEO PREVISTO EN LA CONEXION ELECTRONICA SE CONTRARRESTA UNA POSTERIOR VARIACION DE ESTA MARCA ESPECIFICA. LA MARCA ESPECIFICA PUEDE CONTENER ESPECIALMENTE UNA INFORMACION DE TIEMPO ACTUAL.

Description

Procedimiento para la diferenciación de circuitos electrónicos con memoria no volátil.
La invención se refiere a un procedimiento para la diferenciación de circuitos integrados monolíticamente con al menos una memoria no volátil según el preámbulo de la reivindicación 1 de la patente.
Se conocen por los documentos EP-OS 0 207 320, EP-OS 0 127 809, FR-PS 23 11 360, EP-0S 0 128 362 así como DE-PS 26 21 271 circuitos integrados monolíticamente, que contienen una memoria no volátil y en los que es necesaria una diferenciación de los chips individuales. Se trata en este caso de los circuitos electrónicos integrados de las llamadas tarjeteas de chips o tarjetas que llevan chips (Chips-Carrying Cards), como se describen en el Artículo "Intelligenz auf Plastik, Sicherheitssysteme mit Chip-Carrying Cards" de H. Lambert y M. Schmötzer publicado en la revista Elektronik el 3 de Febrero de 1986.
En los gremios de normalización, por ejemplo en la ISO, se discute identificar los chips de diferentes lotes de fabricación por medio de un número de lote. De esta manera se limita, en efecto, pero no se excluye la posibilidad de copia a través de un estafador sobre chips del mismo número de lote.
El cometido de la invención es la preparación de un procedimiento para permitir una limitación, suministro o bloqueo de cantidades definidas de fabricación de circuitos electrónicos de la misma manera que permitiría una numeración en serie consecutiva, sin que sea necesaria una documentación correspondientemente costosa.
Este cometido se soluciona según la invención por medio de un procedimiento según la parte de caracterización de la reivindicación 1 de la patente.
Se conoce por el documento DE-OS 27 38 113 un procedimiento según el preámbulo de la reivindicación 1 de la patente con el propósito de impedir el abuso de tarjetas de chips.
Las configuraciones favorables del procedimiento son objeto de reivindicaciones dependientes.
A continuación se describe con la ayuda de la figura un desarrollo posible de un procedimiento según la invención.
La figura muestra un verificador normalizado 1, que está constituido, entre otras cosas, por un circuito lógico 11 del verificador, una unidad de entrada 12 de identificadores, una unidad de entrada 13 de programas de prueba y una unidad de entrada 14 de programas de bloqueo, así como un circuito electrónico 2, que contiene especialmente un circuito lógico de control 21, una instalación de bloqueo 23 y una memoria de identificadores 22a, que es especialmente parte de una memoria 22 no volátil y que está prevista para el alojamiento del identificador específico.
Durante la prueba de funcionamiento del circuito electrónico 2, el verificador normalizado 1 lleva a cabo en primer lugar el programa de prueba habitual, contenido en la unidad de entrada 13 del programa de prueba. Al térmico con éxito del programa de prueba, el verificador normalizado 1 escribe en un área predeterminada de direcciones de la memoria no volátil 22 del circuito electrónico 2, que se representa en la figura con 22a como memoria de identificadores, un identificador individual tomado especialmente desde la unidad de entrada 12 de identificadores. Luego se activa a través de un programa de bloqueo, que se toma de la unidad de entrada 14 del programa de bloqueo, la instalación de bloqueo 23 en el circuito electrónico 2, y esta instalación de bloqueo 23 impide una modificación adicional de los datos depositados en la memoria de identificadores 22a.
Como unidad de bloqueo 23 puede estar previsto, entre otros, un circuito, que reduce de forma no reversible el potencial máximo alcanzable de las líneas de conexión de las células correspondientes de la memoria y de esta manera impide una modificación del contenido de la memoria en la memoria de identificadores 22a. Se pueden realizar una limitación de la tensión de programación por debajo de un valor necesario para la programación así como, en el caso de memorias no volátiles que se pueden borrar eléctricamente, una limitación correspondiente de la tensión de borrado, por ejemplo, a través de la conmutación entre dos niveles de la tensión o a través de la conexión adicional de resistencias en serie o en paralelo en un divisor de la tensión. Se puede activar una instalación de bloqueo 23 de este tipo, entre otros, a través de la fundición de un fusible o a través de la colocación de una fase oscilante monoestable.
En el marco de la fabricación en serie de circuitos electrónicos no aplicable realizar como identificador específico una numeración consecutiva, como por ejemplo un número de serie sin diferenciación o separación de la serie de números, salvo que se suministren los circuitos numerados según un protocolo. Un identificador específico útil, que debe servir como característica de diferenciación según la invención, es una indicación de tiempo actual. En el caso de funcionamiento de varios verificadores puede estar prevista adicionalmente una codificación específica del verificador como componente del identificador específico. Es conveniente, pero no necesariamente obligatorio prever la hora actual en el instante de la prueba como componente de identificación. Cuando la unidad de tiempo mínima, contenida en el identificador específico, no es mayor que el tiempo de prueba necesario para la prueba de un circuito, se diferencian todos los identificadores específicos, sin que aparezca duplicado ningún identificador.
El registro de tiempo, que aumenta constantemente en los circuitos electrónicos medidos de forma sucesiva, como identificador específico permite una limitación, suministro o bloqueo de cantidades de fabricación definidas de circuitos electrónicos de la misma manera que permitiría una numeración en serie consecutiva, sin que sea necesaria una documentación correspondientemente costosa.
Una ventaja de un identificador específico, que contiene la fecha de fabricación, es la posibilidad de asociación posterior de los circuitos electrónicos individuales a un periodo de tiempo de fabricación. Especialmente cuando el fabricante del circuito no monta él mismo este circuito en una carcasa, no está presente ninguna impresión legible ópticamente, a partir de la cual se puedan sacar conclusiones sobre el periodo de tiempo de fabricación en el caso de presencia de eventuales errores de fabricación.

Claims (3)

1. Procedimiento para la diferenciación eléctrica de circuitos integrados monolíticamente (2), que contienen al menos una memoria no volátil (22), en el que se impide una modificación de los datos una vez inscritos en la memoria (22) por medio de una instalación de bloqueo (23) y se introduce una característica de diferenciación dentro de la fase de prueba del funcionamiento del circuito integrado (2) a través de la inscripción de datos, que forman un identificador específico, en la memoria no volátil (22, 22a), caracterizado porque está previsto un registro de tiempo que se incrementa constantemente como identificador específico en los circuitos integrados medidos unos después de otros.
2. Procedimiento según la reivindicación 1, caracterizado porque la unidad de tiempo mínima inscrita del identificador específico no es mayor que el tiempo de prueba necesario para la verificación de un circuito.
3. Procedimiento según la reivindicación 1 ó 2, caracterizado porque el identificador específico contiene una codificación específica del verificador.
ES89113081T 1988-07-20 1989-07-17 Procedimiento para la diferenciacion de circuitos electronicos con memoria no volatil. Expired - Lifetime ES2036758T5 (es)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE3824673 1988-07-20
DE3824673 1988-07-20

Publications (2)

Publication Number Publication Date
ES2036758T3 ES2036758T3 (es) 1993-06-01
ES2036758T5 true ES2036758T5 (es) 2004-05-16

Family

ID=6359170

Family Applications (1)

Application Number Title Priority Date Filing Date
ES89113081T Expired - Lifetime ES2036758T5 (es) 1988-07-20 1989-07-17 Procedimiento para la diferenciacion de circuitos electronicos con memoria no volatil.

Country Status (4)

Country Link
EP (1) EP0353530B2 (es)
AT (1) ATE82646T1 (es)
DE (1) DE58902749D1 (es)
ES (1) ES2036758T5 (es)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2673016B1 (fr) * 1991-02-19 1993-04-30 Gemplus Card Int Procede de protection d'un circuit integre contre les utilisations frauduleuses.
JP3659981B2 (ja) * 1992-07-09 2005-06-15 アドバンスト・マイクロ・ディバイシズ・インコーポレイテッド ダイ特定情報に特徴付けられるダイ上の集積回路を含む装置
FR2694093B1 (fr) * 1992-07-24 1996-08-02 Point Pacific Procede et dispositif pour controler a distance la conformite d'un produit integrant un circuit electronique.
FR2786292B1 (fr) * 1998-11-24 2000-12-29 St Microelectronics Sa Systeme de test et de personnalisation de circuits integres

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2471003B1 (fr) * 1979-11-30 1986-01-24 Dassault Electronique Systeme a objet portatif presentant une information confidentielle et lecteur de cette information, notamment pour des transactions financieres et/ou commerciales
JPS6356785A (ja) * 1986-08-28 1988-03-11 Toshiba Corp 携帯可能記憶媒体処理装置

Also Published As

Publication number Publication date
EP0353530A1 (de) 1990-02-07
EP0353530B2 (de) 2003-09-03
DE58902749D1 (de) 1992-12-24
ATE82646T1 (de) 1992-12-15
EP0353530B1 (de) 1992-11-19
ES2036758T3 (es) 1993-06-01

Similar Documents

Publication Publication Date Title
US5394206A (en) Orientation independent, detachable film cartridge, memory module
US4783745A (en) Nonvolatile memory unlock for an electronic postage meter
US5504701A (en) Memory card
US4797543A (en) Selectable data readout IC card
US7035762B2 (en) System and method for tracking utilization data for an electronic device
US4211919A (en) Portable data carrier including a microprocessor
CA1219677A (en) Customizing the firmware after assembly of an electronic postage meter
EP0262025A2 (en) System for permitting access to data field area in IC card for multiple services
US4805109A (en) Nonvolatile memory protection arrangement for electronic postage meter system having plural nonvolatile memories
US4638457A (en) Method and apparatus for the non-volatile storage of the count of an electronic counting circuit
ES2036758T5 (es) Procedimiento para la diferenciacion de circuitos electronicos con memoria no volatil.
US4845632A (en) Electonic postage meter system having arrangement for rapid storage of critical postage accounting data in plural nonvolatile memories
EP0222197B1 (en) Systems for non-volatile storage of data and postage meter systems
US4817004A (en) Electronic postage meter operating system
US4525786A (en) Electronic postage meter having a one time actuable operating program to enable setting of critical accounting registers to predetermined values
US4620707A (en) Non-volatile reprogrammable ram cartridge
JPS59112380A (ja) 電子郵便料金計におけるフア−ムウエア分岐点を制御する方法及び装置
US5812565A (en) Method for automatic recognition and correction of an invalid data set and system for carrying out the method
EP0627651A2 (en) Film cartridge with a detachable, orientation independant, memory module
US6441725B1 (en) Electronic visual indication system
US7260671B2 (en) Information containing means for memory modules and memory chips
US5606531A (en) Method and circuit for detecting a fault in a clock signal for microprocessor electronic devices including memory elements
US7899963B2 (en) Method and apparatus for allocating inputs in microcontrollers, and corresponding microcontroller
US5680353A (en) EPROM memory with internal signature concerning, in particular, the programming mode
EP1683080B1 (en) Method for storing and/or changing state-information of a memory as well as integrated circuit and data carrier

Legal Events

Date Code Title Description
FG2A Definitive protection

Ref document number: 353530

Country of ref document: ES