EP4418247A1 - Device and method for displaying images with data storage carried out in the pixels - Google Patents
Device and method for displaying images with data storage carried out in the pixels Download PDFInfo
- Publication number
- EP4418247A1 EP4418247A1 EP24165631.3A EP24165631A EP4418247A1 EP 4418247 A1 EP4418247 A1 EP 4418247A1 EP 24165631 A EP24165631 A EP 24165631A EP 4418247 A1 EP4418247 A1 EP 4418247A1
- Authority
- EP
- European Patent Office
- Prior art keywords
- pixel
- coupled
- bits
- display
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims description 14
- 238000013500 data storage Methods 0.000 title 1
- 238000012163 sequencing technique Methods 0.000 claims abstract description 98
- 239000011159 matrix material Substances 0.000 claims abstract description 18
- 230000001960 triggered effect Effects 0.000 claims abstract description 16
- 239000000758 substrate Substances 0.000 claims description 24
- 230000006870 function Effects 0.000 claims description 3
- 235000021183 entrée Nutrition 0.000 description 71
- 241001080024 Telles Species 0.000 description 9
- 230000003247 decreasing effect Effects 0.000 description 5
- 239000004065 semiconductor Substances 0.000 description 5
- 230000008901 benefit Effects 0.000 description 3
- 210000004027 cell Anatomy 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 239000003990 capacitor Substances 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 230000006837 decompression Effects 0.000 description 1
- 238000009396 hybridization Methods 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 239000011325 microbead Substances 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 238000010200 validation analysis Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3283—Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2018—Display of intermediate tones by time modulation using two or more time intervals
- G09G3/2022—Display of intermediate tones by time modulation using two or more time intervals using sub-frames
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0828—Several active elements per pixel in active matrix panels forming a digital to analog [D/A] conversion circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0857—Static memory circuit, e.g. flip-flop
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2350/00—Solving problems of bandwidth in display systems
Definitions
- the invention relates to an image display device comprising an active matrix of pixels driven by binary code modulation (BCM), as well as a method of displaying images, in which a storage of the pixel signals, or binary words, to be displayed is carried out within the pixel matrix, in each pixel.
- BCM binary code modulation
- each pixel comprises at least one transistor controlling the display of a light signal by the pixel.
- a storage capacitor (or the parasitic capacitance of the transistor gate) is also integrated in the pixel in order to maintain a data voltage during a display period making it possible to obtain the desired light intensity.
- each pixel may comprise at least a second transistor electrically supplying the light-emitting diode of the pixel as a function of the data voltage.
- the LEDs in the display may require high bias voltages. This is particularly the case for LEDs made with GaN which, due to their high variability at low bias, are only used with a high bias (in voltage or current), and therefore only emit light signals with a high luminance.
- the display of an image is controlled in a binary manner (each light-emitting diode is turned off or emits with a high light intensity), and the control of the brightness of each pixel, during the display of each image, is realized by controlling the ratio between the time during which the light-emitting diode is turned on and the total time during which the image is displayed on the screen.
- control of the light-emitting diodes can be achieved by using binary words (i.e. a binary code on a certain number of bits allowing to control the display of the image) of the BCM type in which the brightness of each pixel is coded in the form of a binary signal.
- Each bit of such a binary word controls the switching on or off of one of the light-emitting diodes for a duration proportional to the weight of the bit.
- MSB most significant bit
- MSB-1 represents a quarter of this duration, and so on up to the least significant bit (called LSB for "Less Significant Bit”).
- the document FR 3 034 902 proposes a solution to this problem which consists, when displaying an image, in writing on all the lines of the screen not the bit of the same weight, but bits of different weights.
- certain lines of pixels display the MSB of the binary words
- other lines of pixels display the MSB-1 of the binary words, etc.
- This makes it possible to reduce the frequency of addressing of the pixels since when displaying an image, only a part of the lines of pixels simultaneously display the LSB of the binary words of these lines and only these lines need to be addressed quickly after the duration of display of the LSB on the pixels of these lines.
- the method proposed in this document also has the advantage of making homogeneous the frequency with which the lines of pixels are addressed since, at the same time, the durations of display of the bits are different from one line of pixels to another. the other and that the weights of the displayed bits are chosen in order to balance the number of lines of pixels to be addressed throughout the display time of the image.
- An object of the present invention is to provide an image display device which does not have the drawbacks of the display devices of the prior art and which can operate with few interconnections between the pixels and the pixel control elements (rows and columns).
- the storage of the binary words to be displayed is carried out directly in the pixels, in memory units integrated into the pixels.
- the sequencing unit is configured to carry out the storage of at least a portion of the bits of the binary words of an image during the display of previous bits and/or the display of a previous image. Thanks to this configuration, it is possible to carry out, for each pixel, the storage of at least a portion of a binary word of an image during the display of one or more previous bits of this binary word and/or the display of one or more bits of a binary word of the previous image.
- the duration available for carrying out this storage can therefore be greater than that permitted in the display devices of the prior art, which makes it possible to reduce the frequency with which the pixels must be addressed.
- the memory unit and the display unit are part of the pixel, that is, they are made on the same substrate and are arranged on a limited surface of the substrate corresponding to the surface of a pixel.
- This reduction in the pixel addressing frequency is particularly advantageous when the image display device forms a screen of large dimensions, for example with a diagonal of 1 or more meters.
- the use of the invention to form large screens is also advantageous because it makes it possible to limit the number of wires required connected to the pixels.
- this image display device does not require a complete storage of two successive images.
- pixel addressing frequency refers to the frequency at which binary words are sent to pixels, i.e. after decompression of a video stream received by the display device.
- Binary words can correspond to signals which together form a complete image occupying all or only part of the surface screen of the display device, or are associated with some or all of the lines of the display device (the image may correspond to a frame).
- This display device makes it possible to limit the number of interconnections connected to each pixel, with however in return a surface occupied by the elements forming these pixels which can be larger depending on the elements used. This larger occupied surface is however not a disadvantage when the display device corresponds to a large screen.
- the display unit of each pixel comprises at least one light-emitting diode comprising GaN.
- the use of such light-emitting diodes in this display device is advantageous because they are entirely compatible with a display of binary words of the BCM type, and furthermore offer a large free semiconductor surface around and/or below them to allow the production of the memory unit within each pixel.
- Said one of the bits of one of the binary words of the first image can advantageously correspond to the most significant bit of said one of the binary words of the first image.
- the sequencing unit can be configured to trigger the memorization during the display of the most significant bit of said one of the binary words of the first image.
- the duration available for carrying out the memorization corresponds to half the display duration of the first image.
- the device can in this case operate in an interlaced mode. For example, during a duration corresponding to a first half of the display duration of an image, the binary words can be sent to the even lines of pixels, and during the second half of the display duration of an image, the binary words can be sent to odd lines of pixels.
- the flow of binary words sent to the pixels can be substantially constant.
- the invention can be applied regardless of the order in which the bits of the binary words arrive in the memory unit of each pixel.
- the memory unit of each pixel may comprise at least three flip-flops coupled in series with each other and such that an input of a first of the flip-flops is coupled to an input of the pixel intended to receive the binary words, and that an output of a last of the flip-flops is coupled to an input of the display unit.
- Such a unit memory is particularly advantageous because the number of flip-flops required for its implementation is limited. These flip-flops form a shift register in which the bits to be displayed are stored sequentially in the flip-flops.
- the display and storage signal can be obtained at the output of an OR gate receiving the display signal and the storage signal as input.
- the output of the last of the first flip-flops of the memory unit of the pixel can be coupled to the input of the first of the flip-flops of the memory unit of the pixel via a switch controlled by the sequencing unit which is configured to close the switch when the binary word of the first image is similar to the binary word of the second image.
- This switch can also be controlled by the selection signal (which can be common to a row of pixels or specific to the pixel). In this case, when the selection signal is at zero, the re-looping is active, and at each pulse of the display and storage signal, the data moves but is retained in one of the flip-flops. If there is no change between two successive images, then the selection signal remains at zero and after N pulses of the display and storage signal (for example 8 for 8 bits stored), the binary word of the previous image is found.
- the sequencing unit can be configured such that the storage signal is formed of at least three first addressing signals each controlling a storage in one of the memory elements, and such that the display signal is formed of at least three second addressing signals each controlling a reading of a bit stored in one of the memory elements.
- each pixel does not have a storage capacity at least equivalent to the number of bits of each binary word, only a portion of the bits of the binary words of an image are stored during the display of a bit, the other bits being stored during the display of one or more other bits of this word.
- the display unit of each pixel may comprise M light-emitting diodes, and the memory unit of each pixel may comprise a number of inputs configured to receive the binary words of the images to be displayed by the display unit of the pixel which is greater than or equal to 1 and which is less than or equal to M, with M corresponding to an integer greater than or equal to 1.
- Each pixel may comprise a single module, or each pixel may comprise multiple modules and an electronic circuit coupled to the substrate, alongside said multiple modules, and forming part of the pixel's memory unit.
- an image display device comprising at least one matrix of pixels arranged to form several rows and several columns of pixels, producing a successive display of images each formed of several binary words of the BCM type coded on N bits, with N integer greater than or equal to 2, each pixel displaying, during the display of an image, one of the binary words, the method comprising, during the display of a first image and for each pixel, a storage, in a memory unit arranged in the pixel, of at least two bits of the binary word of a second image intended to be displayed after the first image and/or of the binary word of the first image, triggered during at least part of the display of at least one bit of the binary word of the first image.
- the invention also relates to a method for displaying images by an image display device comprising at least one pixel matrix, performing a successive display of images each coded in the form of several binary words of the BCM type coded on N bits, with N integer greater than or equal to 2, each pixel displaying, during the display of an image, a light signal for a duration corresponding to a value coded in one of the binary words of the image, each of the N bits of said one of the binary words of the image representing a display duration proportional to the weight of the bit, the method comprising, during the display of one of the bits of one of the binary words of the first image by the display unit of the pixel and for each pixel, a storage, in a memory unit arranged in the pixel and comprising an input configured to receive the binary words of the images to be displayed, of at least two other bits of one of the binary words of a second image intended to be displayed after the first image and/or of said one of the binary words of the first image.
- Said at least two other bits of one of the binary words of the second image and/or said one of the binary words of the first image can be stored sequentially in the memory unit during said display of one of the bits of one of the binary words of the first image.
- the display signal and the storage signal may correspond to, or be combined into, a single display and storage signal.
- the bits of the binary word of the first image can be stored again in the memory unit to form the binary word of the second image.
- FIG. 1 schematically represents, in the form of functional blocks, a part of an image display device 100, and in particular one of the pixels 102 of the device 100 as well as a sequencing unit 108 to which the pixels 102 are coupled.
- the pixel 102 comprises a display unit 104 configured to emit, during the display of an image formed of several binary words, at least one light signal representative of at least one binary word that the pixel 102 receives.
- This display unit 104 comprises for example a light-emitting diode, and for example of the LED (light-emitting diode) or ⁇ LED (micro-light-emitting diode) type, made from GaN, coupled to a control element comprising for example at least one MOS transistor configured to electrically power the light-emitting diode according to a binary display signal received at the input of the display unit 104.
- a control element comprising for example at least one MOS transistor configured to electrically power the light-emitting diode according to a binary display signal received at the input of the display unit 104.
- Different examples of embodiments of a light-emitting diode coupled to such a control element are for example described in the document FR 3 034 902 .
- the binary words received by the pixels 102 are of the BCM type and are coded on N bits, N being an integer greater than or equal to 2.
- N being an integer greater than or equal to 2.
- each pixel 102 receives as input a binary word coded on N bits, with for example N between 6 and 10 bits and for example equal to 8 bits, in which is coded the duration during which the display unit 104 of the pixel 102 must emit a light signal.
- the binary word is binary, which means that the display unit 104 is controlled in a binary manner.
- the light signal is emitted by the display unit 104 of each pixel 102, for each bit of the received binary word, for a duration proportional to the weight of each of these bits.
- the most significant bit, also called MSB of the binary word of an image controls the emission or not of the light signal for a duration equal to half the display duration of the image (for example 5 ms for a device 100 operating at a frequency of 100 images/second).
- the next bit, called MSB-1 represents a quarter of this duration, and so on up to the least significant bit, called LSB.
- the pixel 102 also comprises a memory unit 106 configured to store at least two bits of the binary word received at the input of the pixel 102.
- the memory unit 106 of each pixel 102 is configured to store N+1 bits.
- the storage capacity of the memory unit 106 of each pixel 102 is adapted in particular according to the space available in each pixel 102 for the production of the memory unit 106.
- the memory unit 106 receives as input a storage signal sent from a sequencing unit 108.
- the memory unit 106 is configured to store at least part of the bits of the binary word applied to the input of the memory unit 106, on the command of the storage signal.
- the memory unit 106 also receives as input a display signal sent from the sequencing unit 108.
- the memory unit 106 is configured to successively send to the input of the display unit 104 each of the stored bits, on the command of the display signal.
- Pixel 102 shown on the figure 1 corresponds to one of the pixels of the device 100 shown schematically in the figure 2 , on which the pixels 102 are arranged forming a matrix of several rows and several columns of pixels 102.
- the device 100 may correspond to a monochrome screen or a color screen.
- a device 100 corresponding to a color screen may comprise a matrix of “color pixels” each formed by the juxtaposition of several pixels 102 adapted to emit light signals of different colors.
- Each of the pixels 102 is for example associated with a colored filter, or comprises at least one light-emitting diode whose materials allow light emission at the desired wavelength, or is associated with a wavelength conversion element.
- Each pixel 102 receives a binary word representative of the brightness to be displayed for the color associated with the pixel 102 during the display of an image.
- several pixels 102 may together form a module capable of emitting a color light signal and receiving, on an input, the binary words intended for the pixels of the module.
- the device 100 also comprises a register 110 sending to the pixels 102, via data lines each coupled to the pixels 102 of the same column, the binary words.
- the addressing of the lines of the pixel matrix 102 is for example carried out by the sequencing unit 108.
- each pixel 102 advantageously comprises one or more light-emitting diodes made from GaN and coupled to a CMOS type control element configured in particular to electrically power the light-emitting diode(s) as a function of one or more binary display signals received at the input of the display unit 104.
- figure 11 schematically represents an example of embodiment of a pixel 102.
- Each pixel 102 is produced in the form of a module 101 produced and hybridized on a substrate 103 serving as a support, by electrical and mechanical connection elements 105. These elements 105 correspond for example to microbeads, micro-tubes, or to portions of metallic material(s) secured to each other by direct bonding (comprising for example copper).
- the module 101 corresponding to each pixel 102 comprises a first part 107 located on the side of the substrate 103 and forming an electronic circuit for example produced in CMOS technology, comprising in particular the memory unit 106 of the pixel 102 as well as the control element of the diode of the pixel 102 (which controls the light emission of the pixel 102).
- This first part 107 is for example produced from silicon or any other semiconductor suitable for producing MOS transistors.
- the module 101 also comprises a second part 109 forming the display unit 104 of the pixel 102 and made from the semiconductor corresponding to the emissive material of the diode or diodes of the pixel 102, here advantageously GaN.
- the modules 101 corresponding to the pixels 102 are collectively made from a semiconductor wafer on which the electronic components, in particular the MOS transistors, of the first part 107 of each module 101 are made.
- the emissive material for example GaN, is then deposited on the entire wafer comprising the first parts 107 of the modules 101.
- the second parts 109 are then made to form the display units 104 of the pixels 102.
- the wafer is then cut in order to individually separate the modules 101.
- the modules 101 are then hybridized on the substrate 103.
- the display units 104 comprise GaN diodes
- the high luminance of these diodes makes it possible to produce the modules with reduced dimensions.
- the modules 101 forming the pixels 102 are spaced from each other by a distance for example greater than or equal to the dimensions of one or more modules 101, as is schematically represented in the figure 12 .
- the various elements of the device 100 described below make it possible to meet this constraint, that is to say to allow operation of the pixels 102 with few interconnections between the pixels 102 and the control elements of the pixels 102.
- the pixels 102 are here arranged in rows and columns.
- the conductive lines on which the signals circulate may be common to the pixels 102 belonging to the same row or to the same column.
- the data rate of the binary words is 1660 Mb/s, considering this data flow as being constant. Given that the binary words are sent in parallel on the columns of pixels 102 by the register 110, the data rate on each column of pixels is therefore 864 Kb/s.
- the sequencing unit 108 is configured so that the storage and display signals sent to the memory unit 106 are such that, during at least part of the display of at least one bit of the binary word of a first image, at least two bits of the binary word of a second image intended to be displayed after the first image and/or of the binary word of the first image (therefore received after the displayed bit) are stored in the memory unit 106.
- the memory unit 106 of each pixel 102 is configured to store N+1 bits, N bits of the binary word of the second image, or N-1 bits of the binary word of the first image and one bit of the binary word of the second image, are stored in the memory unit 106.
- FIG. 3 represents an exemplary embodiment of the memory unit 106 of each pixel 102 of the device 100 according to a first embodiment.
- the memory unit 106 of the pixel 102 also comprises a multiplexer 114 comprising two data inputs coupled to the sequencing unit 108. One of these two inputs is coupled to a first output of the sequencing unit 108 on which the display signal is sent. The other of these two inputs is coupled to a second output of the sequencing unit 108 on which the storage signal is sent.
- the multiplexer 114 also comprises a control input coupled to a third output of the sequencing unit 108 on which a selection signal is sent.
- the output of the multiplexer 114 is coupled to a control input of each of N first flip-flops 112, i.e. flip-flops 112.1 to 112.N.
- the control input of the last flip-flop 112.N+1 is not coupled to the output of the multiplexer 114.
- the control input of the last flip-flop 112.N+1 is coupled to the first output of the sequencing unit 108 on which the display signal is delivered.
- the display and storage signals may be such that during at least part of the display of a bit of the binary word of a first image, here the MSB of this binary word, the storage of the N-1 other bits of the binary word of the first image and of a bit of the binary word of a second image intended to be displayed after the first image, here the MSB of the binary word of the second image, is triggered.
- the binary words received by the pixels 102 are such that the N bits of each binary word sent successively, in series, to the input of the memory unit 106, are ordered such that the weight of the bits received is decreasing with the order of arrival at the input of the memory unit 106, and therefore that the MSB of the binary word is received first and that the LSB of the binary word is received last at the input of the memory unit 106.
- the timeline shown on the figure 4 corresponds to the selection, storage and display signals sent by the sequencing unit 108 to the memory unit 106 in this first configuration.
- a pulse of the display signal triggers the shift of the MSB of the binary word of the first image of the flip-flop 112.N in the flip-flop 112.N+1.
- the pixel 102 sends or not, for the duration corresponding to this MSB (corresponding to the time interval between the times t0 and t4 represented on the figure 4 ), a light signal.
- the selection signal changes value so that the storage signal is transmitted to the control inputs of the N flip-flops 112.1 to 112.N.
- the storage signal comprises 8 pulses triggering the storage, in the N flip-flops 112.N to 112.1, of the remaining 7 bits (from MSB-1 to LSB) of the binary word of the first image as well as the MSB of the binary word of the second image.
- the MSB-1 of the binary word of the first image is stored in the flip-flop 112.N
- the LSB of the binary word of the first image is stored in flip-flop 112.2
- the MSB of the binary word of the second image is stored in flip-flop 112.1.
- the selection signal changes value so that the display signal is again transmitted to the control inputs of the N flip-flops 112.1 to 112.N.
- Pulses of the display signal appearing at times t4 to t10 cause the bits stored in flip-flops 112.1 to 112.N to be shifted so that each of these bits is stored in flip-flop 112.N+1 for the duration corresponding to the weight of each of these bits (from MSB-1 to LSB). From time t10, the sequence of signals described above begins again using the binary words of the following image.
- the display and storage signals may be such that during at least part of the display of a bit of the binary word of a first image, here the MSB of this binary word, the storage of the N bits of the binary word of the second image intended to be displayed after the first image is triggered.
- the binary words received by the pixels 102 are such that the N bits of each binary word sent successively, in series, to the input of the memory unit 106, are ordered such that the weight of the bits received increases with the order of arrival at the input of the memory unit 106, and therefore that the LSB of the binary word is received first and that the MSB of the binary word is received last at the input of the memory unit 106.
- the timeline shown on the figure 5 corresponds to the selection, storage and display signals sent by the sequencing unit 108 to the memory unit 106 in this first configuration.
- the N bits of the binary word of the first image are stored in the flip-flops 112.1 to 112.N.
- Pulses of the display signal appearing at times t0 to t6 cause the bits stored in the flip-flops 112.1 to 112.N to be shifted so that each of these bits is stored in the flip-flop 112.N+1 for the duration corresponding to the weight of each of these bits (from the LSB to the MSB-1).
- a pulse of the display signal triggers the shift of the MSB of the binary word of the first image from the flip-flop 112.N to the flip-flop 112.N+1.
- the selection signal changes value so that the storage signal is transmitted to the control inputs of the N flip-flops 112.1 to 112.N.
- the storage signal comprises 8 pulses triggering the storage, in the N flip-flops 112.N to 112.1, of the 8 bits (from the LSB to the MSB) of the binary word of the second image.
- the LSB of the binary word of the second image is stored in the flip-flop 112.N and the MSB of the binary word of the second image is stored in the flip-flop 112.1.
- the selection signal changes value so that the display signal is again transmitted to the control inputs of the N flip-flops 112.1 to 112.N. From time t10, the sequence of signals described above begins again using the binary words of the following image, the N bits of which will be stored when displaying the MSB of the second image.
- the memory unit 106 of each pixel 102 may comprise a number of flip-flops 112 less than N+1 and greater than or equal to 3.
- the memory unit 106 of each pixel 102 may comprise 5 flip-flops 112.1 to 112.5.
- the 1st bit for example the MSB
- the following four bits 2nd , 3rd , 4th and 5th bits of the binary word
- the bits of each binary word are therefore stored during two successive storage phases.
- the embodiment example given above can be applied for a different number of flip-flops 112 and/or for binary words having a different number of bits. This example can be applied as much for binary words where the first bit received in the memory unit 106 corresponds to the most significant bit as for binary words where the first bit received in the memory unit 106 corresponds to the least significant bit, or any other order of arrival of the bits.
- the display unit 104 comprises a single light-emitting diode and the memory unit 106 comprises a single input configured to receive the binary words of the images to be displayed and three control inputs on which the display signal, the storage signal and the selection signal are received.
- FIG. 6 represents an exemplary embodiment of the memory unit 106 of each pixel 102 of the device 100 according to a second embodiment.
- the memory unit 106 comprises the N+1 flip-flops 112.
- the display and storage signals are combined to form a single display and storage signal.
- This combination is for example achieved by an OR gate 116 receiving on each of its two inputs one of the display and storage signals.
- the OR gate 116 can be formed within the sequencing unit 108 or outside the sequencing unit 108.
- the display and storage signal obtained at the output of the OR gate 116 is sent to a control input of each of the first N flip-flops 112.1 to 112.N.
- only the control input of the last of the N+1 flip-flops 112.N+1 does not receive the display and storage signal.
- the memory unit 106 also comprises a multiplexer 118 comprising two data inputs, one of which receives the display and storage signal and the other of which is coupled to an electrical reference potential, for example the ground called GND.
- the multiplexer 118 also comprises a control input coupled to the third output of the sequencing unit on which the selection signal is sent.
- the output of the multiplexer 118 is coupled to the control input of the last flip-flop 112.N+1.
- the display unit 104 here comprises a single light-emitting diode and the memory unit 106 comprises a single input configured to receive the binary words of the images to be displayed.
- the display and storage signal is sent to the control input of the N+1 flip-flops 112 and the pulses from the initial display signal which are received by the flip-flops 112.1 to 112.N+1 shift the bits stored in these flip-flops in the direction from the first flip-flop 112.1 to the last flip-flop 112.N+1 so that each of these bits are displayed for a duration corresponding to their respective weight.
- the selection signal changes value so that the control input of the last flip-flop 112.N+1 no longer receives the display and storage signal but receives the reference electrical potential applied to the other input of the multiplexer 118.
- the pulses from the initial storage signal and located in the display and storage signal are then applied to the first N flip-flops 112.1 to 112.N in order to trigger the storage, in these flip-flops, of the following bits to be displayed.
- the sequence described above then begins again using the binary words from the next image.
- FIG. 7 represents the selection signal and the display and storage signal when displaying an image, when the binary words received by the pixels 102 are such that the N bits of each binary word sent successively, in series, to the input of the memory unit 106, are ordered such that the weight of the bits received increases with the order of arrival at the input of the memory unit 106, and therefore that the LSB of the binary word is received first and the MSB of the binary word is received last at the input of the memory unit 106.
- this second embodiment is compatible with binary words such that the N bits of each binary word sent successively, in series, to the input of the memory unit 106, are ordered such that the weight of the bits received is decreasing with the order of arrival at the input of the memory unit 106, and therefore that the MSB of the binary word is received first and that the LSB of the binary word is received last at the input of the memory unit 106.
- the display and storage signal is obtained by performing a logical OR operation between the display signal and the storage signal within the sequencing unit 108.
- the memory unit 106 comprises only two control inputs on which the display and storage signal and the selection signal are received.
- the logic operation for obtaining the display and storage signal could be performed within the pixels 102, or could be obtained from the display signal and the storage signal using one or more elements other than an OR gate, in the sequencing unit 108 or outside the sequencing unit 108.
- each pixel 102 may comprise a number of flip-flops 112 less than N+1 and greater than or equal to 3, as previously described for the first embodiment.
- FIG. 9 represents an exemplary embodiment of the memory unit 106 of each pixel 102 of the device 100 according to a third embodiment.
- the memory unit 106 of each pixel 102 comprises N first flip-flops 122.1 to 122.N coupled in series with each other.
- a data input of a first of the N first flip-flops 122.1 is coupled to an input of the pixel 102 intended to receive the binary words of the images to be displayed.
- the memory unit 106 also includes N second flip-flops 124.1 to 124.N coupled in series with each other. A data input of a first of the N second flip-flops 124.1 is coupled to the input of the pixel 102.
- the display unit 104 here comprises a single light-emitting diode and the memory unit 106 here comprises a single input configured to receive the binary words of the images to be displayed.
- the memory unit 106 further comprises a multiplexer 128 comprising two data inputs, one of which is coupled to the output of a last of the N first flip-flops 122.N and the other of which is coupled to the output of a last of the N second flip-flops 124.N.
- the multiplexer 128 also comprises a control input coupled to the third output of the sequencing unit on which the selection signal is delivered, and an output coupled to the input of the display unit 104.
- the signals sent by the sequencing unit 108 are such that when the first N flip-flops 122 receive the display signal on their control inputs, the output of the multiplexer 128 is coupled to the data input which is coupled to the output of the last of the first N flip-flops 122.N.
- the bits stored in the first N flip-flops 122 are displayed. successively by the display unit 104 on the control of the pulses of the display signal.
- the switching circuit 126 sends the storage signal to the control inputs of the second N flip-flops 124 which store the bits of the binary word applied to the input of the first of the second N flip-flops 124.1.
- the selection signal changes value, thus reversing the role of the first N flip-flops 122 and the second N flip-flops 124.
- the second N flip-flops 124 receive the display signal on their control inputs, and the output of the multiplexer 128 is coupled to the data input which is coupled to the output of the last of the second N flip-flops 124.N.
- the bits stored in the second N flip-flops 124 are displayed successively by the display unit 104 on the control of the pulses of the display signal.
- the switching circuit 126 sends the storage signal to the control inputs of the N first flip-flops 122 which store the bits of the binary word applied to the input of the first of the N first flip-flops 122.1.
- the selection signal After displaying the N bits stored in the second N flip-flops 124, the selection signal changes value again, reversing the role of the first N flip-flops 122 and the second N flip-flops 124.
- the first N flip-flops 122 and the second N flip-flops 124 therefore alternately fulfill the role of memory in which the bits of the binary word of a next image to be displayed are stored and the role of memory from which the bits of the binary word of an image to be displayed are sent to the display unit 104.
- this third embodiment is compatible with binary words such that the N bits of each binary word sent successively, in series, to the input of the memory unit 106, are ordered such that the weight of the bits received is decreasing with the order of arrival at the input of the memory unit 106, and therefore that the MSB of the binary word is received first and the LSB of the binary word is received last at the input of the memory unit 106, or such that the weight of the bits received is increasing with the order of arrival at the input of the memory unit 106, and therefore that the LSB of the binary word is received first and the MSB of the binary word is received last on the input of the memory unit 106.
- each pixel 102 may comprise less than 2.N flip-flops 122, 124, with at least two first flip-flops 122 and at least two second flip-flops 124, as previously described in connection with the first embodiment.
- FIG 10 represents an exemplary embodiment of the memory unit 106 of each pixel 102 of the device 100 according to a fourth embodiment.
- the memory unit 106 comprises N+1 memory elements 130.
- the memory unit 106 also comprises a first addressing circuit 133 comprising a data input coupled to an input of the pixel 102 intended to receive the binary words of the images to be displayed, N+1 outputs each coupled to an input of one of the N+1 memory elements 130, and at least one control input coupled to at least a first output of the sequencing unit 108 on which the storage signal is intended to be delivered.
- a first addressing circuit 133 comprising a data input coupled to an input of the pixel 102 intended to receive the binary words of the images to be displayed, N+1 outputs each coupled to an input of one of the N+1 memory elements 130, and at least one control input coupled to at least a first output of the sequencing unit 108 on which the storage signal is intended to be delivered.
- the first addressing circuit 133 comprises a first address generator 132 comprising an input coupled to the first output of the sequencing unit 108 on which the storage signal is intended to be delivered.
- the first addressing circuit 133 further comprises a demultiplexer 134 comprising a data input coupled to the input of the pixel 102 intended to receive the binary words of the images to be displayed, N+1 outputs each coupled to an input of one of the N+1 memory elements 130, and a control input coupled to an output of the first address generator 132.
- the demultiplexer 134 also comprises a second control input to which a validation signal is applied, authorizing or not the transfer of data from the input of the demultiplexer 134 to an output of the demultiplexer 134.
- the memory unit 106 also comprises a second addressing circuit 137 comprising N+1 data inputs each coupled to an output of one of the N+1 memory elements 130, an output coupled to an input of the display unit 104, and at least one control input coupled to at least a second output of the sequencing unit 108 on which the display signal is intended to be delivered.
- a second addressing circuit 137 comprising N+1 data inputs each coupled to an output of one of the N+1 memory elements 130, an output coupled to an input of the display unit 104, and at least one control input coupled to at least a second output of the sequencing unit 108 on which the display signal is intended to be delivered.
- the second addressing circuit 137 comprises a second address generator 136 comprising an input coupled to the second output of the sequencing unit 108 on which the display signal is intended to be delivered.
- the second addressing circuit 137 also includes a multiplexer 138 comprising N+1 data inputs each coupled to an output of one of the N+1 memory elements 130, an output coupled to the input of the display unit 104, and a control input coupled to an output of the second address generator 136.
- the display unit 104 comprises a light-emitting diode and the memory unit 106 comprises a single input configured to receive the binary words of the images to be displayed.
- the first address generator 132 delivers to the demultiplexer 134 a first address signal encoding on several bits the address of one of the N+1 memory elements 130 in which said one of the N bits of the binary word is stored.
- the second address generator 136 delivers to the multiplexer 138 a second address signal encoding on several bits the address of one of the N+1 memory elements 130 from which one of the N bits of the binary word is read.
- the memorization of the bits of a binary word of an image to be displayed is carried out during the display of a bit by the display unit, or even during the display of several bits by the display unit as is the case for the third embodiment previously described.
- the first and second address generators 132, 136 correspond for example to pseudo-random generators configured to deliver signals coded on several bits corresponding to the addresses of the memory elements 130.
- the sequencing unit 108 it is possible for the sequencing unit 108 to be configured such that the storage signal is formed of several first addressing signals each controlling a storage in one of the memory elements 130.
- the first addressing circuit 133 does not include the first address generator 132 since the write addressing is carried out directly by these first addressing signals.
- the sequencing unit 108 can be configured such that the display signal is formed of several second addressing signals each controlling a reading of a bit stored in one of the memory elements 130.
- the second addressing circuit 137 does not include the second address generator 136 since the reading addressing is carried out directly by the second addressing signals.
- This second configuration makes it possible to save the active surface occupied by the first and second address generators 132, 136, with the counterpart of increasing the number of interconnections linked to the pixels 102.
- the first addressing circuit 133 may comprise a first counter comprising an input coupled to the first output of the sequencing unit 108, and a first address decoder comprising a data input coupled to the input of the pixel 102 intended to receive the binary words, several outputs each coupled to the input of one of the memory elements 130, and a control input coupled to an output of the first counter.
- the second addressing circuit 137 comprises a second counter comprising an input coupled to the second output of the sequencing unit 108, a second address decoder comprising several data inputs each coupled to the output of one of the memory elements 130, an output coupled to the input of the display unit 104, and a control input coupled to an output of the second counter.
- the different configurations of the fourth embodiment can be combined with each other, that is to say that the first addressing circuit 133 can be produced according to one of the first, second and third configurations, and the second addressing circuit 137 can be produced according to another of these three configurations.
- This fourth embodiment has the advantage of allowing the choice of the order in which reading and writing are carried out in the memory elements 130.
- this fourth embodiment is compatible with binary words such that the N bits of each binary word sent successively, in series, to the input of the memory unit 106, are ordered such that the weight of the bits received is decreasing with the order of arrival at the input of the memory unit 106, and therefore the MSB of the binary word is received first and the LSB of the binary word is received last at the input of the memory unit 106, or such that the weight of the bits received is increasing with the order of arrival at the input of the memory unit 106, and therefore the LSB of the binary word is received first and the MSB of the binary word is received last at the input of the memory unit 106, or any other order.
- the memory unit 106 may comprise N memory elements 130.
- the phase of storing the bits of the binary words is preferably executed during the display of a bit corresponding to an MSB.
- the time available for storing the N bits in the memory unit 106 is equivalent to half the display time of an image.
- this storage phase it is however possible for this storage phase to be executed during the display of a bit other than an MSB. This is the case when several successive storage phases are implemented to store the bits of a single binary word.
- the order of storing and/or reading the bits does not necessarily correspond to the increasing order (from LSB to MSB) or decreasing order (from MSB to LSB) of the weight of the bits, the bits being able to be read and/or stored in any order.
- the phase of storing the bits of binary words can be executed for only part of the duration of display of a bit, for example for half the duration of the MSB.
- Such a variant can be implemented by using a memory unit 106 in which the output of the Nth flip-flop 112.N is looped back to the data input of the first flip-flop 112.1, as is the case on the figure 8 .
- the switch 120 is closed during this phase so that the value of the MSB is reloaded into the first flip-flop 112.1 after the other bits have been stored.
- the second half of the duration of the MSB is then displayed after the other bits have been displayed.
- Such a variant can also be implemented by adding an additional flip-flop for storing the value of the bit that is displayed over two non-consecutive halves of duration, thereby making it possible to have two flip-flops storing the value of that bit.
- each pixel 102 comprises a display unit 104 comprising a light-emitting diode.
- the display unit 104 of each pixel 102 may comprise several light-emitting diodes.
- each pixel 102 is intended to display an elementary point of an image which may correspond to a light signal emitted by a single light-emitting diode, or which may correspond to the sum of several light signals emitted by several light-emitting diodes, as is the case for a color display device.
- the memory unit 106 of each pixel 102 comprises a number of inputs configured to receive the binary words of the images to be displayed by the display unit 104 which is greater than or equal to 1 and which is less than or equal to M, with M corresponding to an integer greater than or equal to 1. It is for example possible to have as many light-emitting diodes as there are inputs configured to receive the binary words of the images to be displayed, for example 4.
- each pixel 102 is produced in the form of a module 101 produced and hybridized on a substrate 103 and comprising several second parts 109.1 - 109.4 forming the emissive parts (for example light-emitting diodes) of the module 101 (four in the example of the figure 13 , for example one emitting red light, another emitting blue light, and the other two emitting green light) and arranged on a first part 107 common to the second parts 109 of the module 101.
- the first part 107 comprises electronic elements produced using technology CMOS, forming in particular the memory unit 106 of the pixel 102 as well as the control element of each of the diodes of the pixel 102.
- the memory unit 106 formed in the first part 107 is configured to store at least part of the bits of the binary words intended to be displayed by the light-emitting diodes of the module.
- This configuration has the particular advantage of reducing the number of electrical connections dedicated to the control of the pixel 102 (corresponding to the signals other than the data signal, i.e. the binary words of the image to be displayed) to be made between the substrate 103 and the first part 107 of the module 101, because these connections are shared by the light-emitting diodes of the module 101.
- a part of the memory unit 106 of a pixel 102 is not formed in the first parts 107 of the module(s) 101 of this pixel 102, but is formed in an electronic circuit 111 distinct from the modules 101 and hybridized on the substrate 103, next to the module(s) 101 forming the light-emitting diode(s) of the pixel 102.
- figure 14 represents such a configuration in which four modules 101.1-101.4 each forming one of the four light-emitting diodes of a pixel 102 are hybridized on a substrate 103 by connection elements 105.
- the memory unit 106 in which the binary words of the pixel 102 are stored comprises elements or components distributed in the first parts 107 of the four modules 101.1-101.4 as well as in the circuit 111 hybridized on the substrate 103 by means of connectors 105.
- the first part 107 of each of the modules 101 comprising one of the light-emitting diodes ensures the storage of at least one of the bits of the binary word to be displayed, and comprises for example at least one flip-flop or any other element (for example a capacitor) ensuring this storage.
- the circuit 111 can also form at least one part of the sequencing unit 108.
- the first part 107 of each module 101 of a pixel 102 stores at least one bit of a binary word to be displayed.
- the number of control signals (signals other than the data signal(s) comprising the binary words to be displayed) received by each pixel 102 via the connection elements 105 is less than the number of memory elements N (flip-flops 112 or memory elements 130 for the examples described above) of the pixel 102.
- the number of connection elements 105 is less than N/2, or even between 5 and 10.
- each module 101 can be coupled to the substrate 103 via at least 5 connection elements (and equal to 5 when the module 101 comprises a single light-emitting diode): one dedicated to supplying the electrical supply potential, one dedicated to supplying a reference electrical potential, one dedicated to the selection signal, one dedicated to the display and storage, one dedicated to the data signal to be displayed.
- each memory unit 106 may be coupled to a plurality of light-emitting diodes of a display unit 104 to store binary words to be displayed by those light-emitting diodes.
- the number of flip-flops 112 described above for each pixel 102 may be multiplied by the number of light-emitting diodes to which each memory unit 106 is coupled.
- the number of memory elements 130 described above for each pixel 102 may be multiplied by the number of light-emitting diodes to which each memory unit 106 is coupled.
- FIG. 15 represents an exemplary embodiment of a memory unit 106 coupled to two light-emitting diodes 104.1 and 104.2 of the same pixel 102.
- the memory unit 106 is shared and associated with two light-emitting diodes.
- the memory unit 106 comprises two groups of memory elements 130.1 - 130.N+1 each associated with one of the light-emitting diodes 104.1, 104.2.
- the memory unit 106 also comprises the first address generator 132 comprising inputs coupled to the outputs of the sequencing unit 108 on which the storage signal and the display signal are intended to be delivered.
- the memory unit 106 further comprises the first addressing circuit 133, for example produced according to the first configuration, i.e. formed by the demultiplexer 134 comprising a data input coupled to an input of the pixel 102 intended to receive the binary words of the images, several sets of N+1 outputs (twice N+1 outputs in the example of the figure 15 ) each coupled to an input of one of the memory elements 130, and a control input coupled to an output of the first address generator 132.
- the first addressing circuit 133 for example produced according to the first configuration, i.e. formed by the demultiplexer 134 comprising a data input coupled to an input of the pixel 102 intended to receive the binary words of the images, several sets of N+1 outputs (twice N+1 outputs in the example of the figure 15 ) each coupled to an input of one of the memory elements 130, and a control input coupled to an output of the first address generator 132.
- the memory unit 106 also comprises the second addressing circuit 137, for example formed by the second address generator 136 comprising inputs coupled to the outputs of the sequencing unit 108 on which the storage signal and the display signal are intended to be delivered.
- the second addressing circuit 137 for example formed by the second address generator 136 comprising inputs coupled to the outputs of the sequencing unit 108 on which the storage signal and the display signal are intended to be delivered.
- the second addressing circuit 137 also comprises two multiplexers 138.1, 138.2 each comprising N+1 data inputs each coupled to an output of one of the memory elements 130, an output coupled to the input of the display unit 104 associated with it, and a control input coupled to an output of the second address generator 136.
- this memory unit 106 performs the storage of bits for two light-emitting diodes 104.
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
Dispositif d'affichage comprenant une matrice de pixels comportant chacun :- une unité d'affichage affichant un mot binaire de type BCM codé sur N bits, avec N entier supérieur ou égal à 2,- une unité mémoire (106) mémorisant au moins trois bits,comprenant en outre une unité de séquencement délivrant à l'unité mémoire de chaque pixel, pendant l'affichage d'une première image :• un signal de mémorisation d'au moins deux bits du mot binaire d'une deuxième image à afficher après la première image et/ou du mot binaire de la première image,• un signal d'affichage déclenchant des envois successifs des bits mémorisés à l'unité d'affichage,dans lequel la mémorisation est déclenchée pendant au moins une partie de l'affichage d'au moins un bit du mot binaire de la première image.Display device comprising a matrix of pixels each comprising: - a display unit displaying a BCM type binary word coded on N bits, with N an integer greater than or equal to 2, - a memory unit (106) storing at least three bits, further comprising a sequencing unit delivering to the memory unit of each pixel, during the display of a first image: • a storage signal of at least two bits of the binary word of a second image to be displayed after the first image and/or of the binary word of the first image, • a display signal triggering successive sendings of the stored bits to the display unit, in which the storage is triggered during at least part of the display of at least one bit of the binary word of the first image.
Description
L'invention concerne un dispositif d'affichage d'images comprenant une matrice active de pixels pilotés par modulation de code binaire (BCM pour « Binary Code Modulation »), ainsi qu'un procédé d'affichage d'images, dans lesquels une mémorisation des signaux de pixels, ou mots binaires, à afficherest réalisée au sein de la matrice de pixels, dans chaque pixel.The invention relates to an image display device comprising an active matrix of pixels driven by binary code modulation (BCM), as well as a method of displaying images, in which a storage of the pixel signals, or binary words, to be displayed is carried out within the pixel matrix, in each pixel.
Dans un écran à matrice active classique, chaque pixel comporte au moins un transistor commandant l'affichage d'un signal lumineux par le pixel. Une capacité de stockage (ou la capacité parasite de la grille du transistor) est également intégrée dans le pixel afin de maintenir durant une période d'affichage une tension de donnée permettant d'obtenir l'intensité lumineuse désirée. Lorsque l'affichage lumineux est réalisé par des diodes électroluminescentes, chaque pixel peut comporter au moins un deuxième transistor alimentant électriquement la diode électroluminescente du pixel en fonction de la tension de donnée.In a conventional active matrix display, each pixel comprises at least one transistor controlling the display of a light signal by the pixel. A storage capacitor (or the parasitic capacitance of the transistor gate) is also integrated in the pixel in order to maintain a data voltage during a display period making it possible to obtain the desired light intensity. When the light display is produced by light-emitting diodes, each pixel may comprise at least a second transistor electrically supplying the light-emitting diode of the pixel as a function of the data voltage.
Les diodes électroluminescentes de l'écran peuvent requérir des tensions de polarisation élevées. C'est le cas notamment des diodes électroluminescentes réalisées avec du GaN qui, en raison de leur forte variabilité à faible polarisation, ne sont utilisées qu'avec une forte polarisation (en tension ou en courant), et donc n'émettent des signaux lumineux qu'avec une forte luminance.The LEDs in the display may require high bias voltages. This is particularly the case for LEDs made with GaN which, due to their high variability at low bias, are only used with a high bias (in voltage or current), and therefore only emit light signals with a high luminance.
Avec de telles diodes électroluminescentes, l'affichage d'une image est commandé de façon binaire (chaque diode électroluminescente est éteinte ou émet avec une forte intensité lumineuse), et le contrôle de la luminosité de chaque pixel, pendant l'affichage de chaque image, est réalisé en commandant le rapport entre la durée pendant laquelle la diode électroluminescente est allumée et la durée totale d'affichage de l'image sur l'écran. Une telle commande des diodes électroluminescentes peut être obtenue en utilisant des mots binaires, (c'est-à-dire un code binaire sur un certain nombre de bits permettant de contrôler l'affichage de l'image) de type BCM dans lesquels la luminosité de chaque pixel est codée sous la forme d'un signal binaire. Chaque bit d'un tel mot binaire pilote l'allumage ou l'extinction de l'une des diodes électroluminescentes pendant une durée proportionnelle au poids du bit. Par exemple, le bit de poids fort (MSB pour « Most Significant Bit ») pilote la diode électroluminescente pendant la moitié de la durée d'affichage de l'image (par exemple 10 ms pour un dispositif d'affichage fonctionnant à une fréquence de 50 images/seconde). Le bit suivant (appelé MSB-1) représente le quart de cette durée, et ainsi de suite jusqu'au bit de poids faible (appelé LSB pour « Less Significant Bit »). Lors de l'affichage d'une image, il est possible que tous les pixels affichent simultanément un bit de même poids.With such light-emitting diodes, the display of an image is controlled in a binary manner (each light-emitting diode is turned off or emits with a high light intensity), and the control of the brightness of each pixel, during the display of each image, is realized by controlling the ratio between the time during which the light-emitting diode is turned on and the total time during which the image is displayed on the screen. Such control of the light-emitting diodes can be achieved by using binary words (i.e. a binary code on a certain number of bits allowing to control the display of the image) of the BCM type in which the brightness of each pixel is coded in the form of a binary signal. Each bit of such a binary word controls the switching on or off of one of the light-emitting diodes for a duration proportional to the weight of the bit. For example, the most significant bit (MSB for "Most Significant Bit") controls the light-emitting diode for half the duration of the display of the image (for example 10 ms for a display device operating at a frequency of 50 images/second). The next bit (called MSB-1) represents a quarter of this duration, and so on up to the least significant bit (called LSB for "Less Significant Bit"). When displaying an image, it is possible for all the pixels to simultaneously display a bit of the same weight.
Avec ce type de signaux de commande, il est nécessaire d'accéder à chaque pixel N fois par image, avec N correspondant au nombre de bits du signal BCM, afin d'écrire successivement, dans chaque pixel, les N bits du signal du pixel. Or, lors de l'affichage du LSB des mots binaires transmis à tous les pixels, la durée disponible pour écrire dans tous les pixels le bit suivant est inférieure ou égale à la durée d'affichage du LSB. La fréquence avec laquelle tous les pixels doivent être adressés à ce moment-là peut alors être problématique.With this type of control signals, it is necessary to access each pixel N times per image, with N corresponding to the number of bits of the BCM signal, in order to successively write, in each pixel, the N bits of the pixel signal. However, when displaying the LSB of the binary words transmitted to all the pixels, the time available to write the next bit in all the pixels is less than or equal to the display time of the LSB. The frequency with which all the pixels must be addressed at that time can then be problematic.
Le document
Le procédé proposé dans le document
Un but de la présente invention est de proposer un dispositif d'affichage d'image ne présentant pas les inconvénients des dispositifs d'affichage de l'art antérieur et permettant de fonctionner avec peu d'interconnexions entre les pixels et les éléments de contrôle de pixels (lignes et colonnes).An object of the present invention is to provide an image display device which does not have the drawbacks of the display devices of the prior art and which can operate with few interconnections between the pixels and the pixel control elements (rows and columns).
Pour cela, la présente invention propose un dispositif d'affichage d'images comprenant au moins une matrice de pixels, dans lequel chaque pixel comporte au moins :
- une unité d'affichage configurée pour émettre, pendant l'affichage par la matrice de pixels d'une image codée sous la forme de plusieurs mots binaires de type BCM comprenant N bits, avec N nombre entier supérieur ou égal à 2, au moins un signal lumineux pendant une durée correspondant à une valeur codée dans un des mots binaires de l'image, chacun des N bits dudit un des mots binaires de l'image représentant une durée d'affichage du signal lumineux proportionnelle au poids du bit,
- une unité mémoire configurée pour mémoriser au moins trois bits, comprenant une sortie couplée à une entrée de l'unité d'affichage, et une entrée configurée pour recevoir les mots binaires des images à afficher par ladite unité d'affichage,
- un signal de mémorisation déclenchant, pendant l'affichage d'un des bits d'un des mots binaires de la première image par l'unité d'affichage du pixel, une mémorisation d'au moins deux autres bits d'un des mots binaires d'une deuxième image destinée à être affichée après la première image et/ou dudit un des mots binaires de la première image (c'est-à-dire au moins deux autres bits d'un des mots binaires de la deuxième image et/ou au moins deux autres bits dudit un des mots binaires de la première image), dans ladite unité mémoire du pixel,
- un signal d'affichage déclenchant des envois successifs de chacun des bits dudit un des mots binaires de la première image mémorisés dans l'unité mémoire du pixel à l'unité d'affichage du pixel.
- a display unit configured to emit, during the display by the pixel matrix of an image coded in the form of several binary words of the BCM type comprising N bits, with N integer greater than or equal to 2, at least one light signal for a duration corresponding to a value coded in one of the binary words of the image, each of the N bits of said one of the binary words of the image representing a display duration of the light signal proportional to the weight of the bit,
- a memory unit configured to store at least three bits, comprising an output coupled to an input of the display unit, and an input configured to receive the binary words of the images to be displayed by said display unit,
- a storage signal triggering, during the display of one of the bits of one of the binary words of the first image by the pixel display unit, a storage of at least two other bits of one of the binary words of a second image intended to be displayed after the first image and/or said one of the binary words of the first image (i.e. at least two other bits of one of the binary words of the second image and/or at least two other bits of said one of the binary words of the first image), in said pixel memory unit,
- a display signal triggering successive sendings of each of the bits of said one of the binary words of the first image stored in the memory unit of the pixel to the display unit of the pixel.
Il est également décrit un dispositif d'affichage d'images comprenant au moins une matrice de pixels agencés en formant plusieurs lignes et plusieurs colonnes de pixels, dans lequel chaque pixel comporte au moins :
- une unité d'affichage configurée pour émettre, pendant l'affichage d'une image formée de plusieurs mots binaires de type BCM codés sur N bits, avec N nombre entier supérieur ou égal à 2, un signal lumineux représentatif d'un des mots binaires,
- une unité mémoire configurée pour mémoriser au moins trois bits,
- comprenant en outre une unité de séquencement configurée pour délivrer à l'unité mémoire de chaque pixel, pendant l'affichage d'une première image :
- un signal de mémorisation déclenchant une mémorisation d'au moins deux bits du mot binaire d'une deuxième image destinée à être affichée après la première image et/ou du mot binaire de la première image dans l'unité mémoire du pixel,
- un signal d'affichage déclenchant des envois successifs de chacun des bits mémorisés dans l'unité mémoire à l'unité d'affichage,
- et dans lequel les signaux d'affichage et de mémorisation sont tels que la mémorisation desdits au moins deux bits du mot binaire de la deuxième image et/ou du mot binaire de la première image est déclenchée pendant au moins une partie de l'affichage d'au moins un bit du mot binaire de la première image.
- a display unit configured to emit, during the display of an image formed of several BCM type binary words coded on N bits, with N integer greater than or equal to 2, a light signal representative of one of the binary words,
- a memory unit configured to store at least three bits,
- further comprising a sequencing unit configured to deliver to the memory unit of each pixel, during the display of a first image:
- a storage signal triggering a storage of at least two bits of the binary word of a second image intended to be displayed after the first image and/or of the binary word of the first image in the memory unit of the pixel,
- a display signal triggering successive sendings of each of the bits stored in the memory unit to the display unit,
- and wherein the display and storage signals are such that the storage of said at least two bits of the binary word of the second image and/or of the binary word of the first image is triggered during at least a portion of the display of at least one bit of the binary word of the first image.
Dans ce dispositif d'affichage, la mémorisation des mots binaires à afficher est réalisée directement dans les pixels, dans des unités mémoire intégrées aux pixels. De plus, l'unité de séquencement est configurée pour réaliser la mémorisation d'au moins une partie des bits des mots binaires d'une image au cours de l'affichage de bits précédents et/ou de l'affichage d'une image précédente. Grâce à cette configuration, il est possible de réaliser, pour chaque pixel, la mémorisation d'au moins une partie d'un mot binaire d'une image lors de l'affichage d'un ou plusieurs bits précédents de ce mot binaire et/ou de l'affichage d'un ou plusieurs bits d'un mot binaire de l'image précédente. En choisissant judicieusement le ou les bits pendant lesquels la mémorisation est déclenchée, la durée disponible pour réaliser cette mémorisation peut donc être plus importante que celle permise dans les dispositifs d'affichage de l'art antérieur, ce qui permet de réduire la fréquence avec laquelle les pixels doivent être adressés.In this display device, the storage of the binary words to be displayed is carried out directly in the pixels, in memory units integrated into the pixels. In addition, the sequencing unit is configured to carry out the storage of at least a portion of the bits of the binary words of an image during the display of previous bits and/or the display of a previous image. Thanks to this configuration, it is possible to carry out, for each pixel, the storage of at least a portion of a binary word of an image during the display of one or more previous bits of this binary word and/or the display of one or more bits of a binary word of the previous image. By judiciously choosing the bit(s) during which the storage is triggered, the duration available for carrying out this storage can therefore be greater than that permitted in the display devices of the prior art, which makes it possible to reduce the frequency with which the pixels must be addressed.
L'unité mémoire et l'unité d'affichage font partie du pixel, c'est-à-dire sont réalisées sur un même substrat et sont disposées sur une surface limitée du substrat correspondant à la surface d'un pixel.The memory unit and the display unit are part of the pixel, that is, they are made on the same substrate and are arranged on a limited surface of the substrate corresponding to the surface of a pixel.
Cette réduction de la fréquence d'adressage des pixels est particulièrement intéressante lorsque le dispositif d'affichage d'image forme un écran de dimensions importantes, par exemple de diagonale égale à 1 ou plusieurs mètres. L'utilisation de l'invention pour former des écrans de grande taille est également avantageuse car elle permet de limiter le nombre de fils requis reliés aux pixels.This reduction in the pixel addressing frequency is particularly advantageous when the image display device forms a screen of large dimensions, for example with a diagonal of 1 or more meters. The use of the invention to form large screens is also advantageous because it makes it possible to limit the number of wires required connected to the pixels.
De plus, ce dispositif d'affichage d'image ne nécessite pas de réaliser une mémorisation complète de deux images successives.Furthermore, this image display device does not require a complete storage of two successive images.
L'expression « fréquence d'adressage des pixels » désigne la fréquence d'envoi des mots binaires aux pixels, c'est-à-dire après la décompression d'un flux vidéo reçu par le dispositif d'affichage.The term "pixel addressing frequency" refers to the frequency at which binary words are sent to pixels, i.e. after decompression of a video stream received by the display device.
Les mots binaires peuvent correspondre à des signaux qui, ensemble, forment une image complète occupant la totalité ou une partie seulement de la surface d'écran du dispositif d'affichage, ou sont associés à une partie ou la totalité des lignes du dispositif d'affichage (l'image peut correspondre à une trame).Binary words can correspond to signals which together form a complete image occupying all or only part of the surface screen of the display device, or are associated with some or all of the lines of the display device (the image may correspond to a frame).
Ce dispositif d'affichage permet de limiter le nombre d'interconnexions reliées à chaque pixel, avec toutefois en contrepartie une surface occupée par les éléments formant ces pixels qui peut être plus importante selon les éléments utilisés. Cette surface occupée plus importante n'est toutefois pas un inconvénient lorsque le dispositif d'affichage correspond à un écran de grande taille.This display device makes it possible to limit the number of interconnections connected to each pixel, with however in return a surface occupied by the elements forming these pixels which can be larger depending on the elements used. This larger occupied surface is however not a disadvantage when the display device corresponds to a large screen.
De manière avantageuse, l'unité d'affichage de chaque pixel comporte au moins une diode électroluminescente comprenant du GaN. L'utilisation de telles diodes électroluminescentes dans ce dispositif d'affichage est avantageuse car elles sont tout à fait compatible avec un affichage de mots binaires de type BCM, et offrent de plus une surface de semi-conducteur libre importante autour et/ou en dessous d'elles pour permettre la réalisation de l'unité mémoire au sein de chaque pixel.Advantageously, the display unit of each pixel comprises at least one light-emitting diode comprising GaN. The use of such light-emitting diodes in this display device is advantageous because they are entirely compatible with a display of binary words of the BCM type, and furthermore offer a large free semiconductor surface around and/or below them to allow the production of the memory unit within each pixel.
Ledit un des bits d'un des mots binaires de la première image peut correspondre avantageusement au bit de poids fort dudit un des mots binaires de la première image. Autrement dit, l'unité de séquencement peut être configurée pour déclencher la mémorisation pendant l'affichage du bit de poids fort dudit un des mots binaires de la première image. Ainsi, la durée disponible pour réaliser la mémorisation correspond à la moitié de la durée d'affichage de la première image. Le dispositif peut dans ce cas fonctionner dans un mode interlacé. Parexemple, pendant une durée correspondant à une première moitié de la durée d'affichage d'une image, les mots binaires peuvent être envoyés aux lignes paires de pixels, et pendant la deuxième moitié de la durée d'affichage d'une image, les mots binaires peuvent être envoyés à lignes impaires de pixels. Ainsi, le flux des mots binaires envoyés aux pixels peut être sensiblement constant.Said one of the bits of one of the binary words of the first image can advantageously correspond to the most significant bit of said one of the binary words of the first image. In other words, the sequencing unit can be configured to trigger the memorization during the display of the most significant bit of said one of the binary words of the first image. Thus, the duration available for carrying out the memorization corresponds to half the display duration of the first image. The device can in this case operate in an interlaced mode. For example, during a duration corresponding to a first half of the display duration of an image, the binary words can be sent to the even lines of pixels, and during the second half of the display duration of an image, the binary words can be sent to odd lines of pixels. Thus, the flow of binary words sent to the pixels can be substantially constant.
De manière générale, l'invention peut s'appliquer quel que soit l'ordre dans lequel arrivent les bits des mots binaires dans l'unité mémoire de chaque pixel.Generally speaking, the invention can be applied regardless of the order in which the bits of the binary words arrive in the memory unit of each pixel.
L'unité mémoire de chaque pixel peut comporter au moins trois bascules couplées en série les unes aux autres et telles qu'une entrée d'une première des bascules soit couplée à une entrée du pixel destinée à recevoir les mots binaires, et qu'une sortie d'une dernière des bascules soit couplée à une entrée de l'unité d'affichage. Une telle unité mémoire est particulièrement avantageuse car le nombre de bascules nécessaire à sa réalisation est limité. Ces bascules forment un registre à décalage dans lequel les bits à afficher sont mémorisés séquentiellement dans les bascules.The memory unit of each pixel may comprise at least three flip-flops coupled in series with each other and such that an input of a first of the flip-flops is coupled to an input of the pixel intended to receive the binary words, and that an output of a last of the flip-flops is coupled to an input of the display unit. Such a unit memory is particularly advantageous because the number of flip-flops required for its implementation is limited. These flip-flops form a shift register in which the bits to be displayed are stored sequentially in the flip-flops.
Selon un premier mode de réalisation, le dispositif d'affichage d'images peut être tel que :
- l'unité mémoire de chaque pixel comporte en outre au moins un multiplexeur comprenant au moins :
- a) deux entrées de données dont l'une est couplée à une première sortie de l'unité de séquencement sur laquelle le signal d'affichage est destiné à être envoyé et dont l'autre est couplée à une deuxième sortie de l'unité de séquencement sur laquelle le signal de mémorisation est destiné à être envoyé,
- b) une sortie couplée à une entrée de commande de chacune d'au moins deux premières bascules de l'unité mémoire correspondant à celles, parmi les bascules de l'unité mémoire, dans lesquelles lesdits au moins deux autres bits d'un des mots binaires de la deuxième image et/ou dudit un des mots binaires de la première image sont destinés à être mémorisés pendant ledit affichage d'un des bits d'un des mots binaires de la première image,
- c) une entrée de commande couplée à une troisième sortie de l'unité de séquencement sur laquelle un signal de sélection est destiné à être envoyé, permettant de coupler la sortie du multiplexeur à l'une ou l'autre des deux entrées de données du multiplexeur en fonction de la valeur du signal de sélection,
- une entrée de commande de la dernière des bascules de l'unité mémoire de chaque pixel est couplée à la première sortie de l'unité de séquencement,
- l'unité de séquencement est configurée telle que, pour chaque pixel, le signal de sélection commande le multiplexeur tel que pendant ledit affichage d'un des bits d'un des mots binaires de la première image, le signal de mémorisation est délivré sur la sortie du multiplexeur et déclenche la mémorisation desdits au moins deux autres bits d'un des mots binaires de la deuxième image et/ou dudit un des mots binaires de la première image, et que pour l'affichage des autres bits mémorisés, le signal d'affichage est délivré sur la sortie du multiplexeur et déclenche les affichages successifs de chacun des autres bits mémorisés.
- the memory unit of each pixel further comprises at least one multiplexer comprising at least:
- (a) two data inputs, one of which is coupled to a first output of the sequencing unit on which the display signal is intended to be sent and the other of which is coupled to a second output of the sequencing unit on which the storage signal is intended to be sent,
- b) an output coupled to a control input of each of at least two first flip-flops of the memory unit corresponding to those, among the flip-flops of the memory unit, in which said at least two other bits of one of the binary words of the second image and/or said one of the binary words of the first image are intended to be stored during said display of one of the bits of one of the binary words of the first image,
- (c) a control input coupled to a third output of the sequencing unit on which a selection signal is intended to be sent, making it possible to couple the output of the multiplexer to one or the other of the two data inputs of the multiplexer depending on the value of the selection signal,
- a control input of the last of the flip-flops of the memory unit of each pixel is coupled to the first output of the sequencing unit,
- the sequencing unit is configured such that, for each pixel, the selection signal controls the multiplexer such that during said display of one of the bits of one of the binary words of the first image, the storage signal is delivered to the output of the multiplexer and triggers the storage of said at least two other bits of one of the binary words of the second image and/or said one of the binary words of the first image, and that for the display of the other stored bits, the display signal is delivered on the output of the multiplexer and triggers the successive displays of each of the other stored bits.
Selon un deuxième mode de réalisation, le dispositif d'affichage d'images peut être tel que :
- l'unité mémoire de chaque pixel comporte en outre au moins :
- a) une porte OU comprenant deux entrées sont couplées à des première et deuxième sorties de l'unité de séquencement sur lesquelles les signaux d'affichage et de mémorisation sont destinés à être envoyés, et dont une sortie est couplée à une entrée de commande de chacune d'au moins deux premières bascules de l'unité mémoire correspondant à celles, parmi les bascules de l'unité mémoire, dans lesquelles lesdits au moins deux autres bits d'un des mots binaires de la deuxième image et/ou dudit un des mots binaires de la première image sont destinés à être mémorisés pendant ledit affichage d'un des bits d'un des mots binaires de la première image,
- b) un multiplexeur comprenant deux entrées de données dont l'une est couplée à la sortie de la porte OU et dont l'autre est couplée à un potentiel électrique de référence, une entrée de commande couplée à une troisième sortie de l'unité de séquencement sur laquelle un signal de sélection est destiné à être envoyé et permettant de coupler la sortie du multiplexeur à l'une ou l'autre des deux entrées de données du multiplexeur en fonction de la valeur du signal de sélection, et une sortie couplée à une entrée de commande de la dernière des bascules de l'unité mémoire,
- l'unité de séquencement est configurée telle que, pour chaque pixel, le signal de sélection commande le multiplexeur tel que pendant ledit affichage d'un des bits d'un des mots binaires de la première image, le potentiel électrique de référence soit délivré sur le sortie du multiplexeur pendant que le signal de mémorisation délivré sur l'entrée de commande de chacune des premières bascules de l'unité mémoire déclenche la mémorisation desdits au moins deux autres bits d'un des mots binaires de la deuxième image et/ou dudit un des mots binaires de la première image, et que pour l'affichage des autres bits mémorisés, le signal obtenu à la sortie de la porte OU soit délivré sur les entrées de commande des bascules de l'unité mémoire et déclenche les affichages successifs de chacun des autres bits mémorisés.
- the memory unit of each pixel further comprises at least:
- a) an OR gate comprising two inputs coupled to first and second outputs of the sequencing unit on which the display and storage signals are intended to be sent, and one output of which is coupled to a control input of each of at least two first flip-flops of the memory unit corresponding to those, among the flip-flops of the memory unit, in which said at least two other bits of one of the binary words of the second image and/or said one of the binary words of the first image are intended to be stored during said display of one of the bits of one of the binary words of the first image,
- (b) a multiplexer comprising two data inputs, one of which is coupled to the output of the OR gate and the other of which is coupled to a reference electrical potential, a control input coupled to a third output of the sequencing unit on which a selection signal is intended to be sent and making it possible to couple the output of the multiplexer to one or the other of the two data inputs of the multiplexer depending on the value of the selection signal, and an output coupled to a control input of the last of the flip-flops of the memory unit,
- the sequencing unit is configured such that, for each pixel, the selection signal controls the multiplexer such that during said display of one of the bits of one of the binary words of the first image, the reference electrical potential is delivered to the output of the multiplexer while the storage signal delivered to the control input of each of the first flip-flops of the memory unit triggers the storage of said at least two other bits of one of the binary words of the second image and/or said one of the binary words of the first image, and that for the display of the other stored bits, the signal obtained at the output of the OR gate is delivered to the control inputs of the flip-flops of the memory unit and triggers the successive displays of each of the other stored bits.
Selon une variante du deuxième mode de réalisation, le dispositif d'affichage d'images peut être tel que :
- l'unité de séquencement délivre sur une seule sortie le signal d'affichage et le signal de mémorisation sous la forme d'un seul et même signal appelé signal d'affichage et de mémorisation, ladite sortie étant couplée à une entrée de commande de chacune d'au moins deux premières bascules de l'unité mémoire correspondant à celles, parmi les bascules de l'unité mémoire, dans lesquelles lesdits au moins deux autres bits d'un des mots binaires de la deuxième image et/ou dudit un des mots binaires de la première image sont mémorisés pendant ledit affichage d'un des bits d'un des mots binaires de la première image,
- l'unité mémoire de chaque pixel comporte en outre au moins un multiplexeur comprenant deux entrées de données, dont l'une est couplée à la sortie de l'unité de séquencement sur laquelle le signal d'affichage et de mémorisation est destiné à être délivré et dont l'autre est couplée à un potentiel électrique de référence, une entrée de commande couplée à une troisième sortie de l'unité de séquencement sur laquelle un signal de sélection est destiné à être envoyé et permettant de coupler la sortie du multiplexeur à l'une ou l'autre des deux entrées de données du multiplexeur en fonction de la valeur du signal de sélection, et une sortie couplée à une entrée de commande de la dernière des bascules de l'unité mémoire,
- l'unité de séquencement est configurée telle que, pour chaque pixel, le signal de sélection commande le multiplexeur tel que pendant ledit affichage d'un des bits d'un des mots binaires de la première image, le potentiel électrique de référence soit délivré sur la sortie du multiplexeur pendant que le signal d'affichage et de mémorisation délivré sur l'entrée de commande de chacune des premières bascules de l'unité mémoire déclenche la mémorisation desdits au moins deux autres bits d'un des mots binaires de la deuxième image et/ou dudit un des mots binaires de la première image, et que pour l'affichage des autres bits mémorisés, le signal d'affichage et de mémorisation soit délivré sur les entrées de commande des bascules de l'unité mémoire et déclenche les affichages successifs de chacun des autres bits mémorisés.
- the sequencing unit delivers on a single output the display signal and the storage signal in the form of a single signal called the display and storage signal, said output being coupled to a control input of each of at least two first flip-flops of the memory unit corresponding to those, among the flip-flops of the memory unit, in which said at least two other bits of one of the binary words of the second image and/or said one of the binary words of the first image are stored during said display of one of the bits of one of the binary words of the first image,
- the memory unit of each pixel further comprises at least one multiplexer comprising two data inputs, one of which is coupled to the output of the sequencing unit on which the display and storage signal is intended to be delivered and the other of which is coupled to a reference electrical potential, a control input coupled to a third output of the sequencing unit on which a selection signal is intended to be sent and making it possible to couple the output of the multiplexer to one or the other of the two data inputs of the multiplexer depending on the value of the selection signal, and an output coupled to a control input of the last of the flip-flops of the memory unit,
- the sequencing unit is configured such that, for each pixel, the selection signal controls the multiplexer such that during said display of one of the bits of one of the binary words of the first image, the reference electrical potential is delivered to the output of the multiplexer while the display and storage signal delivered to the control input of each of the first flip-flops of the memory unit triggers the storage of said at least two other bits of one of the binary words of the second image and/or said one of the binary words of the first image, and that for the display of the other stored bits, the display and storage signal is delivered to the control inputs of the flip-flops of the memory unit and triggers the successive displays of each of the other stored bits.
Dans l'unité de séquencement, le signal d'affichage et de mémorisation peut être obtenu en sortie d'une porte OU recevant en entrée le signal d'affichage et le signal de mémorisation.In the sequencing unit, the display and storage signal can be obtained at the output of an OR gate receiving the display signal and the storage signal as input.
Selon une variante de réalisation des premier et deuxième modes de réalisation, dans chaque pixel, la sortie de la dernière des premières bascules de l'unité mémoire du pixel peut être couplée à l'entrée de la première des bascules de l'unité mémoire du pixel par l'intermédiaire d'un interrupteur commandé par l'unité de séquencement qui est configurée pour fermer l'interrupteur lorsque le mot binaire de la première image est similaire au mot binaire de la deuxième image. Cet interrupteur peut également être contrôlé par le signal de sélection (qui peut être commun à une ligne de pixels ou propre au pixel). Dans ce cas, lorsque le signal de sélection est à zéro, le re-bouclage est actif, et à chaque impulsion du signal d'affichage et de mémorisation, les données se déplacent mais sont conservées dans une des bascules. S'il n'y a pas de changement entre deux images successives, alors le signal de sélection reste à zéro et après N impulsions du signal d'affichage et de mémorisation (par exemple 8 pour 8 bits mémorisés), on retrouve le mot binaire de l'image précédente.According to an alternative embodiment of the first and second embodiments, in each pixel, the output of the last of the first flip-flops of the memory unit of the pixel can be coupled to the input of the first of the flip-flops of the memory unit of the pixel via a switch controlled by the sequencing unit which is configured to close the switch when the binary word of the first image is similar to the binary word of the second image. This switch can also be controlled by the selection signal (which can be common to a row of pixels or specific to the pixel). In this case, when the selection signal is at zero, the re-looping is active, and at each pulse of the display and storage signal, the data moves but is retained in one of the flip-flops. If there is no change between two successive images, then the selection signal remains at zero and after N pulses of the display and storage signal (for example 8 for 8 bits stored), the binary word of the previous image is found.
Selon un troisième mode de réalisation, le dispositif d'affichage d'images peut être tel que :
- l'unité mémoire de chaque pixel comporte :
- a) au moins deux premières bascules couplées en série l'une à l'autre et telles qu'une entrée de données d'une première desdites au moins deux premières bascules soit couplée à une entrée du pixel destinée à recevoir les mots binaires,
- b) au moins deux deuxièmes bascules couplées en série l'une à l'autre et telles qu'une entrée de données d'une première desdites au moins deux deuxièmes bascules soit couplée à ladite entrée du pixel,
- c) un circuit de commutation comprenant deux entrées de données, dont l'une est couplée à une première sortie de l'unité de séquencement sur laquelle le signal d'affichage est destiné à être envoyé et dont l'autre est couplée à une deuxième sortie de l'unité de séquencement sur laquelle le signal de mémorisation est destiné à être envoyé, une entrée de commande couplée à une troisième sortie de l'unité de séquencement sur laquelle un signal de sélection est destiné à être envoyé, une première sortie couplée à une entrée de commande de chacune des premières bascules et une deuxième sortie couplée à une entrée de commande de chacune des deuxièmes bascules, et configuré tel qu'en fonction de la valeur du signal de sélection, la première sortie soit couplée à la première entrée de données et la deuxième sortie soit couplée à la deuxième entrée de données, ou la première sortie soit couplée à la deuxième entrée de données et la deuxième sortie soit couplée à la première entrée de données,
- d) un multiplexeur comprenant deux entrées de données dont l'une est couplée à la sortie d'une dernière desdites au moins deux premières bascules et dont l'autre est couplée à la sortie d'une dernière desdites au moins deux deuxièmes bascules, une entrée de commande couplée à la troisième sortie de l'unité de séquencement, et une sortie couplée à une entrée de l'unité d'affichage,
- l'unité de séquencement est configurée telle que, pour chaque pixel, le signal de sélection commande le circuit de commutation et le multiplexeur tels que pendant ledit affichage d'un des bits d'un des mots binaires de la première image via les premières bascules, le signal de mémorisation est délivré aux entrées de commande des deuxièmes bascules et déclenche la mémorisation desdits au moins deux autres bits d'un des mots binaires de la deuxième image et/ou dudit un des mots binaires de la première image dans les deuxièmes bascules.
- The memory unit of each pixel includes:
- a) at least two first flip-flops coupled in series with each other and such that a data input of a first of said at least two first flip-flops is coupled to an input of the pixel intended to receive the binary words,
- b) at least two second flip-flops coupled in series with each other and such that a data input of a first of said at least two second flip-flops is coupled to said pixel input,
- (c) a switching circuit comprising two data inputs, one of which is coupled to a first output of the sequencing unit on which the display signal is intended to be sent and the other of which is coupled to a second output of the sequencing unit on which the storage signal is intended to be sent, a control input coupled to a third output of the unit sequencing on which a selection signal is intended to be sent, a first output coupled to a control input of each of the first flip-flops and a second output coupled to a control input of each of the second flip-flops, and configured such that depending on the value of the selection signal, the first output is coupled to the first data input and the second output is coupled to the second data input, or the first output is coupled to the second data input and the second output is coupled to the first data input,
- (d) a multiplexer comprising two data inputs, one of which is coupled to the output of a last of said at least two first flip-flops and the other of which is coupled to the output of a last of said at least two second flip-flops, a control input coupled to the third output of the sequencing unit, and an output coupled to an input of the display unit,
- the sequencing unit is configured such that, for each pixel, the selection signal controls the switching circuit and the multiplexer such that during said display of one of the bits of one of the binary words of the first image via the first flip-flops, the storage signal is delivered to the control inputs of the second flip-flops and triggers the storage of said at least two other bits of one of the binary words of the second image and/or said one of the binary words of the first image in the second flip-flops.
Selon un quatrième mode de réalisation, le dispositif d'affichage d'images peut être tel que l'unité mémoire de chaque pixel comporte au moins :
- au moins trois éléments mémoires comprenant chacun une entrée sur laquelle un bit à mémoriser est destiné à être appliqué et une sortie sur laquelle un bit mémorisé est destiné à être délivré,
- un premier circuit d'adressage comprenant une entrée de donnée couplée à une entrée du pixel destinée à recevoir les mots binaires des images à afficher, au moins trois sorties chacune couplée à une entrée de l'un des éléments mémoires, et au moins une entrée de commande couplée à au moins une première sortie de l'unité de séquencement sur laquelle le signal de mémorisation est destiné à être délivré,
- un deuxième circuit d'adressage comprenant au moins trois entrées de donnée chacune couplée à une sortie de l'un des éléments mémoires, une sortie couplée à une entrée de l'unité d'affichage, et au moins une entrée de commande couplée à au moins une deuxième sortie de l'unité de séquencement sur laquelle le signal d'affichage est destiné à être délivré,
- lors de la mémorisation d'un bit déclenchée par le signal de mémorisation, le premier circuit d'adressage délivre sur l'entrée de l'un des trois éléments mémoires le bit reçu sur son entrée de donnée,
- lors de l'affichage d'un des bits mémorisés déclenché par le signal d'affichage, le deuxième circuit d'adressage délivre sur une entrée de l'unité d'affichage l'un des bits mémorisés dans les trois éléments mémoires.
- at least three memory elements each comprising an input on which a bit to be stored is intended to be applied and an output on which a stored bit is intended to be delivered,
- a first addressing circuit comprising a data input coupled to an input of the pixel intended to receive the binary words of the images to be displayed, at least three outputs each coupled to an input of one of the memory elements, and at least one control input coupled to at least a first output of the sequencing unit on which the storage signal is intended to be delivered,
- a second addressing circuit comprising at least three data inputs each coupled to an output of one of the memory elements, an output coupled to an input of the display unit, and at least one control input coupled to at least a second output of the sequencing unit on which the display signal is intended to be delivered,
- when storing a bit triggered by the storage signal, the first addressing circuit delivers on the input of one of the three memory elements the bit received on its data input,
- when displaying one of the stored bits triggered by the display signal, the second addressing circuit delivers to an input of the display unit one of the bits stored in the three memory elements.
Selon une première configuration du quatrième mode de réalisation, le premier circuit d'adressage peut comporter :
- un premier générateur d'adresse comprenant une entrée couplée à la première sortie de l'unité de séquencement,
- un démultiplexeur comprenant une entrée de donnée couplée à l'entrée du pixel destinée à recevoir les mots binaires des images à afficher, au moins trois sorties chacune couplée à l'entrée d'un des éléments mémoires, et une entrée de commande couplée à une sortie du premier générateur d'adresse,
- le deuxième circuit d'adressage peut comporter :
- un deuxième générateur d'adresse comprenant une entrée couplée à la deuxième sortie de l'unité de séquencement,
- un multiplexeur comprenant au moins trois entrées de donnée chacune couplée à la sortie d'un des éléments mémoires, une sortie couplée à l'entrée de l'unité d'affichage, et une entrée de commande couplée à une sortie du deuxième générateur d'adresse,
- et l'unité de séquencement peut être configurée telle que, pour chaque pixel :
- lors de la mémorisation d'un bit déclenchée par le signal de mémorisation, le premier générateur d'adresse délivre au démultiplexeur un premier signal d'adresse codant sur plusieurs bits l'adresse d'un des éléments mémoires dans lequel ledit bit est destiné à être mémorisé,
- lors de l'affichage d'un des bits mémorisés déclenché par le signal d'affichage, le deuxième générateur d'adresse délivre au multiplexeur un deuxième signal d'adresse codant sur plusieurs bits l'adresse d'un des éléments mémoires depuis lequel ledit un des bits mémorisés est lu.
- a first address generator comprising an input coupled to the first output of the sequencing unit,
- a demultiplexer comprising a data input coupled to the input of the pixel intended to receive the binary words of the images to be displayed, at least three outputs each coupled to the input of one of the memory elements, and a control input coupled to an output of the first address generator,
- the second addressing circuit may include:
- a second address generator comprising an input coupled to the second output of the sequencing unit,
- a multiplexer comprising at least three data inputs each coupled to the output of one of the memory elements, an output coupled to the input of the display unit, and a control input coupled to an output of the second address generator,
- and the sequencing unit can be configured such that, for each pixel:
- when storing a bit triggered by the storage signal, the first address generator delivers to the demultiplexer a first address signal coding on several bits the address of one of the memory elements in which said bit is intended to be stored,
- when displaying one of the stored bits triggered by the display signal, the second address generator delivers to the multiplexer a second address signal coding on several bits the address of one of the memory elements from which said one of the stored bits is read.
Selon une deuxième configuration du quatrième mode de réalisation, l'unité de séquencement peut être configurée telle que le signal de mémorisation soit formé d'au moins trois premiers signaux d'adressage commandant chacun une mémorisation dans l'un des éléments mémoires, et telle que le signal d'affichage soit formé d'au moins trois deuxièmes signaux d'adressage commandant chacun une lecture d'un bit mémorisé dans l'un des éléments mémoires.According to a second configuration of the fourth embodiment, the sequencing unit can be configured such that the storage signal is formed of at least three first addressing signals each controlling a storage in one of the memory elements, and such that the display signal is formed of at least three second addressing signals each controlling a reading of a bit stored in one of the memory elements.
Selon une troisième configuration du quatrième mode de réalisation, le premier circuit d'adressage peut comporter :
- un premier compteur comprenant une entrée couplée à la première sortie de l'unité de séquencement,
- un premier décodeur d'adresse comprenant une entrée de donnée couplée à l'entrée du pixel destinée à recevoir les mots binaires, au moins trois sorties chacune couplée à l'entrée d'un des éléments mémoires, et une entrée de commande couplée à une sortie du premier compteur,
- un deuxième compteur comprenant une entrée couplée à la deuxième sortie de l'unité de séquencement,
- un deuxième décodeur d'adresse comprenant au moins trois entrées de donnée chacune couplée à la sortie d'un des éléments mémoires, une sortie couplée à l'entrée de l'unité d'affichage, et une entrée de commande couplée à une sortie du deuxième compteur.
- a first counter comprising an input coupled to the first output of the sequencing unit,
- a first address decoder comprising a data input coupled to the input of the pixel intended to receive the binary words, at least three outputs each coupled to the input of one of the memory elements, and a control input coupled to an output of the first counter,
- a second counter comprising an input coupled to the second output of the sequencing unit,
- a second address decoder comprising at least three data inputs each coupled to the output of one of the memory elements, an output coupled to the input of the display unit, and a control input coupled to an output of the second counter.
Le dispositif peut être tel que :
- l'unité mémoire est configurée pour mémoriser au moins N+1 bits ; et
- pendant ledit affichage d'un des bits d'un des mots binaires de la première image, le signal de mémorisation déclenche la mémorisation des N bits du mot binaire de la deuxième image ou la mémorisation de N-1 bits suivants du mot binaire de la première image et d'un bit du mot binaire de la deuxième image.
- the memory unit is configured to store at least N+1 bits; and
- during said display of one of the bits of one of the binary words of the first image, the storage signal triggers the storage of the N bits of the binary word of the second image or the storage of N-1 following bits of the binary word of the first image and of one bit of the binary word of the second image.
En variante, lorsque l'unité mémoire de chaque pixel n'a pas une capacité de mémorisation au moins équivalente au nombre de bits de chaque mot binaire, seule une partie des bits des mots binaires d'une image sont mémorisés pendant l'affichage d'un bit, les autres bits étant mémorisés au cours de l'affichage d'un ou plusieurs autres bits de ce mot.Alternatively, when the memory unit of each pixel does not have a storage capacity at least equivalent to the number of bits of each binary word, only a portion of the bits of the binary words of an image are stored during the display of a bit, the other bits being stored during the display of one or more other bits of this word.
L'unité d'affichage de chaque pixel peut comporter M diodes électroluminescentes, et l'unité mémoire de chaque pixel peut comporter un nombre d'entrées configurées pour recevoir les mots binaires des images à afficher par l'unité d'affichage du pixel qui est supérieur ou égal à 1 et qui est inférieur ou égal à M, avec M correspondant à un nombre entier supérieur ou égal à 1.The display unit of each pixel may comprise M light-emitting diodes, and the memory unit of each pixel may comprise a number of inputs configured to receive the binary words of the images to be displayed by the display unit of the pixel which is greater than or equal to 1 and which is less than or equal to M, with M corresponding to an integer greater than or equal to 1.
Les pixels peuvent être formés par des modules réalisés sur un substrat, chaque module comportant au moins :
- une première partie se trouvant du côté du substrat et formant un circuit électronique comprenant au moins l'unité mémoire du pixel ;
- une deuxième partie telle que la première partie soit disposée entre le substrat et la deuxième partie, et formant au moins une partie de l'unité d'affichage du pixel.
- a first part located on the substrate side and forming an electronic circuit comprising at least the memory unit of the pixel;
- a second portion such that the first portion is disposed between the substrate and the second portion, and forming at least part of the pixel display unit.
Dans ce cas, il est possible que :
- la deuxième partie de chaque module corresponde à seule diode électroluminescente, ou
- chaque module comporte plusieurs deuxièmes parties formant chacune une diode électroluminescente et disposées sur une première partie commune auxdites plusieurs deuxièmes parties.
- the second part of each module corresponds to a single light-emitting diode, or
- each module comprises several second parts each forming a light-emitting diode and arranged on a first part common to said several second parts.
Chaque pixel peut comporter un seul module, ou chaque pixel peut comporter plusieurs modules et un circuit électronique couplé au substrat, à côté desdits plusieurs modules, et formant une partie de l'unité mémoire du pixel.Each pixel may comprise a single module, or each pixel may comprise multiple modules and an electronic circuit coupled to the substrate, alongside said multiple modules, and forming part of the pixel's memory unit.
Il est également proposé un procédé d'affichage d'images par un dispositif d'affichage d'images comprenant au moins une matrice de pixels agencés en formant plusieurs lignes et plusieurs colonnes de pixels, réalisant un affichage successif d'images chacune formée de plusieurs mots binaires de type BCM codé sur N bits, avec N nombre entier supérieur ou égal à 2, chaque pixel affichant, pendant l'affichage d'une image, l'un des mots binaires,
le procédé comprenant, pendant l'affichage d'une première image et pour chaque pixel, une mémorisation, dans une unité mémoire disposée dans le pixel, d'au moins deux bits du mot binaire d'une deuxième image destinée à être affichée après la première image et/ou du mot binaire de la première image, déclenchée pendant au moins une partie de l'affichage d'au moins un bit du mot binaire de la première image.There is also proposed a method for displaying images by an image display device comprising at least one matrix of pixels arranged to form several rows and several columns of pixels, producing a successive display of images each formed of several binary words of the BCM type coded on N bits, with N integer greater than or equal to 2, each pixel displaying, during the display of an image, one of the binary words,
the method comprising, during the display of a first image and for each pixel, a storage, in a memory unit arranged in the pixel, of at least two bits of the binary word of a second image intended to be displayed after the first image and/or of the binary word of the first image, triggered during at least part of the display of at least one bit of the binary word of the first image.
L'invention porte également sur un procédé d'affichage d'images par un dispositif d'affichage d'images comprenant au moins une matrice de pixels, réalisant un affichage successif d'images chacune codée sous la forme de plusieurs mots binaires de type BCM codé sur N bits, avec N nombre entier supérieur ou égal à 2, chaque pixel affichant, pendant l'affichage d'une image, un signal lumineux pendant une durée correspondant à une valeur codée dans un des mots binaires de l'image, chacun des N bits dudit un des mots binaires de l'image représentant une durée d'affichage proportionnelle au poids du bit,
le procédé comprenant, pendant l'affichage d'un des bits d'un des mots binaires de la première image par l'unité d'affichage du pixel et pour chaque pixel, une mémorisation, dans une unité mémoire disposée dans le pixel et comprenant une entrée configurée pour recevoir les mots binaires des images à afficher, d'au moins deux autres bits d'un des mots binaires d'une deuxième image destinée à être affichée après la première image et/ou dudit un des mots binaires de la première image.The invention also relates to a method for displaying images by an image display device comprising at least one pixel matrix, performing a successive display of images each coded in the form of several binary words of the BCM type coded on N bits, with N integer greater than or equal to 2, each pixel displaying, during the display of an image, a light signal for a duration corresponding to a value coded in one of the binary words of the image, each of the N bits of said one of the binary words of the image representing a display duration proportional to the weight of the bit,
the method comprising, during the display of one of the bits of one of the binary words of the first image by the display unit of the pixel and for each pixel, a storage, in a memory unit arranged in the pixel and comprising an input configured to receive the binary words of the images to be displayed, of at least two other bits of one of the binary words of a second image intended to be displayed after the first image and/or of said one of the binary words of the first image.
Lesdits au moins deux autres bits d'un des mots binaires de la deuxième image et/ou dudit un des mots binaires de la première image peuvent être mémorisés séquentiellement dans l'unité mémoire pendant ledit affichage d'un des bits d'un des mots binaires de la première image.Said at least two other bits of one of the binary words of the second image and/or said one of the binary words of the first image can be stored sequentially in the memory unit during said display of one of the bits of one of the binary words of the first image.
Le signal d'affichage et le signal de mémorisation peuvent correspondre à, ou être combinés dans, un seul signal d'affichage et de mémorisation.The display signal and the storage signal may correspond to, or be combined into, a single display and storage signal.
Lorsque le mot binaire est destiné à être le même dans les première et deuxième images, les bits du mot binaire de la première image peuvent être mémorisés de nouveau dans l'unité mémoire pour former le mot binaire de la deuxième image.When the binary word is intended to be the same in the first and second images, the bits of the binary word of the first image can be stored again in the memory unit to form the binary word of the second image.
Le procédé d'affichage d'images peut être tel que :
- l'unité mémoire est configurée pour mémoriser au moins N+1 bits ; et
- pendant ledit affichage d'un des bits d'un des mots binaires de la première image, le signal de mémorisation déclenche la mémorisation des N bits du mot binaire de la deuxième image ou la mémorisation de N-1 bits du mot binaire de la première image et d'un bit du mot binaire de la deuxième image.
- the memory unit is configured to store at least N+1 bits; and
- during said display of one of the bits of one of the binary words of the first image, the storage signal triggers the storage of the N bits of the binary word of the second image or the storage of N-1 bits of the binary word of the first image and one bit of the binary word of the second image.
La présente invention sera mieux comprise à la lecture de la description d'exemples de réalisation donnés à titre purement indicatif et nullement limitatif en faisant référence aux dessins annexés sur lesquels :
- les
figures 1 et 2 représentent schématiquement une partie d'un dispositif d'affichage d'images, objet de la présente invention, - la
figure 3 représente un exemple de réalisation d'une unité mémoire d'un pixel d'un dispositif d'affichage d'images, objet de la présente invention, selon un premier mode de réalisation, - les
figures 4 et 5 représentent des chronogrammes de signaux utilisés dans le dispositif d'affichage d'images selon le premier mode de réalisation, - la
figure 6 représente un exemple de réalisation d'une unité mémoire d'un pixel d'un dispositif d'affichage d'images, objet de la présente invention, selon un deuxième mode de réalisation, - la
figure 7 représente des chronogrammes de signaux utilisés dans le dispositif d'affichage d'images selon le deuxième mode de réalisation, - la
figure 8 représente un exemple de réalisation d'une unité mémoire d'un pixel d'un dispositif d'affichage d'images, objet de la présente invention, selon une variante du deuxième mode de réalisation, - la
figure 9 représente un exemple de réalisation d'une unité mémoire d'un pixel d'un dispositif d'affichage d'images, objet de la présente invention, selon un troisième mode de réalisation, - la
figure 10 représente un exemple de réalisation d'une unité mémoire d'un pixel d'un dispositif d'affichage d'images, objet de la présente invention, selon un quatrième mode de réalisation, - la
figure 11 représente schématiquement un exemple de réalisation d'un pixel d'un dispositif d'affichage d'images, objet de la présente invention, - la
figure 12 représente schématiquement une vue de dessus d'un dispositif d'affichage d'images, objet de la présente invention, - les
figures 13 et 14 représentent schématiquement des configurations particulières d'un pixel d'un dispositif d'affichage d'images, objet de la présente invention, - la
figure 15 représente schématiquement un exemple de réalisation d'une unité mémoire couplées à deux diodes électroluminescentes d'une unité d'affichage d'un pixel d'un dispositif d'affichage d'images, objet de la présente invention.
- THE
Figures 1 and 2 schematically represent a part of an image display device, object of the present invention, - there
figure 3 represents an exemplary embodiment of a memory unit of a pixel of an image display device, object of the present invention, according to a first embodiment, - THE
Figures 4 and 5 represent timing diagrams of signals used in the image display device according to the first embodiment, - there
figure 6 represents an exemplary embodiment of a memory unit of a pixel of an image display device, object of the present invention, according to a second embodiment, - there
figure 7 represents timing diagrams of signals used in the image display device according to the second embodiment, - there
figure 8 represents an exemplary embodiment of a memory unit of a pixel of an image display device, object of the present invention, according to a variant of the second embodiment, - there
figure 9 represents an exemplary embodiment of a memory unit of a pixel of an image display device, object of the present invention, according to a third embodiment, - there
figure 10 represents an exemplary embodiment of a memory unit of a pixel of an image display device, object of the present invention, according to a fourth embodiment, - there
figure 11 schematically represents an exemplary embodiment of a pixel of an image display device, object of the present invention, - there
figure 12 schematically represents a top view of an image display device, object of the present invention, - THE
Figures 13 and 14 schematically represent particular configurations of a pixel of an image display device, object of the present invention, - there
figure 15 schematically represents an exemplary embodiment of a memory unit coupled to two light-emitting diodes of a one-pixel display unit of an image display device, object of the present invention.
Des parties identiques, similaires ou équivalentes des différentes figures décrites ci-après portent les mêmes références numériques de façon à faciliter le passage d'une figure à l'autre.Identical, similar or equivalent parts of the different figures described below bear the same numerical references so as to facilitate the passage from one figure to another.
Les différentes parties représentées sur les figures ne le sont pas nécessairement selon une échelle uniforme, pour rendre les figures plus lisibles.The different parts represented in the figures are not necessarily on a uniform scale, in order to make the figures more readable.
Les différentes possibilités (variantes et modes de réalisation) doivent être comprises comme n'étant pas exclusives les unes des autres et peuvent se combiner entre elles.The different possibilities (variants and embodiments) must be understood as not being mutually exclusive and can be combined with each other.
On se réfère tout d'abord à la
Le pixel 102 comporte une unité d'affichage 104 configurée pour émettre, pendant l'affichage d'une image formée de plusieurs mots binaires, au moins un signal lumineux représentatif d'au moins un mot binaire que le pixel 102 reçoit. Cette unité d'affichage 104 comporte par exemple une diode électroluminescente, et par exemple de type LED (diode électroluminescente) ou µLED (micro-diode électroluminescente), réalisé à partir de GaN, couplée à un élément de commande comprenant par exemple au moins un transistor MOS configuré pour alimenter électriquement la diode électroluminescente en fonction d'un signal d'affichage binaire reçu en entrée de l'unité d'affichage 104. Différents exemples de réalisation d'une diode électroluminescente couplée à un tel élément de commande sont par exemple décrits dans le document
Les mots binaires reçus par les pixels 102 sont de type BCM et sont codés sur N bits, N étant un nombre entier supérieur ou égal à 2. Ainsi, pour réaliser l'affichage de chaque image, chaque pixel 102 reçoit en entrée un mot binaire codé sur N bits, avec par exemple N compris entre 6 et 10 bits et par exemple égal à 8 bits, dans lequel est codé la durée pendant laquelle l'unité d'affichage 104 du pixel 102 doit émettre un signal lumineux.The binary words received by the
Le mot binaire est binaire, ce qui signifie que l'unité d'affichage 104 est commandée de manière binaire. Avec un signal d'affichage de pixel de type BCM, le signal lumineux est émis par l'unité d'affichage 104 de chaque pixel 102, pour chaque bit du mot binaire reçu, pendant une durée proportionnelle au poids de chacun de ces bits. Ainsi, le bit de poids fort, également appelé MSB, du mot binaire d'une image commande l'émission ou non du signal lumineux pendant une durée égale à la moitié de la durée d'affichage de l'image (par exemple 5 ms pour un dispositif 100 fonctionnant à une fréquence de 100 images/seconde). Le bit suivant, appelée MSB-1, représente le quart de cette durée, et ainsi de suite jusqu'au bit de poids faible, appelé LSB.The binary word is binary, which means that the
Le pixel 102 comporte également une unité mémoire 106 configurée pour mémoriser au moins deux bits du mot binaire reçu en entrée du pixel 102. Dans les différents modes de réalisation décrits plus loin, l'unité mémoire 106 de chaque pixel 102 est configurée pour mémoriser N+1 bits. Toutefois, la capacité de mémorisation de l'unité mémoire 106 de chaque pixel 102 est adaptée notamment en fonction de la place disponible dans chaque pixel 102 pour la réalisation de l'unité mémoire 106.The
L'unité mémoire 106 reçoit en entrée un signal de mémorisation envoyé depuis une unité de séquencement 108. L'unité mémoire 106 est configurée pour mémoriser au moins une partie des bits du mot binaire appliqué sur l'entrée de l'unité mémoire 106, sur la commande du signal de mémorisation.The
L'unité mémoire 106 reçoit également en entrée un signal d'affichage envoyé depuis l'unité de séquencement 108. L'unité mémoire 106 est configurée pour envoyer successivement sur l'entrée de l'unité d'affichage 104 chacun des bits mémorisés, sur la commande du signal d'affichage.The
Le pixel 102 représenté sur la
Le dispositif 100 peut correspondre à un écran monochrome ou un écran couleur. Un dispositif 100 correspondant à un écran couleur peut comporter une matrice de « pixels couleur » chacun formé par la juxtaposition de plusieurs pixels 102 adaptés pour émettre des signaux lumineux de couleurs différentes. Chacun des pixels 102 est par exemple associé à un filtre coloré, ou comporte au moins une diode électroluminescente dont les matériaux permettent une émission lumineuse à la longueur d'onde souhaitée, ou bien est associé à un élément de conversion de longueur d'onde. Chaque pixel 102 reçoit un mot binaire représentatif de la luminosité à afficher pour la couleur associée au pixel 102 pendant l'affichage d'une image. En variante, plusieurs pixels 102 peuvent former ensemble un module apte à émettre un signal lumineux couleur et recevant, sur une entrée, les mots binaires destinés aux pixels du module.The
Le dispositif 100 comporte également un registre 110 envoyant aux pixels 102, par l'intermédiaire de lignes de données chacune couplée aux pixels 102 d'une même colonne, les mots binaires. L'adressage des lignes de la matrice de pixels 102 est par exemple réalisé par l'unité de séquencement 108.The
Comme indiqué précédemment, l'unité d'affichage 104 de chaque pixel 102 comporte avantageusement une ou plusieurs diodes électroluminescentes réalisées à partir de GaN et couplées à un élément de commande de type CMOS configuré notamment pour alimenter électriquement la ou les diodes électroluminescentes en fonction d'un ou plusieurs signaux d'affichage binaires reçus en entrée de l'unité d'affichage 104. La
Le module 101 correspondant à chaque pixel 102 comporte une première partie 107 se trouvant du côté du substrat 103 et formant un circuit électronique par exemple réalisé en technologie CMOS, comprenant notamment l'unité mémoire 106 du pixel 102 ainsi que l'élément de commande de la diode du pixel 102 (qui commande l'émission lumineuse du pixel 102). Cette première partie 107 est par exemple réalisée à partir de silicium ou tout autre semi-conducteur adapté à la réalisation de transistors MOS.The
Le module 101 comporte également une deuxième partie 109 formant l'unité d'affichage 104 du pixel 102 et réalisée à partir du semi-conducteur correspondant au matériau émissif de la diode ou des diodes du pixel 102, ici avantageusement du GaN.The
Les modules 101 correspondant aux pixels 102 sont réalisés collectivement à partir d'une plaque de semi-conducteur sur lequel les composants électroniques, notamment les transistors MOS, de la première partie 107 de chaque module 101 sont réalisés. Le matériau émissif, par exemple le GaN, est ensuite déposé sur l'ensemble de la plaque comprenant les premières parties 107 des modules 101. Les deuxièmes parties 109 sont ensuite réalisées pour former les unités d'affichage 104 des pixels 102. La plaque est ensuite découpée afin de séparer individuellement les modules 101. Les modules 101 sont ensuite hybridés sur le substrat 103.The
Lorsque les unités d'affichage 104 comportent des diodes de GaN, la forte luminance de ces diodes permet de réaliser les modules avec des dimensions réduites. Après leur hybridation sur le substrat 103, les modules 101 formant les pixels 102 sont espacés les uns des autres d'une distance par exemple supérieure ou égale aux dimensions d'un ou plusieurs modules 101, comme cela est représenté schématiquement sur la
Réaliser de tels pixels 102 avec des dimensions réduites représente une importante économie de coût. Par contre, cela implique que la place disponible pour réaliser les différents composants CMOS au sein de la première partie 107 des modules 101 est limitée. De plus, une grande partie de cette place est occupée par les vias conducteurs correspondant aux éléments 105. Afin de limiter la place occupée par ces vias, la plaque de semi-conducteur sur laquelle les premières parties 107 des modules 101 sont réalisées est amincie, par exemple avec une épaisseur de l'ordre de 10 µm, ce qui permet de réduire les dimensions des sections des vias.Producing
Les différents éléments du dispositif 100 décrits ci-dessous permettent de répondre à cette contrainte, c'est-à-dire permettre un fonctionnement des pixels 102 avec peu d'interconnexions entre les pixels 102 et les éléments de contrôle des pixels 102.The various elements of the
En variante, il est également possible d'avoir une partie de l'électronique de commande et/ou de mémorisation des pixels qui soit formée par des puces indépendantes des modules 101 et hybridées sur le substrat 103 à côté des modules 101.Alternatively, it is also possible to have a part of the pixel control and/or storage electronics which is formed by chips independent of the
Les pixels 102 sont ici agencés en lignes et en colonnes. De plus, les lignes conductrices sur lesquelles circulent les signaux peuvent être communes aux pixels 102 appartenant à une même ligne ou à une même colonne. Par exemple, il est possible d'avoir un fil commun à tous les pixels 102 d'une même colonne et sur lequel les signaux de pixels (dont les bits correspondent aux images à afficher) sont envoyés, ainsi que des fils communs à tous les pixels d'une même ligne et sur lesquels les signaux de commande sont envoyés.The
En considérant un dispositif 100 fonctionnant à une fréquence de 100 images/seconde, dont l'écran est formé par 1080 lignes de pixels et 1920 colonnes de pixels, et des mots binaires chacun codé sur 8 bits, le débit de données des mots binaires est de 1660 Mb/s, en considérant ce flux de données comme étant constant. Etant donné que les mots binaires sont envoyés parallèlement sur les colonnes de pixels 102 par le registre 110, le débit de données sur chaque colonne de pixels est donc de 864 Kb/s.Considering a
L'unité de séquencement 108 est configurée pour que les signaux de mémorisation et d'affichage envoyés à l'unité mémoire 106 soient tels que, pendant au moins une partie de l'affichage d'au moins un bit du mot binaire d'une première image, au moins deux bits du mot binaire d'une deuxième image destinée à être affichée après la première image et/ou du mot binaire de la première image (reçus donc après le bit affiché) soient mémorisés dans l'unité mémoire 106. Lorsque l'unité mémoire 106 de chaque pixel 102 est configurée pour mémoriser N+1 bits, N bits du mot binaire de la deuxième image, ou N-1 bits du mot binaire de la première image et un bit du mot binaire de la deuxième image, sont mémorisés dans l'unité mémoire 106.The
La
L'unité mémoire 106 comporte N+1 bascules 112 couplées en série les unes aux autres. Ces bascules correspondent par exemple à des bascules D. Une première de ces N+1 bascules 112, référencée 112.1 sur la
L'unité mémoire 106 du pixel 102 comporte également un multiplexeur 114 comprenant deux entrées de données couplées à l'unité de séquencement 108. L'une de ces deux entrées est couplée à une première sortie de l'unité de séquencement 108 sur laquelle le signal d'affichage est envoyé. L'autre de ces deux entrées est couplée à une deuxième sortie de l'unité de séquencement 108 sur laquelle le signal de mémorisation est envoyé. Le multiplexeur 114 comporte également une entrée de commande couplée à une troisième sortie de l'unité de séquencement 108 sur laquelle un signal de sélection est envoyé. Enfin, la sortie du multiplexeur 114 est couplée à une entrée de commande de chacune de N premières bascules 112, c'est-à-dire les bascules 112.1 à 112.N. Ici, seule l'entrée de commande de la dernière bascule 112.N+1 n'est pas couplée à la sortie du multiplexeur 114. L'entrée de commande de la dernière bascule 112.N+1 est couplée à la première sortie de l'unité de séquencement 108 sur laquelle le signal d'affichage est délivré.The
Selon une première configuration du dispositif 100 comportant l'unité mémoire 106 représentée sur la
Le chronogramme représenté sur la
Selon une deuxième configuration du dispositif 100 comportant l'unité mémoire représentée sur la
Le chronogramme représenté sur la
En variante du premier mode de réalisation décrit ci-dessus, l'unité mémoire 106 de chaque pixel 102 peut comporter un nombre de bascules 112 inférieur à N+1 et supérieur ou égal à 3.As a variant of the first embodiment described above, the
A titre d'exemple, en considérant des mots binaires identiques à ceux précédemment décrits, c'est-à-dire comportant chacun 8 bits, l'unité mémoire 106 de chaque pixel 102 peut comporter 5 bascules 112.1 à 112.5. Dans ce cas, lors de l'affichage du 1er bit (par exemple le MSB) mémorisé dans la dernière bascule 112.5, les quatre bits suivants (2ème, 3ème, 4ème et 5ème bits du mot binaire) sont mémorisés dans les quatre autres bascules 112.1 à 112.4. Ensuite, après l'affichage des 2ème, 3ème et 4ème bits du mot binaire, et lors de l'affichage du 5ème bit qui est alors mémorisé dans la dernière bascule 112.5, les trois derniers bits du mot binaire ainsi que le 1er bit du mot binaire de l'image suivante sont mémorisés dans les quatre bascules 112.1 à 112.4. Dans cet exemple, les bits de chaque mot binaire sont donc mémorisés au cours de deux phases successives de mémorisation.For example, considering binary words identical to those previously described, i.e. each comprising 8 bits, the
L'exemple de réalisation donné ci-dessus peut être appliqué pour un nombre différent de bascules 112 et/ou pour des mots binaires ayant un nombre différent de bits. Cet exemple peut s'appliquer autant pour des mots binaires où le premier bit reçu dans l'unité mémoire 106 correspond au bit de poids fort que pour des mots binaires où le premier bit reçu dans l'unité mémoire 106 correspond au bit de poids faible, ou tout autre ordre d'arrivée des bits.The embodiment example given above can be applied for a different number of flip-flops 112 and/or for binary words having a different number of bits. This example can be applied as much for binary words where the first bit received in the
Dans le premier mode de réalisation décrit ci-dessus, l'unité d'affichage 104 comporte une seule diode électroluminescente et l'unité mémoire 106 comprend une seule entrée configurée pour recevoir les mots binaires des images à afficher et trois entrées de commande sur lesquelles sont reçus le signal d'affichage, le signal de mémorisation et le signal de sélection.In the first embodiment described above, the
La
Comme dans le premier exemple de réalisation représenté sur la
Les signaux d'affichage et de mémorisation sont combinés pour former un seul et même signal d'affichage et de mémorisation. Cette combinaison est par exemple réalisée par une porte OU 116 recevant sur chacune de ses deux entrées l'un des signaux d'affichage et de mémorisation. La porte OU 116 peut être formée au sein de l'unité de séquencement 108 ou en dehors de l'unité de séquencement 108. Le signal d'affichage et de mémorisation obtenu en sortie de la porte OU 116 est envoyé à une entrée de commande de chacune des N premières bascules 112.1 à 112.N. Ici, seule l'entrée de commande de la dernière des N+1 bascules 112.N+1 ne reçoit pas le signal d'affichage et de mémorisation.The display and storage signals are combined to form a single display and storage signal. This combination is for example achieved by an
L'unité mémoire 106 comporte également un multiplexeur 118 comprenant deux entrées de données dont l'une reçoit le signal d'affichage et de mémorisation et dont l'autre est couplée à un potentiel électrique de référence, par exemple la masse appelée GND. Le multiplexeur 118 comporte également une entrée de commande couplée à la troisième sortie de l'unité de séquencement sur laquelle le signal de sélection est envoyé. La sortie du multiplexeur 118 est couplée à l'entrée de commande de la dernière bascule 112.N+1.The
Comme dans le premier mode de réalisation, l'unité d'affichage 104 comporte ici une seule diode électroluminescente et l'unité mémoire 106 comprend une seule entrée configurée pour recevoir les mots binaires des images à afficher.As in the first embodiment, the
Pendant la phase d'affichage des bits LSB à MSB-1, le signal d'affichage et de mémorisation est envoyé sur l'entrée de contrôle des N+1 bascules 112 et les impulsions issues du signal d'affichage initial qui sont reçues par les bascules 112.1 à 112.N+1 décalent les bits stockés dans ces bascules dans le sens allant de la première bascule 112.1 à la dernière bascule 112.N+1 afin que chacun de ces bits soient affichés pendant une durée correspondant à leur poids respectif. Pendant la durée d'affichage du MSB, le signal de sélection change de valeur afin que l'entrée de commande de la dernière bascule 112.N+1 ne reçoive plus le signal d'affichage et de mémorisation mais reçoive le potentiel électrique de référence appliqué sur l'autre entrée du multiplexeur 118. Les impulsions issues du signal de mémorisation initial et se trouvant dans le signal d'affichage et de mémorisation sont alors appliquées sur les N premières bascules 112.1 à 112.N afin de déclencher la mémorisation, dans ces bascules, des bits suivants à afficher. La séquence décrite ci-dessus recommence ensuite en utilisant les mots binaires de l'image suivante.During the display phase of the bits LSB to MSB-1, the display and storage signal is sent to the control input of the N+1 flip-flops 112 and the pulses from the initial display signal which are received by the flip-flops 112.1 to 112.N+1 shift the bits stored in these flip-flops in the direction from the first flip-flop 112.1 to the last flip-flop 112.N+1 so that each of these bits are displayed for a duration corresponding to their respective weight. During the display duration of the MSB, the selection signal changes value so that the control input of the last flip-flop 112.N+1 no longer receives the display and storage signal but receives the reference electrical potential applied to the other input of the
La
Comme dans le premier mode de réalisation, ce deuxième mode de réalisation est compatible avec des mots binaires tels que les N bits de chaque mot binaire envoyés successivement, en série, à l'entrée de l'unité mémoire 106, sont ordonnés tels que le poids des bits reçus soit décroissant avec l'ordre d'arrivée sur l'entrée de l'unité mémoire 106, et donc que le MSB du mot binaire soit reçu en premier et que le LSB du mot binaire soit reçu en dernier sur l'entrée de l'unité mémoire 106.As in the first embodiment, this second embodiment is compatible with binary words such that the N bits of each binary word sent successively, in series, to the input of the
Dans le deuxième mode de réalisation décrit ci-dessus, le signal d'affichage et de mémorisation est obtenu en réalisant une opération logique OU entre le signal d'affichage et le signal de mémorisation au sein de l'unité de séquencement 108. Ainsi, l'unité mémoire 106 comprend seulement deux entrées de commande sur lesquelles sont reçues le signal d'affichage et de mémorisation, et le signal de sélection.In the second embodiment described above, the display and storage signal is obtained by performing a logical OR operation between the display signal and the storage signal within the
En variante, l'opération logique permettant l'obtention du signal d'affichage et de mémorisation pourrait être réalisée au sein des pixels 102, ou bien être obtenu à partir du signal d'affichage et du signal de mémorisation en utilisant un ou plusieurs éléments autres qu'une porte OU, dans l'unité de séquencement 108 ou en dehors de l'unité de séquencement 108.Alternatively, the logic operation for obtaining the display and storage signal could be performed within the
En variante, l'unité mémoire 106 de chaque pixel 102 peut comporter un nombre de bascules 112 inférieur à N+1 et supérieur ou égal à 3, comme cela a été précédemment décrit pour le premier mode de réalisation.Alternatively, the
Selon une variante des deux modes de réalisation précédemment décrits en lien avec les
La
Dans ce troisième mode de réalisation, l'unité mémoire 106 de chaque pixel 102 comporte N premières bascules 122.1 à 122.N couplées en série les unes aux autres. Une entrée de données d'une première des N premières bascules 122.1 est couplée à une entrée du pixel 102 destinée à recevoir les mots binaires des images à afficher.In this third embodiment, the
L'unité mémoire 106 comporte également N deuxièmes bascules 124.1 à 124.N couplées en série les unes aux autres. Une entrée de données d'une première des N deuxièmes bascules 124.1 est couplée à l'entrée du pixel 102.The
Comme dans les précédents modes de réalisation, l'unité d'affichage 104 comprend ici une seule diode électroluminescente et l'unité mémoire 106 comprend ici une seule entrée configurée pour recevoir les mots binaires des images à afficher.As in the previous embodiments, the
L'unité mémoire 106 comporte également un circuit de commutation 126 comprenant deux entrées de données couplées à l'unité de séquencement 108. Une première de ces deux entrées de données est destinée à recevoir le signal d'affichage et une deuxième de ces deux entrées de données est destinée à recevoir le signal de mémorisation. Le circuit de commutation 126 comporte également une entrée de commande couplée à la troisième sortie de l'unité de séquencement 108 sur laquelle le signal de sélection est destiné à être envoyé. Le circuit de commutation 126 comporte également une première sortie couplée à une entrée de commande de chacune des N premières bascules 122.1 à 122.N et une deuxième sortie couplée à une entrée de commande de chacune des N deuxièmes bascules 124.1 à 124.N. Ce circuit de commutation 126 est tel qu'en fonction de la valeur du signal de sélection appliqué sur son entrée de commande, le circuit 126 se trouve dans l'une des deux configurations suivantes :
- la première sortie est couplée à la première entrée de données et la deuxième sortie est couplée à la deuxième entrée de données, ou
- la première sortie est couplée à la deuxième entrée de données et la deuxième sortie est couplée à la première entrée de données.
- the first output is coupled to the first data input and the second output is coupled to the second data input, or
- the first output is coupled to the second data input and the second output is coupled to the first data input.
L'unité mémoire 106 comporte en outre un multiplexeur 128 comprenant deux entrées de données dont l'une est couplée à la sortie d'une dernière des N premières bascules 122.N et dont l'autre est couplée à la sortie d'une dernière des N deuxièmes bascules 124.N. Le multiplexeur 128 comporte également une entrée de commande couplée à la troisième sortie de l'unité de séquencement sur laquelle le signal de sélection est délivré, et une sortie couplée à l'entrée de l'unité d'affichage 104.The
Dans une telle configuration, les signaux envoyés par l'unité de séquencement 108 sont tels que lorsque les N premières bascules 122 reçoivent sur leurs entrées de commande le signal d'affichage, la sortie du multiplexeur 128 est couplée à l'entrée de données qui est couplée à la sortie de la dernière de N premières bascules 122.N. Ainsi les bits mémorisés dans les N premières bascules 122 sont affichés successivement par l'unité d'affichage 104 sur la commande des impulsions du signal d'affichage. Pendant l'affichage d'un ou plusieurs des bits mémorisés dans les N premières bascules 122, le circuit de commutation 126 envoie le signal de mémorisation sur les entrées de commande des N deuxièmes bascules 124 qui mémorisent les bits du mot binaire appliqué sur l'entrée de la première des N deuxièmes bascules 124.1.In such a configuration, the signals sent by the
A l'issu de l'affichage des N bits mémorisés dans les N premières bascules 122, le signal de sélection change de valeur, inversant ainsi le rôle des N premières bascules 122 et des N deuxièmes bascules 124. Les N deuxièmes bascules 124 reçoivent sur leurs entrées de commande le signal d'affichage, et la sortie du multiplexeur 128 est couplée à l'entrée de données qui est couplée à la sortie de la dernière de N deuxièmes bascules 124.N. Ainsi les bits mémorisés dans les N deuxièmes bascules 124 sont affichés successivement par l'unité d'affichage 104 sur la commande des impulsions du signal d'affichage. Pendant l'affichage d'un ou plusieurs des bits mémorisés dans les N deuxièmes bascules 124, le circuit de commutation 126 envoie le signal de mémorisation sur les entrées de commande des N premières bascules 122 qui mémorisent les bits du mot binaire appliqué sur l'entrée de la première des N premières bascules 122.1.At the end of the display of the N bits stored in the first N flip-flops 122, the selection signal changes value, thus reversing the role of the first N flip-flops 122 and the second N flip-flops 124. The second N flip-flops 124 receive the display signal on their control inputs, and the output of the
A l'issu de l'affichage des N bits mémorisés dans les N deuxièmes bascules 124, le signal de sélection change à nouveau de valeur, inversant le rôle des N premières bascules 122 et des N deuxièmes bascules 124.After displaying the N bits stored in the second N flip-flops 124, the selection signal changes value again, reversing the role of the first N flip-flops 122 and the second N flip-flops 124.
Les N premières bascules 122 et les N deuxièmes bascules 124 remplissent donc alternativement le rôle de mémoire dans laquelle les bits du mot binaire d'une prochaine image à afficher sont mémorisés et le rôle de mémoire depuis laquelle les bits du mot binaire d'une image à afficher sont envoyés à l'unité d'affichage 104.The first N flip-flops 122 and the second N flip-flops 124 therefore alternately fulfill the role of memory in which the bits of the binary word of a next image to be displayed are stored and the role of memory from which the bits of the binary word of an image to be displayed are sent to the
Comme dans les précédents modes de réalisation, ce troisième mode de réalisation est compatible avec des mots binaires tels que les N bits de chaque mot binaire envoyés successivement, en série, à l'entrée de l'unité mémoire 106, sont ordonnés tels que le poids des bits reçus soit décroissant avec l'ordre d'arrivée sur l'entrée de l'unité mémoire 106, et donc que le MSB du mot binaire soit reçu en premier et que le LSB du mot binaire soit reçu en dernier sur l'entrée de l'unité mémoire 106, ou tels que le poids des bits reçus soit croissant avec l'ordre d'arrivée sur l'entrée de l'unité mémoire 106, et donc que le LSB du mot binaire soit reçu en premier et que le MSB du mot binaire soit reçu en dernier sur l'entrée de l'unité mémoire 106.As in the previous embodiments, this third embodiment is compatible with binary words such that the N bits of each binary word sent successively, in series, to the input of the
En variante, l'unité mémoire 106 de chaque pixel 102 peut comporter moins de 2.N bascules 122, 124, avec au moins deux premières bascules 122 et au moins deux deuxièmes bascules 124, comme précédemment décrit en lien avec le premier mode de réalisation.Alternatively, the
La
L'unité mémoire 106 comporte N+1 éléments mémoires 130.The
L'unité mémoire 106 comporte également un premier circuit d'adressage 133 comprenant une entrée de donnée couplée à une entrée du pixel 102 destinée à recevoir les mots binaires des images à afficher, N+1 sorties chacune couplée à une entrée de l'un des N+1 éléments mémoires 130, et au moins une entrée de commande couplée à au moins une première sortie de l'unité de séquencement 108 sur laquelle le signal de mémorisation est destiné à être délivré.The
Selon une première configuration correspondant à celle représentée sur la
Le premier circuit d'adressage 133 comporte en outre un démultiplexeur 134 comprenant une entrée de donnée couplée à l'entrée du pixel 102 destinée à recevoir les mots binaires des images à afficher, N+1 sorties chacune couplée à une entrée de l'un des N+1 éléments mémoires 130, et une entrée de commande couplée à une sortie du premier générateur d'adresse 132. Dans cet exemple de réalisation particulier, le démultiplexeur 134 comporte également une deuxième entrée de commande sur laquelle un signal de validation est appliquée, autorisant ou non le transfert de données depuis l'entrée du démultiplexeur 134 jusqu'à une sortie du démultiplexeur 134.The first addressing
L'unité mémoire 106 comporte également un deuxième circuit d'adressage 137 comprenant N+1 entrées de donnée chacune couplée à une sortie de l'un des N+1 éléments mémoires 130, une sortie couplée à une entrée de l'unité d'affichage 104, et au moins une entrée de commande couplée à au moins une deuxième sortie de l'unité de séquencement 108 sur laquelle le signal d'affichage est destiné à être délivré.The
Selon la première configuration, le deuxième circuit d'adressage 137 comporte un deuxième générateur d'adresse 136 comprenant une entrée couplée à la deuxième sortie de l'unité de séquencement 108 sur laquelle le signal d'affichage est destiné à être délivré.According to the first configuration, the second addressing
Le deuxième circuit d'adressage 137 comporte également un multiplexeur 138 comprenant N+1 entrées de donnée chacune couplée à une sortie de l'un des N+1 éléments mémoires 130, une sortie couplée à l'entrée de l'unité d'affichage 104, et une entrée de commande couplée à une sortie du deuxième générateur d'adresse 136.The second addressing
Comme dans les précédents modes de réalisation, l'unité d'affichage 104 comporte une diode électroluminescente et l'unité mémoire 106 comprend une seule entrée configurée pour recevoir les mots binaires des images à afficher.As in previous embodiments, the
Avec une telle unité mémoire 106, lors de la mémorisation d'un des N bits d'un mot binaire déclenchée par le signal de mémorisation, le premier générateur d'adresse 132 délivre au démultiplexeur 134 un premier signal d'adresse codant sur plusieurs bits l'adresse de l'un des N+1 éléments mémoires 130 dans lequel ledit un des N bits du mot binaire est mémorisé. En outre, lors de l'affichage d'un des N bits d'un mot binaire déclenché par le signal d'affichage, le deuxième générateur d'adresse 136 délivre au multiplexeur 138 un deuxième signal d'adresse codant sur plusieurs bits l'adresse de l'un des N+1 éléments mémoires 130 depuis lequel un des N bits du mot binaire est lu. Comme dans les précédents exemples de réalisation, la mémorisation des bits d'un mot binaire d'une image à afficher est réalisée pendant l'affichage d'un bit par l'unité d'affichage, voire pendant l'affichage de plusieurs bits par l'unité d'affichage comme c'est le cas pour le troisième mode de réalisation précédemment décrit.With such a
Les premier et deuxième générateurs d'adresse 132, 136 correspondent par exemple à des générateurs pseudo-aléatoires configurés pour délivrer des signaux codés sur plusieurs bits correspondant aux adresses des éléments mémoires 130.The first and
Selon une deuxième configuration, il est possible que l'unité de séquencement 108 soit configurée telle que le signal de mémorisation soit formée de plusieurs premiers signaux d'adressage commandant chacun une mémorisation dans l'un des éléments mémoires 130. Dans ce cas, le premier circuit d'adressage 133 ne comporte pas le premier générateur d'adresse 132 puisque l'adressage en écriture est réalisé directement par ces premiers signaux d'adressage.According to a second configuration, it is possible for the
Dans cette deuxième configuration, l'unité de séquencement 108 peut être configurée telle que le signal d'affichage soit formé de plusieurs deuxièmes signaux d'adressage commandant chacun une lecture d'un bit mémorisé dans l'un des éléments mémoires 130. Dans ce cas, le deuxième circuit d'adressage 137 ne comporte pas le deuxième générateur d'adresse 136 puisque l'adressage en lecture est réalisé directement par les deuxièmes signaux d'adressage.In this second configuration, the
Cette deuxième configuration permet d'économiser la surface active occupée par les premier et deuxième générateurs d'adresse 132, 136, avec toutefois pour contrepartie d'augmenter le nombre d'interconnexions reliées aux pixels 102.This second configuration makes it possible to save the active surface occupied by the first and
Selon une troisième configuration, le premier circuit d'adressage 133 peut comporter un premier compteur comprenant une entrée couplée à la première sortie de l'unité de séquencement 108, et un premier décodeur d'adresse comprenant une entrée de donnée couplée à l'entrée du pixel 102 destinée à recevoir les mots binaires, plusieurs sorties chacune couplée à l'entrée d'un des éléments mémoires 130, et une entrée de commande couplée à une sortie du premier compteur. De manière analogue, le deuxième circuit d'adressage 137 comporte un deuxième compteur comprenant une entrée couplée à la deuxième sortie de l'unité de séquencement 108, un deuxième décodeur d'adresse comprenant plusieurs entrées de donnée chacune couplée à la sortie d'un des éléments mémoires 130, une sortie couplée à l'entrée de l'unité d'affichage 104, et une entrée de commande couplée à une sortie du deuxième compteur.According to a third configuration, the first addressing
Les différentes configurations du quatrième mode de réalisation peuvent être combinées entre elles, c'est-à-dire que le premier circuit d'adressage 133 peut être réalisé selon l'une des première, deuxième et troisième configurations, et le deuxième circuit d'adressage 137 peut être réalisé selon une autre de ces trois configurations.The different configurations of the fourth embodiment can be combined with each other, that is to say that the first addressing
Ce quatrième mode de réalisation a pour avantage de permettre le choix de l'ordre dans lequel la lecture et l'écriture sont réalisés dans les éléments mémoires 130.This fourth embodiment has the advantage of allowing the choice of the order in which reading and writing are carried out in the memory elements 130.
Comme dans les précédents modes de réalisation, ce quatrième mode de réalisation est compatible avec des mots binaires tels que les N bits de chaque mot binaire envoyés successivement, en série, à l'entrée de l'unité mémoire 106, sont ordonnés tels que le poids des bits reçus soit décroissant avec l'ordre d'arrivée sur l'entrée de l'unité mémoire 106, et donc que le MSB du mot binaire soit reçu en premier et que le LSB du mot binaire soit reçu en dernier sur l'entrée de l'unité mémoire 106, ou tels que le poids des bits reçus soit croissant avec l'ordre d'arrivée sur l'entrée de l'unité mémoire 106, et donc que le LSB du mot binaire soit reçu en premier et que le MSB du mot binaire soit reçu en dernier sur l'entrée de l'unité mémoire 106, ou tout autre ordre.As in the previous embodiments, this fourth embodiment is compatible with binary words such that the N bits of each binary word sent successively, in series, to the input of the
En variante du quatrième mode de réalisation décrit ci-dessus, il est possible que l'unité mémoire 106 comporte N éléments mémoires 130.As a variant of the fourth embodiment described above, it is possible for the
Dans les différents modes de réalisation précédemment décrits, la phase de mémorisation des bits des mots binaires est de préférence exécutée pendant l'affichage d'un bit correspondant à un MSB. Ainsi, la durée disponible pour réaliser la mémorisation des N bits dans l'unité mémoire 106 est équivalente à la moitié de la durée d'affichage d'une image. En variante, il est toutefois possible que cette phase de mémorisation soit exécutée pendant l'affichage d'un bit autre qu'un MSB. C'est le cas lorsque plusieurs phases de mémorisation successives sont mises en oeuvre pour réaliser la mémorisation des bits d'un seul mot binaire.In the various embodiments previously described, the phase of storing the bits of the binary words is preferably executed during the display of a bit corresponding to an MSB. Thus, the time available for storing the N bits in the
De plus, pour tous les modes de réalisation, l'ordre de mémorisation et/ou de lecture des bits ne correspond pas nécessairement à l'ordre croissant (du LSB au MSB) ou décroissant (du MSB au LSB) du poids des bits, les bits pouvant être lus et/ou mémorisés selon un ordre quelconque.Furthermore, for all embodiments, the order of storing and/or reading the bits does not necessarily correspond to the increasing order (from LSB to MSB) or decreasing order (from MSB to LSB) of the weight of the bits, the bits being able to be read and/or stored in any order.
Selon une autre variante, il est possible que la phase de mémorisation des bits de mots binaires soit exécutée pendant une partie seulement de la durée d'affichage d'un bit, par exemple pendant la moitié de la durée du MSB. Une telle variante peut être mise en oeuvre en utilisant une unité mémoire 106 dans laquelle la sortie de la Nème bascule 112.N soit rebouclée sur l'entrée de données de la première bascule 112.1, comme c'est le cas sur la
Dans les différents modes de réalisation et variantes décrits précédemment, chaque pixel 102 comporte une unité d'affichage 104 comprenant une diode électroluminescente. Toutefois, pour chacun de ces modes de réalisation et chacune des variantes, l'unité d'affichage 104 de chaque pixel 102 peut comporter plusieurs diodes électroluminescentes. En effet, chaque pixel 102 est destiné à afficher un point élémentaire d'une image qui peut correspondre à un signal lumineux émis par une seule diode électroluminescente, ou qui peut correspondre à la somme de plusieurs signaux lumineux émis par plusieurs diodes électroluminescentes, comme c'est le cas pour un dispositif d'affichage couleur.In the various embodiments and variants described above, each
Lorsque l'unité d'affichage 104 de chaque pixel 102 comporte M diodes électroluminescentes, l'unité mémoire 106 de chaque pixel 102 comporte un nombre d'entrées configurées pour recevoir les mots binaires des images à afficher par l'unité d'affichage 104 qui est supérieur ou égal à 1 et qui est inférieur ou égale M, avec M correspondant à un nombre entier supérieur ou égal à 1. Il est par exemple possible d'avoir autant de diodes électroluminescentes que d'entrées configurées pour recevoir les mots binaires des images à afficher, par exemple 4.When the
La
Dans cette configuration, l'unité mémoire 106 formée dans la première partie 107 est configurée pour mémoriser au moins une partie des bits des mots binaires destinés à être affichés par les diodes électroluminescentes du module.In this configuration, the
Cette configuration a notamment pour avantage de réduire le nombre de connexions électriques dédiées à la commande du pixel 102 (correspondant aux signaux autres que le signal de données, c'est-à-dire les mots binaires de l'image à afficher) à réaliser entre le substrat 103 et la première partie 107 du module 101, du fait que ces connexions sont mutualisées par les diodes électroluminescentes du module 101.This configuration has the particular advantage of reducing the number of electrical connections dedicated to the control of the pixel 102 (corresponding to the signals other than the data signal, i.e. the binary words of the image to be displayed) to be made between the
Dans une autre configuration, il est possible qu'une partie de l'unité mémoire 106 d'un pixel 102 ne soit pas formée dans les première parties 107 du ou des modules 101 de ce pixel 102, mais soit formée dans un circuit électronique 111 distinct des modules 101 et hybridé sur le substrat 103, à côté du ou des modules 101 formant la ou les diodes électroluminescentes du pixel 102. La
Quel que soit le mode de réalisation ou la variante de réalisation du dispositif 100, la première partie 107 de chaque module 101 d'un pixel 102 réalise une mémorisation d'au moins un bit d'un mot binaire à afficher.Whatever the embodiment or variant embodiment of the
De plus, quel que soit le mode de réalisation ou la variante de réalisation du dispositif 100, le nombre de signaux de commande (signaux autres que le ou les signaux de données comprenant les mots binaires à afficher) reçus par chaque pixel 102 par l'intermédiaire des éléments de connexion 105 est inférieur au nombre d'éléments mémoires N (bascules 112 ou éléments mémoires 130 pour les exemples précédemment décrits) du pixel 102. De manière avantageuse, le nombre d'éléments de connexions 105 est inférieur à N/2, voire compris entre 5 et 10. A titre d'exemple, chaque module 101 peut être couplé au substrat 103 par l'intermédiaire d'au moins 5 éléments de connexions (et égal à 5 lorsque le module 101 comporte une seule diode électroluminescente) : une dédiée à l'amenée du potentiel électrique d'alimentation, une dédiée à l'amenée d'un potentiel électrique de référence, une dédiée au signal de sélection, une dédiée au signal d'affichage et de mémorisation, une dédiée au signal de données à afficher.In addition, regardless of the embodiment or variant embodiment of the
Dans les configurations décrites ci-dessus, chaque unité mémoire 106 peut être couplée à plusieurs diodes électroluminescentes d'une unité d'affichage 104 afin de mémoriser les mots binaires à afficher par ces diodes électroluminescentes. Lorsque les unités mémoires 106 sont réalisées selon l'un des premier, deuxième ou troisième modes de réalisation décrits précédemment, le nombre de bascules 112 précédemment décrites pour chaque pixel 102 peut être multiplié par le nombre de diodes électroluminescentes auxquelles chaque unité mémoire 106 est couplée. Lorsque les unités mémoires 106 sont réalisées selon le quatrième mode de réalisation décrit précédemment, le nombre d'éléments mémoire 130 précédemment décrits pour chaque pixel 102 peut être multiplié par le nombre de diodes électroluminescentes auxquelles chaque unité mémoire 106 est couplée.In the configurations described above, each
La
L'unité mémoire 106 comporte également le premier générateur d'adresse 132 comprenant des entrées couplée aux sorties de l'unité de séquencement 108 sur lesquelles le signal de mémorisation et le signal d'affichage sont destinés à être délivrés.The
L'unité mémoire 106 comporte en outre le premier circuit d'adressage 133 par exemple réalisé selon la première configuration, c'est-à-dire formé par le démultiplexeur 134 comprenant une entrée de donnée couplée à une entrée du pixel 102 destinée à recevoir les mots binaires des images, plusieurs ensembles de N+1 sorties (deux fois N+1 sorties sur l'exemple de la
L'unité mémoire 106 comporte également le deuxième circuit d'adressage 137 par exemple formé par le deuxième générateur d'adresse 136 comprenant des entrées couplées aux sorties de l'unité de séquencement 108 sur lesquelles le signal de mémorisation et le signal d'affichage sont destinés à être délivrés.The
Le deuxième circuit d'adressage 137 comporte également deux multiplexeurs 138.1, 138.2 comprenant chacun N+1 entrées de donnée chacune couplée à une sortie de l'un des éléments mémoires 130, une sortie couplée à l'entrée de l'unité d'affichage 104 qui lui est associée, et une entrée de commande couplée à une sortie du deuxième générateur d'adresse 136.The second addressing
Le fonctionnement de cette unité mémoire 106 est analogue à celui de l'unité mémoire 106 précédemment décrite en lien avec la
Claims (18)
chaque pixel (102) comporte au moins :
each pixel (102) comprises at least:
dans lequel chaque pixel (102) comporte plusieurs modules (101) et un circuit électronique (111) couplé au substrat (103), à côté desdits plusieurs modules (101), et formant une partie de l'unité mémoire (106) du pixel (102).Image display device (100) according to one of claims 1 or 15, in which each pixel (102) comprises a single module (101), or
wherein each pixel (102) comprises several modules (101) and an electronic circuit (111) coupled to the substrate (103), next to said several modules (101), and forming a part of the memory unit (106) of the pixel (102).
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR1852972A FR3079957B1 (en) | 2018-04-05 | 2018-04-05 | DEVICE AND METHOD FOR DISPLAYING IMAGES WITH DATA STORAGE CARRIED OUT IN THE PIXELS |
EP19167485.2A EP3550550A1 (en) | 2018-04-05 | 2019-04-05 | Device and method for displaying images with data storage carried out in the pixels |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
EP19167485.2A Division EP3550550A1 (en) | 2018-04-05 | 2019-04-05 | Device and method for displaying images with data storage carried out in the pixels |
Publications (1)
Publication Number | Publication Date |
---|---|
EP4418247A1 true EP4418247A1 (en) | 2024-08-21 |
Family
ID=62167582
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
EP24165631.3A Pending EP4418247A1 (en) | 2018-04-05 | 2019-04-05 | Device and method for displaying images with data storage carried out in the pixels |
EP19167485.2A Ceased EP3550550A1 (en) | 2018-04-05 | 2019-04-05 | Device and method for displaying images with data storage carried out in the pixels |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
EP19167485.2A Ceased EP3550550A1 (en) | 2018-04-05 | 2019-04-05 | Device and method for displaying images with data storage carried out in the pixels |
Country Status (3)
Country | Link |
---|---|
US (1) | US10902792B2 (en) |
EP (2) | EP4418247A1 (en) |
FR (1) | FR3079957B1 (en) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR3123493B1 (en) | 2021-05-26 | 2023-05-26 | Commissariat Energie Atomique | DISPLAY DEVICE ADDRESSED BY GROUPS OF PIXELS |
FR3126262B1 (en) | 2021-08-18 | 2024-08-30 | Commissariat Energie Atomique | DISPLAY DEVICE WITH LOCAL COMPRESSION AND DECOMPRESSION OF DISPLAYED DIGITAL DATA |
FR3129747B1 (en) | 2021-11-29 | 2024-09-06 | Commissariat Energie Atomique | DISPLAY DEVICE WITH LOCAL DECRYPTION OF DIGITAL DATA |
CN116564218A (en) * | 2022-01-29 | 2023-08-08 | 苏州佳世达电通有限公司 | Display device capable of improving ghost phenomenon and related driving method |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0391755A2 (en) * | 1989-03-03 | 1990-10-10 | Société dite: CENTAURE SA | Image display system |
WO2002069259A2 (en) * | 2001-02-21 | 2002-09-06 | Three-Five Systems, Inc. | A system for controlling gray scale |
US20030011314A1 (en) * | 2001-05-15 | 2003-01-16 | Takaji Numao | Display apparatus and display method |
US20050083274A1 (en) * | 2003-07-30 | 2005-04-21 | Aaron Beddes | Sub-pulse width modulation for gamma correction and dimming control |
FR3034902A1 (en) | 2015-04-10 | 2016-10-14 | Commissariat Energie Atomique | METHOD FOR DISPLAYING IMAGES ON A MATRIX SCREEN |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001308710A (en) * | 2000-04-21 | 2001-11-02 | Sony Corp | Modulation circuit, and picture display device and modulation method using the same |
JP2001312246A (en) * | 2000-05-01 | 2001-11-09 | Sony Corp | Modulation circuit and image display device using the same |
JP2001350439A (en) * | 2000-06-06 | 2001-12-21 | Sony Corp | Modulation circuit and picture display device using the same |
US10832609B2 (en) * | 2017-01-10 | 2020-11-10 | X Display Company Technology Limited | Digital-drive pulse-width-modulated output system |
-
2018
- 2018-04-05 FR FR1852972A patent/FR3079957B1/en active Active
-
2019
- 2019-04-04 US US16/375,422 patent/US10902792B2/en active Active
- 2019-04-05 EP EP24165631.3A patent/EP4418247A1/en active Pending
- 2019-04-05 EP EP19167485.2A patent/EP3550550A1/en not_active Ceased
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0391755A2 (en) * | 1989-03-03 | 1990-10-10 | Société dite: CENTAURE SA | Image display system |
WO2002069259A2 (en) * | 2001-02-21 | 2002-09-06 | Three-Five Systems, Inc. | A system for controlling gray scale |
US20030011314A1 (en) * | 2001-05-15 | 2003-01-16 | Takaji Numao | Display apparatus and display method |
US20050083274A1 (en) * | 2003-07-30 | 2005-04-21 | Aaron Beddes | Sub-pulse width modulation for gamma correction and dimming control |
FR3034902A1 (en) | 2015-04-10 | 2016-10-14 | Commissariat Energie Atomique | METHOD FOR DISPLAYING IMAGES ON A MATRIX SCREEN |
Also Published As
Publication number | Publication date |
---|---|
US10902792B2 (en) | 2021-01-26 |
FR3079957A1 (en) | 2019-10-11 |
FR3079957B1 (en) | 2021-09-24 |
EP3550550A1 (en) | 2019-10-09 |
US20190311681A1 (en) | 2019-10-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP4418247A1 (en) | Device and method for displaying images with data storage carried out in the pixels | |
EP3649672B1 (en) | Led display device | |
EP3607583B1 (en) | Led emissive image display device | |
EP3965153B1 (en) | Device for led emissive image display | |
EP3079142B1 (en) | Method for displaying images on a matrix screen | |
EP1964093B1 (en) | Method of driving a display panel with depolarization | |
EP4060650A1 (en) | Device for led emissive display | |
FR2732495A1 (en) | Method of control of liquid crystal or light-emitting diode displays | |
FR2762703A1 (en) | ROTARY CODE ADDRESSING METHOD AND DEVICE FOR PLASMA SCREENS | |
EP2366246B1 (en) | Integrated circuit array, and in particular a large-sized image sensor | |
WO2002048993A1 (en) | Digital video display device | |
EP1864275A1 (en) | Image display device and method of controlling same | |
FR2803076A1 (en) | PLASMA DISPLAY PANEL ADDRESSING METHOD | |
EP3549124B1 (en) | Addressing mode and principle of construction of matrix screens for displaying colour images with quasi-static behaviour | |
WO2021115860A1 (en) | Device comprising a display screen with low-consumption operating mode | |
EP0907945A1 (en) | Method for activating the cells of an image displaying screen, and image displaying device using same | |
EP2104092B1 (en) | Display device capable of operating in partial low-power display mode | |
EP4137928A1 (en) | Display device with local compression and decompression of displayed digital data | |
FR3123493A1 (en) | DISPLAY DEVICE ADDRESSED BY GROUPS OF PIXELS | |
FR3137484A1 (en) | Display pixel including light emitting diodes and a display screen having such display pixels | |
FR3136883A1 (en) | Display pixel including electroluminescent sources | |
WO2023110604A1 (en) | Light-emitting-diode-based display pixel for a display screen | |
FR3137485A1 (en) | Display pixel including electroluminescent sources | |
EP0793213A1 (en) | Driving method for an image display screen using the principle of modulation of the light emission duration, and display device using this method | |
FR3121569A1 (en) | LED display pixel |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PUAI | Public reference made under article 153(3) epc to a published international application that has entered the european phase |
Free format text: ORIGINAL CODE: 0009012 |
|
STAA | Information on the status of an ep patent application or granted ep patent |
Free format text: STATUS: REQUEST FOR EXAMINATION WAS MADE |
|
17P | Request for examination filed |
Effective date: 20240322 |
|
AC | Divisional application: reference to earlier application |
Ref document number: 3550550 Country of ref document: EP Kind code of ref document: P |
|
AK | Designated contracting states |
Kind code of ref document: A1 Designated state(s): AL AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HR HU IE IS IT LI LT LU LV MC MK MT NL NO PL PT RO RS SE SI SK SM TR |