EP0976213A2 - Method for transmitting data securely in the synchronous digital hierarchy - Google Patents

Method for transmitting data securely in the synchronous digital hierarchy

Info

Publication number
EP0976213A2
EP0976213A2 EP98931989A EP98931989A EP0976213A2 EP 0976213 A2 EP0976213 A2 EP 0976213A2 EP 98931989 A EP98931989 A EP 98931989A EP 98931989 A EP98931989 A EP 98931989A EP 0976213 A2 EP0976213 A2 EP 0976213A2
Authority
EP
European Patent Office
Prior art keywords
overhead
bytes
block
bch
stm
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
EP98931989A
Other languages
German (de)
French (fr)
Inventor
Jürgen BURGMEIER
Baldur Stummer
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Publication of EP0976213A2 publication Critical patent/EP0976213A2/en
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/14Monitoring arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J2203/00Aspects of optical multiplex systems other than those covered by H04J14/05 and H04J14/07
    • H04J2203/0001Provisions for broadband connections in integrated services digital network using frames of the Optical Transport Network [OTN] or using synchronous transfer mode [STM], e.g. SONET, SDH
    • H04J2203/0003Switching fabrics, e.g. transport network, control network
    • H04J2203/0025Peripheral units
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J2203/00Aspects of optical multiplex systems other than those covered by H04J14/05 and H04J14/07
    • H04J2203/0001Provisions for broadband connections in integrated services digital network using frames of the Optical Transport Network [OTN] or using synchronous transfer mode [STM], e.g. SONET, SDH
    • H04J2203/0057Operations, administration and maintenance [OAM]
    • H04J2203/006Fault tolerance and recovery

Definitions

  • the invention relates to a method for secure data transmission in synchronous transmission systems, in particular the synchronous digital hierarchy (SDH) and transmission systems (SONET) using the same frame structures, in which correction bits are inserted in the overhead of the transmission pulse frame.
  • SDH synchronous digital hierarchy
  • SONET transmission systems
  • the object of the invention is to provide an improved method for secure data transmission for digital transmission systems.
  • the method according to the invention is therefore not applicable to STM-1 transmission systems, but higher transmission bit rates are used anyway for long-haul systems, these use pulse frame formats STM-4, STM-16, ST-64, ...
  • error correction can be maintained for groups of four STM-1 signals each. This is also necessary in order to be able to carry out the correction at these high data rates at all.
  • Each STM-4 pulse frame - or a corresponding group of four - can be encoded and decoded closed. It is advantageous to divide each STM-4 pulse frame into 5 coding sections, the control bytes of which are inserted in lines 2, 3, 6, 7 and 8 of the overhead.
  • a BCH code which is relatively easy to implement, is advantageously used for the correction.
  • control and data bytes are assigned to one another as closely as possible in terms of time.
  • the length of a code also determines the memory requirement. For a given correction ability, it should therefore be chosen as short as possible.
  • Figure 1 shows the overhead of an STM-4 pulse frame
  • Figure 2 shows the assignment of the information bits to coding sections.
  • the STM-4 pulse frame shown in Figure 1 consists of 9 rows and 1080 columns.
  • the first 36 columns are reserved for overhead OH, the exact distribution of which can be found in the recitation G.708, Figure 5-3.
  • the upper part of the overhead, designated RSOH (regenerator section overhead) comprises the first 3 lines.
  • the fourth line contains the pointers AU-n pointers and the following 5 lines are labeled MSOH (multiplex section overhead) and contain further bytes intended for the transmission of additional information, the meaning of which is also recommended by Recommendation G.708 can be seen. However, for the invention this is unommet ⁇ Lich.
  • Columns 37 to 1080 are referred to as payload PL and are used to transmit user data.
  • Each Cod istsab ⁇ section comprises 1944 bytes, of which 1922 bytes of information and 22 bytes of control.
  • the coding and decoding is carried out bit-parallel to increase the correction capability in the case of bundle errors and because of the high data rate.
  • H. the bytes belonging to a coding section are divided into eight code blocks BCH-1, BCH-2, ... (FIG. 2).
  • a code block BCH-1 comprises, for example, all the first bits of a coding section, including the first bits of the associated control bytes.
  • the next code block BCH-2 comprises all second bits etc.
  • Each code can correct two errors in a code block and can be expanded to recognize a further error.
  • the implementation of the corresponding BCH code is problem-free for a person skilled in this field.
  • control bytes EC-1, EC-2, EC-3, EC-4 and EC-5 are, as shown in the figure, in the 2-4, 6-8, 10-12, 14-16, 18-20 , 22-24, 26-28 and the 30th column of the 2, 3, 6, 7 and 8th row are arranged in the overhead. If an error detection is additionally provided, then columns 31 and 32 and possibly also columns 34 to 36 of the lines listed above are available for further control bytes K1 and K2.
  • the parity (eg 01 and 10) can be formed using the information bits; there is a parity error, although two corrections in a code block, there is certainly at least one more error.
  • the assignment of the data bytes to the control bits EC-1, EC-2, EC-3, EC-4 and EC-5 is selected so that there is a minimal amount of memory (transmission and reception).
  • the fifth coding section BLOCK 5 ends with the overhead which contains the EC-5 control bytes.
  • the following coding section BLOCK 1 then begins after the overhead with the payload in the eighth line.
  • Part of the overhead namely the RSOH part
  • this part is replaced on the transmitting and e-side by a fixed bit sequence, for example logical zeros. Consequently, a code with a correspondingly smaller scope can also be used.
  • the method can of course be used in all transmission systems that use the same frame structure.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

According to the invention, check bytes are inserted in the overhead in the 2nd, 3rd, 6th, 7th and 8th lines in an STM-4 pulse frame of the synchronous digital hierarchy. Said check bytes are allocated to 5 coding segments (BLOCK 1 to BLOCK 5). The BCH code used is able to correct two errors. This error correction means that that the residual error rate can be reduced substantially without the payload being restricted or the transmission rate being increased.

Description

Beschreibungdescription
Verfahren zur gesicherten Datenübertragung in synchronen ÜbertragungsSystemenProcess for secure data transmission in synchronous transmission systems
Die Erfindung betrifft ein Verfahren zur gesicherten Datenübertragung in synchronen Übertragungssystemen, insbesondere der Synchronen Digitalen Hierarchie (SDH) und gleiche Rahmenstrukturen verwendenden Übertragungssystemen (SONET) , bei dem Korrekturbits im Overhead des Übertragungspulsrahmens eingefügt werden.The invention relates to a method for secure data transmission in synchronous transmission systems, in particular the synchronous digital hierarchy (SDH) and transmission systems (SONET) using the same frame structures, in which correction bits are inserted in the overhead of the transmission pulse frame.
Zur Verbesserung der Restfehlerrate bei der Datenübertragung in der Synchronen Digitalen Hierarchie wurde die Verwendung von fehlerkorregierenden Codes vorgeschlagen. Da aber andererseits die verwendeten und auch bisher nur vom ITU (International Telecommunication Union) empfohlenen Übertragungspulsrahmen nicht geändert werden sollen, wurde vorge¬ schlagenen, die benötigten Kontrollbytes in den bisher nicht verwendeten Zeitschlitzen (Bytes) des STM-1-Pulsrahmens zu übertragen. Dieser Pulsrahmen ist in der Recommendation G.708 (03/93), Figur 5-2 dargestellt. Es wurde vorgeschlagen, 13 von 22 möglichen Bytes für die Fehlerkorrektur zu verwenden. Die Relation von Kontollbytes zu schützenden Datenbytes zu ist jedoch relativ gering. Außerdem müßten mehrere aufeinanderfolgende Übertragungspulsrahmen zusammengefaßt werden, um eine effektivere Fehlerkorrektur durchzuführen, wozu auch größere Zwischenspeicher erforderlich wären.The use of error-correcting codes has been proposed to improve the residual error rate in data transmission in the synchronous digital hierarchy. But since the other hand, used and also recommended previously only by the ITU (International Telecommunication Union) transmission pulse frame should not be changed, pre ¬ was chosen to transfer the required control bytes in the previously unused time slots (bytes) of the STM-1 pulse frame. This pulse frame is shown in Recommendation G.708 (03/93), Figure 5-2. It has been suggested to use 13 out of 22 possible bytes for error correction. However, the ratio of control bytes to data bytes to be protected is relatively low. In addition, several successive transmission pulse frames would have to be combined in order to perform a more effective error correction, which would also require larger buffers.
Aufgabe der Erfindung ist es, ein verbessertes Verfahren zur gesicherten Datenübertragung für digitale Übertragungssysteme anzugeben.The object of the invention is to provide an improved method for secure data transmission for digital transmission systems.
Diese Aufgabe wird durch das im Anspruch 1 angegebene Verfah- ren gelöst. Vorteilhafte Weiterbildungen der Erfindung sind in den Un¬ teransprüchen angegeben.This object is achieved by the method specified in claim 1. Advantageous developments of the invention are specified in dependent claims the Un ¬.
Besonders vorteilhaft ist, daß die Korrektur erst bei STM-4- Pulsrahmen durchgeführt wird. Im Overhead des STM-4-It is particularly advantageous that the correction is only carried out with STM-4 pulse frames. In the overhead of the STM-4-
Pulsrahmen steht bereits eine relativ größere Anzahl von freien Bytes für die Fehlerkorrektur zur Verfügung. Damit ist das erfindungsgemäße Verfahren zwar nicht für STM-1-Übertra- gungssyteme anwendbar, für Weitverkehrssysteme werden jedoch ohnehin höhere Übertragungsbitraten verwendet, diese verwenden Pulsrahmenformate STM-4, STM-16, ST-64, ... Bei den über STM-4 hinausgehenden Systemen kann die Fehlerkorrektur für Gruppen von jeweils vier STM-1-Signalen beibehalten werden. Dies ist auch schon notwendig, um die Korrektur bei diesen hohen Datenraten überhaupt durchführen zu können. Jeder STM- 4-Pulsrahmen - oder eine entsprechende Vierergruppe - kann geschlossen codiert und decodiert werden. Vorteilhaft ist die Aufteilung jedes STM-4-Pulsrahmens in 5 Codierungsabschnitte, deren Kontrollbytes in den Zeilen 2, 3, 6, 7 und 8 des Over- heads eingefügt werden. Hierbei werden noch ausreichend freie Zeitschlitze für die Aufnahme von Bytes freigehalten, deren Verwendung noch nicht feststeht. Dies betrifft insbesondere die Overhead-Bytes der STM-1-Signale . Jeder Codierungsabschnitte wird durch 8 gleiche Blockcodes gesichert, die je- weils das lte, das 2te, ... oder das 8te Bit umfassen. Durch diese verschachtelte Codierung wird die Wirksamkeit gegen Bündelfehler beträchtlich erhöht. Codierung und Decodierung erfolgt bitparallel um eine niedrigere Verarbeitungsgeschwindigkeit zuzulassen.Pulse frames already have a relatively large number of free bytes available for error correction. The method according to the invention is therefore not applicable to STM-1 transmission systems, but higher transmission bit rates are used anyway for long-haul systems, these use pulse frame formats STM-4, STM-16, ST-64, ... In the case of STM-4 beyond systems, error correction can be maintained for groups of four STM-1 signals each. This is also necessary in order to be able to carry out the correction at these high data rates at all. Each STM-4 pulse frame - or a corresponding group of four - can be encoded and decoded closed. It is advantageous to divide each STM-4 pulse frame into 5 coding sections, the control bytes of which are inserted in lines 2, 3, 6, 7 and 8 of the overhead. Sufficient free time slots are still available for the acceptance of bytes, the use of which has not yet been determined. This applies in particular to the overhead bytes of the STM-1 signals. Each coding section is secured by 8 identical block codes, each of which comprises the oldest, the 2nd, ... or the 8th bit. This nested coding increases the effectiveness against bundle errors considerably. Coding and decoding are bit-parallel to allow a lower processing speed.
Zur Korrektur wird vorteilhafter weise ein BCH-Code verwendet, der relativ einfach zu implementieren ist.A BCH code, which is relatively easy to implement, is advantageously used for the correction.
Zweckmäßig ist es, (1944, 1922, 2)-BCH-Codes zu verwenden, die Codierungsabschnitte von 1944 Bytes und damit ein Fünftel des Pulsrahmens umfassen, wobei je Codierungsabschnitt 22 Kontrollbytes vorgesehen sind. Dieser Code kann bis zu zwei Fehler korrigieren. Bestimmte Bytes des Pulsrahmens, die nicht von der Korrektur umfaßt werden sollen, werden sende- und empfangsseitig durch feste Kombination, beispielsweise logische Nullen, ersetzt.It is expedient to use (1944, 1922, 2) -BCH codes which comprise coding sections of 1944 bytes and thus one fifth of the pulse frame, 22 control bytes being provided for each coding section. This code can be up to two Correct mistakes. Certain bytes of the pulse frame, which are not to be included in the correction, are replaced on the sending and receiving sides by a fixed combination, for example logical zeros.
Um Speicherplatz zu sparen, ist es zweckmäßig, daß Kontroll- und Datenbytes einander zeitlich möglichst eng zugeordnet sind. Auch die Länge eines Codes bestimmt den Speicherbedarf mit. Sie ist daher bei einer vorgegebenen Korrekturfähigkeit, möglichst kurz zu wählen.In order to save storage space, it is expedient that control and data bytes are assigned to one another as closely as possible in terms of time. The length of a code also determines the memory requirement. For a given correction ability, it should therefore be chosen as short as possible.
Über die Korrektur hinaus besteht sowohl die Möglichkeit, den BCH-Code sowohl zusätzlich für die Erkennung von einem weiteren Fehler auszulegen, als auch eine separate Fehlererkennung durchzuführen. Beides hat den Vorteil, daß eine unnötige Korrektur und damit zusätzliche Fehler vermieden werden, wenn ein Überschreiten der Korrekturfähigkeit erkannt wird.In addition to the correction, there is both the option of additionally designing the BCH code for the detection of a further error and of carrying out a separate error detection. Both have the advantage that an unnecessary correction and thus additional errors are avoided if the ability to correct is detected to be exceeded.
Die Erfindung wird anhand eines bevorzugten Ausführungsbei¬ spiels näher beschrieben.The invention is described in greater detail, game reference to a preferred Ausführungsbei ¬.
Figur 1 zeigt den Overhead eines STM-4-Pulsrahmens, Figur 2 die Zuordnung der Informationsbits zu Codierungsab- schnitten.Figure 1 shows the overhead of an STM-4 pulse frame, Figure 2 shows the assignment of the information bits to coding sections.
Der in Figur 1 dargestellte STM-4-Pulsrahmen besteht aus 9 Zeilen und 1080 Spalten. Die ersten 36 Spalten sind für den Overhead OH reserviert, dessen genaue Aufteilung aus der re- comendation G.708, Figur 5-3 zu entnehmen ist. Der obere Teil des Overheads, mit RSOH (regenerator section overhead) bezeichnet, umfaßt die ersten 3 Zeilen. Die 4te Zeile enthält die Pointer AU-n pointers und die folgenden 5 Zeilen sind mit MSOH (multiplex section overhead) bezeichnet und enthalten weitere für die Übertragung zusätzlicher Information vorgesehene Bytes, deren Bedeutung ebenfalls der Empfehlung G.708 zu entnehmen ist. Für die Erfindung ist dies jedoch unwesent¬ lich.The STM-4 pulse frame shown in Figure 1 consists of 9 rows and 1080 columns. The first 36 columns are reserved for overhead OH, the exact distribution of which can be found in the recitation G.708, Figure 5-3. The upper part of the overhead, designated RSOH (regenerator section overhead), comprises the first 3 lines. The fourth line contains the pointers AU-n pointers and the following 5 lines are labeled MSOH (multiplex section overhead) and contain further bytes intended for the transmission of additional information, the meaning of which is also recommended by Recommendation G.708 can be seen. However, for the invention this is unwesent ¬ Lich.
Die Spalten 37 bis 1080 werden als Payload PL bezeichnet und dienen zu Übertragung von Nutzdaten.Columns 37 to 1080 are referred to as payload PL and are used to transmit user data.
Der gesamte Übertragungspulsrahmen wird in fünf Codierungsab¬ schnitte BLOCK 1 bis BLOCK 5 aufgeteilt. Jeder Codierungsab¬ schnitt umfaßt 1944 Bytes, davon sind 1922 Informationsbytes und 22 Kontrollbytes.The entire transmission pulse frame is divided into five sections Codierungsab ¬ BLOCK 1 to BLOCK fifth Each Codierungsab ¬ section comprises 1944 bytes, of which 1922 bytes of information and 22 bytes of control.
Die Codierung und Decodierung wird zur Erhöhung der Korrekturfähigkeit bei Bündelfehlern und wegen der hohen Datenrate bitparallel ausgeführt, d. h. die einem Codierungsabschnitt zugehörenden Bytes werden in acht Codeblöcke BCH-1, BCH-2, ... (Figur 2) aufgeteilt. Ein Codeblock BCH-1 umfaßt beispielsweise alle ersten Bits eines Codierungsabschnittes einschließlich der ersten Bits der zugehörigen Kontrollbytes. Der nächste Codeblock BCH-2 umfaßt alle zweiten Bits usw. Je- der Code kann in einem Codeblock zwei Fehler korrigieren und für das Erkennen eines weiteren Fehlers erweitert werden. Die Realisierung des entsprechenden BCH-Codes ist für einen Fachmann auf diesem Gebiet problemlos.The coding and decoding is carried out bit-parallel to increase the correction capability in the case of bundle errors and because of the high data rate. H. the bytes belonging to a coding section are divided into eight code blocks BCH-1, BCH-2, ... (FIG. 2). A code block BCH-1 comprises, for example, all the first bits of a coding section, including the first bits of the associated control bytes. The next code block BCH-2 comprises all second bits etc. Each code can correct two errors in a code block and can be expanded to recognize a further error. The implementation of the corresponding BCH code is problem-free for a person skilled in this field.
Die Kontrollbytes EC-1, EC-2, EC-3, EC-4 und EC-5 werden, wie in der Figur dargestellt, in der 2-4, 6-8, 10-12, 14-16, 18- 20, 22-24, 26-28 und der 30sten Spalte der 2, 3, 6, 7 und 8ten Zeile im Overhead angeordnet. Wird zusätzlich eine Fehlererkennung vorgesehen, dann stehen für weitere Kon- trollbytes Kl und K2 die Spalten 31 und 32 und gegebenenfalls auch die Spalten 34 bis 36 der vorstehend angeführten Zeilen zur Verfügung.The control bytes EC-1, EC-2, EC-3, EC-4 and EC-5 are, as shown in the figure, in the 2-4, 6-8, 10-12, 14-16, 18-20 , 22-24, 26-28 and the 30th column of the 2, 3, 6, 7 and 8th row are arranged in the overhead. If an error detection is additionally provided, then columns 31 and 32 and possibly also columns 34 to 36 of the lines listed above are available for further control bytes K1 and K2.
Als einfachste Maßnahme zur Fehlererkennung kann die Parität (z.B. 01 und 10) über die Informationbits gebildet werden; ist ein Paritätsfehler vorhanden, obwohl zwei Korrekturen in einem Codeblock erfolgen sollen, so ist sicher mindesten ein weiterer Fehler vorhanden.As the simplest measure for error detection, the parity (eg 01 and 10) can be formed using the information bits; there is a parity error, although two corrections in a code block, there is certainly at least one more error.
Auch sind noch freie Zeitschlitze für weitere noch nicht festgelegte Funktionen im Overhead vorhanden, insbesondere werden die Zeilen 1, 4, 5 und 9 des Overheads nicht verwendet.There are also free time slots for additional functions not yet defined in the overhead, in particular lines 1, 4, 5 and 9 of the overhead are not used.
Die Zuordnung der Datenbytes zu den Kontrollbits EC-1, EC-2, EC-3, EC-4 und EC-5 ist so gewählt, daß sich ein minimaler Speicheraufwand (sende- und empfangsseitig) ergibt. Der fünfte Codierungsabschnitt BLOCK 5 endet mit dem Overhead, der die EC-5-Kontrollbytes enthält. Der folgende Codierungsabschnitt BLOCK 1 beginnt dann nach dem Overhead mit der Pay- load in der achten Zeile.The assignment of the data bytes to the control bits EC-1, EC-2, EC-3, EC-4 and EC-5 is selected so that there is a minimal amount of memory (transmission and reception). The fifth coding section BLOCK 5 ends with the overhead which contains the EC-5 control bytes. The following coding section BLOCK 1 then begins after the overhead with the payload in the eighth line.
Ein Teil des Overheads, nämlich der RSOH-Teil, soll nicht korrigiert werden, da dessen Inhalt entlang einer Strecke geändert werden kann. Dieser Teil wird bezüglich des Codes sende- und e pangsseitig durch eine festgelegte Bitfolge, beispielsweise logische Nullen, ersetzt. Es kann folglich auch ein Code mit einem entsprechend geringerem Umfang verwendet werden.Part of the overhead, namely the RSOH part, should not be corrected since its content can be changed along a route. With regard to the code, this part is replaced on the transmitting and e-side by a fixed bit sequence, for example logical zeros. Consequently, a code with a correspondingly smaller scope can also be used.
Nimmt man den RSOH-Teil, erste Spalte und die Spalten 5, 9, 13, .. ,31 bis 36 aus der Codierung aus, das sind insgesamt 60 Informationsbytes bzw. 12 Bits je Codeblock, dann reicht ein (1832, 1910) -BCH-Code aus. Es stehen dann je Codierungsabschnitt auch 12 Taktperioden mehr zur Verarbei- tung zur Verfügung.If you exclude the RSOH part, first column and columns 5, 9, 13, .., 31 to 36 from the coding, which is a total of 60 information bytes or 12 bits per code block, then one (1832, 1910) BCH code. There are then 12 clock periods more available for processing for each coding section.
Das Verfahren kann selbstverständlich bei allen Übertragungssystemen verwendet werden, die dieselbe Rahmenstruktur verwenden. The method can of course be used in all transmission systems that use the same frame structure.

Claims

Patentansprüche claims
1. Verfahren zur gesicherten Datenübertragung für die Syn¬ chrone Digitale Hierarchie (SDH) , bei dem im Overhead (OH) eines Übertragungspulsrahmens Kontrollbytes zur Fehlerkorrektur eingefügt werden, d a d u r c h g e k e n n z e i c h n e t, daß in der 2, 3, 4, 5, 6, 7 und 8ten Zeile des Overheads (OH) ) eines die Struktur des Transportmoduls STM-4 aufweisenden Übertragungspulsrahmen Kontrollbytes (EC-1, ..., EC-5) eingefügt werden, daß die Payload (PL) des Ubertragungspulsrahmens, die zu schützenden Bytes des Overheads (OH) und die Kontrollbytes (FEC-1 bis FEC-5 und Kl bis K5) in 5 gleiche Codie- rungsabschnitte (BLOCK 1, ..., BLOCK 5) eingeteilt werden, daß jeweils alle ersten, alle zweiten, .. bis alle achten Bits jedes Bytes eines Codierungsabschnittes (BLOCK 1, ..., BLOCK 5) jeweils durch einen 2-Fehler korrigierenden Blockcode (BCH-1, BCH-2, ..., BCH-8) gesichert werden, dessen Kontrollinformation in den Overhead eingefügt wird.1. A method for secure transmission of data for the syn ¬ chrone Digital Hierarchy (SDH), a transmission pulse frame check bytes are inserted for error correction in the in the overhead (OH), characterized in that in the 2, 3, 4, 5, 6, 7 and 8th Line of the overhead (OH)) of a transmission pulse frame control bytes (EC-1, ..., EC-5) having the structure of the transport module STM-4, that the payload (PL) of the transmission pulse frame, the bytes of the overhead to be protected ( OH) and the control bytes (FEC-1 to FEC-5 and Kl to K5) are divided into 5 identical coding sections (BLOCK 1, ..., BLOCK 5), so that all first, all second, .. to all Eighth bits of each byte of a coding section (BLOCK 1, ..., BLOCK 5) are each secured by a 2-error correcting block code (BCH-1, BCH-2, ..., BCH-8), the control information of which in the overhead is inserted.
2. Verfahren nach Anspruch 1, d a d u r c h g e k e n n z e i c h n e t, daß die Kontrollbytes (EC-1) eines Codierungsabschnittes (BLOCKl) in einer Zeile des Overheads (OH) angeordnet werden.2. The method of claim 1, d a d u r c h g e k e n n z e i c h n e t that the control bytes (EC-1) of a coding section (BLOCKl) are arranged in one line of the overhead (OH).
3. Verfahren nach Anspruch 2, d a d u r c h g e k e n n z e i c h n e t, daß die Informationsbytes der Codierungsabschnitte (BLOCKl, ..., BLOCK5) den zugehörigen Kontrollbytes (EC-1 ..., EC-5) so zugeordnet sind, daß ein minimaler Speicheraufwand erforderlich ist.3. The method according to claim 2, so that the information bytes of the coding sections (BLOCKl, ..., BLOCK5) are assigned to the associated control bytes (EC-1 ..., EC-5) so that a minimal amount of memory is required.
4. Verfahren nach einem der vorhergehenden Ansprüche, d a d u r c h g e k e n n z e i c h n e t, daß die Kontrollbytes (EC-1, ..., EC-5) in der 2-4, 6-8, 10- 12, 14-16, 18-20, 22-24, 26-28 und 30sten Spalte des Overheads angeordnet werden.4. The method according to any one of the preceding claims, characterized in that the control bytes (EC-1, ..., EC-5) in the 2-4, 6-8, 10- 12, 14-16, 18-20, 22-24, 26-28 and 30th column of the overhead to be ordered.
5. Verfahren nach Anspruch 4, d a d u r c h g e k e n n z e i c h n e t, daß der ein Codierungsabschnitt (Block 5) mit dem Overhead- anteil der achten Zeile endet.5. The method of claim 4, d a d u r c h g e k e n n z e i c h n e t that the one coding section (block 5) ends with the overhead portion of the eighth line.
6. Verfahren nach einem der vorhergehenden Ansprüche, d a d u r c h g e k e n n z e i c h n e t, daß in den Spalten 31 und 32 des Overheads (OH) und gegebenenfalls in den Spalten 34 bis 36 weitere Kontrollbytes (Kl, ..., K5) angeordnet werden.6. The method according to any one of the preceding claims, d a d u r c h g e k e n n z e i c h n e t that further control bytes (Kl, ..., K5) are arranged in columns 31 and 32 of the overhead (OH) and optionally in columns 34 to 36.
7. Verfahren nach einem der vorhergehenden Ansprüche, d a d u r c h g e k e n n z e i c h n e t, daß als Blockcode ein BCH-Code vorgesehen ist,7. The method according to any one of the preceding claims, d a d u r c h g e k e n n z e i c h n e t that a BCH code is provided as a block code,
8. Verfahren nach Anspruch 7, d a d u r c h g e k e n n z e i c h n e t, daß der BCH-Code 1944 Bits, davon 1922 Datenbits umfaßt und 28. The method according to claim 7, d a d u r c h g e k e n n z e i c h n e t that the BCH code 1944 bits, including 1922 data bits and 2
Fehler korrigieren kann.Can correct errors.
9. Verfahren nach Anspruch 8, d a d u r c h g e k e n n z e i c h n e t, daß ein zur Erkennung von 3 Fehlern erweiterter BCH-Code oder eine entsprechende Fehlererkennung verwendet wird.9. The method of claim 8, d a d u r c h g e k e n n z e i c h n e t that a BCH code extended for the detection of 3 errors or a corresponding error detection is used.
10. Verfahren nach Anspruch 7, d a d u r c h g e k e n n z e i c h n e t, daß der BCH-Code 1932 Bits, davon 1908 Datenbits umfaßt.10. The method according to claim 7, d a d u r c h g e k e n n z e i c h n e t that the BCH code comprises 1932 bits, including 1908 data bits.
11. Verfahren nach einem der vorhergehenden Ansprüche, d a d u r c h g e k e n n z e i c h n e t, daß die nicht für eine Korrektur vorgesehenen Bytes des Overheads (OH) sende- und empfangsseitig für Zwecke der Fehler¬ korrektur durch vorgegebene Bitfolgen ersetzt werden.11. The method according to any one of the preceding claims, characterized in that the non-provided for a correction bytes of overhead (OH) transmitting and the receiving end correction replaced for the purpose of error ¬ by predetermined bit strings.
12. Verfahren nach einem der vorhergehenden Ansprüche, d a d u r c h g e k e n n z e i c h n e t, daß auch bei der Übertragung von Übertragungspulsrahmen, die mehr als vier STM-1-Pulsrahmen enthalten, die Fehlerkorrektur innerhalb von Gruppen die vier STM-1-Pulsrahmen umfassen, er- folgt.12. The method according to any one of the preceding claims, d a d u r c h g e k e n n z e i c h n e t that also in the transmission of transmission pulse frames that contain more than four STM-1 pulse frames, the error correction within groups include the four STM-1 pulse frames.
13. Verfahren nach Anspruch 12, d a d u r c h g e k e n n z e i c h n e t, daß im Overhead auf eine bereits mit anderweitiger Informa- tion belegter oder freigelassener Spalte jeweils drei Spalten in den Zeilen 2, 3, 6,7 und 8 mit Kontrollbyts belegt werden. 13. The method as claimed in claim 12, so that three columns in rows 2, 3, 6, 7 and 8 are occupied with control bytes in the overhead of a column already occupied or left blank with other information.
EP98931989A 1997-04-25 1998-04-23 Method for transmitting data securely in the synchronous digital hierarchy Withdrawn EP0976213A2 (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
DE19717641 1997-04-25
DE19717641 1997-04-25
PCT/DE1998/001139 WO1998049799A2 (en) 1997-04-25 1998-04-23 Method for transmitting data securely in the synchronous digital hierarchy

Publications (1)

Publication Number Publication Date
EP0976213A2 true EP0976213A2 (en) 2000-02-02

Family

ID=7827812

Family Applications (1)

Application Number Title Priority Date Filing Date
EP98931989A Withdrawn EP0976213A2 (en) 1997-04-25 1998-04-23 Method for transmitting data securely in the synchronous digital hierarchy

Country Status (4)

Country Link
EP (1) EP0976213A2 (en)
CN (1) CN1253681A (en)
AU (1) AU8206998A (en)
WO (1) WO1998049799A2 (en)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6683855B1 (en) * 1998-08-31 2004-01-27 Lucent Technologies Inc. Forward error correction for high speed optical transmission systems
AT410048B (en) * 1999-03-19 2003-01-27 Siemens Ag Oesterreich Bit error correction method
US6560471B1 (en) * 2001-01-02 2003-05-06 Therasense, Inc. Analyte monitoring device and methods of use
CN100461662C (en) * 2005-07-18 2009-02-11 Ut斯达康通讯有限公司 Decoder with inner forward error correction for synchronous digital seriesl/synchronous fiber optic net system
CN101656586B (en) * 2008-08-20 2013-08-07 中兴通讯股份有限公司 Method and device for improving virtual concatenation delay compensation caching efficiency in synchronous digital hierarchy

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0522271A (en) * 1991-07-10 1993-01-29 Nec Corp Digital radio transmission system
JPH0629956A (en) * 1992-05-15 1994-02-04 Fujitsu Ltd Error correction code insert processing system in sdh signal and optical transmitter
DE69534182T2 (en) * 1994-05-17 2006-01-12 Nippon Telegraph And Telephone Corp. Terminal in SDH networks using error correcting codes
JP3710198B2 (en) * 1996-04-18 2005-10-26 沖電気工業株式会社 STM-N signal error correction encoding / decoding method, STM-N signal error correction encoding circuit, and STM-N signal error correction decoding circuit

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See references of WO9849799A3 *

Also Published As

Publication number Publication date
CN1253681A (en) 2000-05-17
WO1998049799A2 (en) 1998-11-05
WO1998049799A3 (en) 1999-02-04
AU8206998A (en) 1998-11-24

Similar Documents

Publication Publication Date Title
DE69434501T2 (en) Transmitter for error-correction-protected scrambled data in a transmission frame
DE69432571T2 (en) Method and device for interleaving a sequence of data elements
DE69931862T2 (en) Forward error correction for high-speed optical transmission systems
EP0429888B1 (en) Method for transmitting a digital wide-band signal in a tributary group system over a network of a synchronous digital multiplex hierarchy
EP0078903B1 (en) Method and arrangement for assuring the initial synchronization of a telegram within a receiver, the telegram consisting of bit impulse sequences
EP1398892B1 (en) Method for representing format indicator bits in a frame to be sent in compressed mode
DE2153542A1 (en) Encoder for a binary information bit sequence
DE2503107A1 (en) CORRECTION CODE FOR PULSE ERROR
CH693978A5 (en) A method of extending the Informationstragekapazitaet a data frame at a data transmission.
DE2924922A1 (en) METHOD AND CIRCUIT ARRANGEMENT FOR CLOCK SYNCHRONIZATION WHEN TRANSMITTING DIGITAL MESSAGE SIGNALS
DE60014367T2 (en) TIME SLOT DISTRIBUTION IN A TDMA SYSTEM
WO1999056422A1 (en) Method for frame synchronization in a time multiplex system
EP1169778B1 (en) Data transmission with interleaving and subsequent rate matching by puncturing or repetition
EP0976213A2 (en) Method for transmitting data securely in the synchronous digital hierarchy
DE2523650B2 (en) Circuit arrangement for switching through PCM words or data words of different bit sequence frequencies via a coupling network with multiplex lines, first, second and third order
DE60003855T2 (en) BIT CURRENT NESTING METHOD IN A MOBILE PHONE SYSTEM
DE102004026800B4 (en) Method for changing a depth of an interleaver device or deinterleaver device and corresponding interleaver device, deinterleaver device and communication device
DE60007522T2 (en) MULTIPLE USER TIME SLOTS FOR TDMA
EP0320856B1 (en) Method of transmission for time-multiplexed-signals
EP0128624A2 (en) Synchronisation method and arrangement in a data transmission system
EP0214656B1 (en) Transmission method for a digital signal multiplex apparatus
DE4025621C2 (en)
WO2004088909A1 (en) Method and measuring device for determining an error rate without incremental redundancy
AT410048B (en) Bit error correction method
DE2906578C2 (en)

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

AK Designated contracting states

Kind code of ref document: A2

Designated state(s): DE FR GB IT

17P Request for examination filed

Effective date: 19991019

RBV Designated contracting states (corrected)

Designated state(s): DE FR GB IT

RIC1 Information provided on ipc code assigned before grant

Free format text: 7H 04J 3/16 A, 7H 04L 1/00 B

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: THE APPLICATION IS DEEMED TO BE WITHDRAWN

18D Application deemed to be withdrawn

Effective date: 20001103