EP0409316B1 - Data recording equipment for mechanically highly strained objects and its use - Google Patents

Data recording equipment for mechanically highly strained objects and its use Download PDF

Info

Publication number
EP0409316B1
EP0409316B1 EP90201865A EP90201865A EP0409316B1 EP 0409316 B1 EP0409316 B1 EP 0409316B1 EP 90201865 A EP90201865 A EP 90201865A EP 90201865 A EP90201865 A EP 90201865A EP 0409316 B1 EP0409316 B1 EP 0409316B1
Authority
EP
European Patent Office
Prior art keywords
data recording
recording device
data
signal
circuit arrangement
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
EP90201865A
Other languages
German (de)
French (fr)
Other versions
EP0409316A1 (en
Inventor
Gaston Rubin
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Schweizerische Eidgenossenschaft
Original Assignee
Schweizerische Eidgenossenschaft
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Schweizerische Eidgenossenschaft filed Critical Schweizerische Eidgenossenschaft
Priority to AT90201865T priority Critical patent/ATE90153T1/en
Publication of EP0409316A1 publication Critical patent/EP0409316A1/en
Application granted granted Critical
Publication of EP0409316B1 publication Critical patent/EP0409316B1/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • FMECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
    • F42AMMUNITION; BLASTING
    • F42BEXPLOSIVE CHARGES, e.g. FOR BLASTING, FIREWORKS, AMMUNITION
    • F42B15/00Self-propelled projectiles or missiles, e.g. rockets; Guided missiles
    • F42B15/08Self-propelled projectiles or missiles, e.g. rockets; Guided missiles for carrying measuring instruments; Arrangements for mounting sensitive cargo within a projectile; Arrangements for acoustic sensitive cargo within a projectile

Definitions

  • the present invention relates, according to the preamble of claim 1, to a data recording device for registering electrical signals in mechanically highly stressed bodies, in particular those which are subjected to high accelerations and / or decelerations, the data of the signals before and / or during mechanical stress stored in a battery-powered signal memory and can be queried after the body has been stressed.
  • a preferred use of the device is also specified.
  • a circuit arrangement which is oriented in the axis of the main mechanical stress and is cast in a polymer and / or in a matrix is provided and has at least one controller which is controlled by a clock generator and whose signal inputs are routed via an analog / digital converter and / or via a flip-flop and that its output is combined on the one hand with a read-write memory and on the other hand with an interface for requesting the recorded data.
  • the solution according to the invention allows data to be recorded and stored in the smallest dimensions and, after the data recording device has been recovered, it can be read out and evaluated over a longer period of time. It can be adapted to a wide variety of signal generators and signal types.
  • the data recording device gives the advantage of a mechanically very compact unit, which is stable and yet easily dismantled can be connected to the body to be measured.
  • the baffle plate claim 3, distributes the mechanical energy over a larger area and thus protects the circuit arrangement.
  • the circular configuration according to claim 4 is advantageous; it allows a simple redirection of the kinetic energy to stable housing parts of the stressed body.
  • the embodiment according to claim 5 results in a compact enclosing of the circuit arrangements.
  • the surface mounting of the components (SMD), claim 6, further increases the mechanical stability of the circuit arrangement and thus its resilience.
  • the structure of claim 7 results in small polar moments of inertia, largely prevents the formation of torsional stresses on the circuit board and thereby increases the vibration resistance of the system.
  • the structure of the oscillator reduces the compressive stresses acting on it, which is particularly important in the case of quartz oscillators for their frequency stability.
  • a simple source of food is given in claim 9;
  • the installation of the mono cells, orthogonal to the axis, ensures reliable contacting and thus an uninterrupted power supply.
  • the configuration of the interface as a data connector is particularly practical. In addition to the simple reading of the data, there is also the possibility of connecting several circuit arrangements in cascade form.
  • the asynchronous switching of the oscillators, cf. Claim 12, can be particularly advantageous if signals which differ in time are to be recorded.
  • the RC oscillator according to claim 13 has proven to be particularly robust. Its inherently limited frequency stability remains largely unchanged even under high mechanical loads.
  • Fig. 1 denotes a data recording device which is installed in a floor 2, an artillery floor.
  • a conventional double hood 3 is used for contacting and thus the impact ignition and forms the tip of an ammunition body 4, which is designed as a jacket and carries a baffle plate 5.
  • a connecting flange 6 with threads connects the baffle plate 5 with the ammunition body 4 and the double hood 3.
  • a carrier flange 7 is used, which centers the data recording device 1.
  • An empennage 8 in the usual form is located in the end area of the storey 2, as is a measurement sensor 9, an igniter with a safety element 10 and an ignition generator 11 with the corresponding ignition electronics and a charging capacitor etc.
  • the axis A-A corresponds to the main stress in the longitudinal direction of the body and also indicates the direction of the vector of the acceleration + a and the deceleration -a.
  • the flange-like configuration of the baffle plate 5 on the front side can be seen in more detail in FIG. 2.
  • a holding flange 51 clamps the data recorder in the manner shown in FIG. 1.
  • Recesses 52 delimit this area.
  • An edge-side cone 53 is adapted to the outer shape of the projectile 2.
  • the peripheral external thread 54 is used for screwing with the central opening of the likewise conical double hood 3.
  • the connecting flange 6 shown in half section, FIG. 3, has an inner cone 61, a first and a second external thread 62 and 64 and, on its largest diameter, has a cylindrical ring surface 63 adapted to the dimensions of the ammunition body.
  • the thread 64 is connected to the internal thread 56, Fig. 2, screwed according to Fig. 1.
  • Analog signals AI are fed here to a part of the device labeled I and digital signals DI to a part labeled II.
  • the two parts are symbolically separated by a dashed line and generally correspond to two different types of data recording devices.
  • the analog signals AI are converted to digital signals in an analog / digital converter 103 and supplied to corresponding inputs Dn of a controller 104 (control module).
  • digital signals DI are impedance-matched to the signal inputs Dn via a flip-flop 118 (Schmitt trigger) and fed to the controller 104.
  • Control signals P are used to program the controller 104 before it is used.
  • the controller is clocked by an oscillator 106.
  • the digital signals D controlled in this way are combined at an interface 108 with a read / write memory 105 (RAM) and can be queried here.
  • a data recorder can be operated in a very simple manner.
  • the signals to be recorded remain available in the memory 105 for several hours because they remain electronically stored by means of an uninterruptible battery-powered power supply.
  • the data recording device can thus experience extreme mechanical loads and can be read out after its recovery (crash, etc.).
  • FIG. 7 shows the circuit arrangement for the recording and storage of digital data.
  • the same reference numerals as in FIG. 6 were used for the same functional parts.
  • the data are read into the read / write memory 105 via the inputs D in and the outputs D out of the controller 104.
  • Schmitt triggers (not shown) are connected between these inputs and outputs so that interference voltages in the digital signals are eliminated.
  • the function blocks shown are an address controller 109, a status controller 110, a command sequence generator 111, a clock generator 112 and a read-out controller 113.
  • the address controller 109 has an address counter 114, a start address memory 115 and an end address counter 116.
  • the address counter 114 consists of three times six D flip-flops with a Clear Direct and a Set Direct input, which are connected together to form an asynchronous dual counter.
  • the outputs of the first six flip-flops are combined by a non-AND circuit (NAND), which is connected via an exclusive-OR circuit to the output of the first flip-flop of the second row at the input of this first flip-flop.
  • NAND non-AND circuit
  • the outputs of this second row of flip-flops are in turn combined with a NAND circuit whose out gang with the output of the first NAND circuit of an OR circuit and connected in a similar manner as in the second row at the input of the first flip-flop of the third row via an exclusive-OR circuit.
  • the end address counter 116 is constructed similarly to the address counter 114, but is provided with a D flip-flop with Clear Direct.
  • the outputs of the last three or the penultimate flip-flops are combined via a NAND circuit and form the signal FL (full) as soon as the first of these three or the penultimate flip-flops has responded.
  • the state controller 110 has two flip-flops connected in series, which simultaneously cause the control signal RS and the control signal L-SA with the overturning of the first flip-flop of the last three or the penultimate in the end address counter 114.
  • Flip-flops the start address which means that the data is stored with a memory depth of 16k or 32k x 8 bit before the start event.
  • a control signal ST + or ST- is connected to two other series-connected flip-flops of the status control 110, as a result of which the reset signal RS for the end address counter 114 takes place.
  • the command sequence generator 111 has a series of five D flip-flops with Clear Direct, which are connected as so-called Johnson counters, ie as shift registers with a return of the Q output of the last flip-flop to the D input of the first flip-flop, and serves as a fast counter / timer.
  • the control signals A / D RD, BOE, WE, CKF and A / D WR are provided with this counter and the clock signal CL or with the direct oscillator signal OSC.
  • the signals A / D RD and A / D WR are the read and write signals for the analog / digital converter 103, which determine the clock of the analog / digital conversion and the transmission into the read / write memory 105.
  • the control signal BOE Buffer Output Enable
  • This signal BOE leads to two drivers 117, the outputs of which are connected to the tristate drivers of the digital outputs D0 to D7.
  • the control signal WE Write Enable releases the data for reading into the read-write memory 105.
  • the control signal CKF on the command sequence generator 111, indicates that the measuring time has expired and, together with the control signal FL from the end address counter 116, gives the control signal L-SA in state controller 110.
  • the clock generator 112 consists of two Johnson counters which result in a division by 10 or a division by 100 of the input clock signal OSC.
  • the read-out controller 113 essentially consists of an RS flip-flop with NAND gates, one of which is a tristate gate and consists of two D flip-flops with clear direct inputs coupled as shift registers.
  • the signals IFC (Interface Clear), RFD (Ready for Data), DAC (Data Accepted) and DAV (Data Valid) are the usual control commands for an IEC / IEEE bus interface (details are given in the book “Semiconductor Circuitry" by U. Tietze and Ch. Schenk, (1980), pages 580 to 585).
  • the input signals IFC, RF (see above), RFD and DAC form, via the RS flip-flop, the control signal ROE (RAM Output Enable), FIG. 7, which is a control signal for an expansion of the read-write memory 105.
  • This control signal is also applied to the CD input of the D flip-flops, the CP inputs of which are supplied with the clock signal OSC. A logic one is present at the D input of the first flip-flop and the Q output of this flip-flop is connected to the D input of the following flip-flop. In this way, the known control signal DAV is generated for the IEC bus interface.
  • Schmitt triggers 118 are provided between the digital inputs DI0 to DI7 and the digital outputs D0 to D7 for the same reason as for the input of the external oscillator signal, so that square wave signals without interference spikes at the read-write memory 105, FIG. 7 , issue.
  • the possible interference signals, which are superimposed on the analog data signal, are eliminated in the analog / digital conversion.
  • Individual drivers 117 are also provided to ensure proper signal transmission. Furthermore, three AND gates 119 can be seen in the diagram according to FIG. 8, which the IFC and the RF signal, or the CL and the L-SA signal, or the RF and the A / D Link signal.
  • the integrated Circuit ADC 0820 from National Semiconductor, USA (see data sheet IM-B30M113 from November 1983), as read-write memory 105, the integrated circuit DPS 41288 from Densepac, USA, as crystal oscillator 106, the oscillator circuit MCSO from ETA, CH- Grenchen, and used as controller 104 the user-specific integrated circuit of the PA 50000 series in CMOS technology from RCA, USA.
  • the electronic components required for this, such as flip-flops and NAND and NOR gates etc., are given as standard cells and can be found in manual AGL 132 (1985).
  • the printed circuit board 1b FIG. 9, with the axis A-A drawn in, is equipped on the surface shown with the electrical and electronic components known per se in their functions.
  • the position of the polymer or the matrix 40 is also symbolically indicated by an arrow; Like the data connector 108, the data connector 101 is arranged
  • Fig. 10 the circuit arrangement designated 1a of Fig. 9 viewed from above.
  • FIG. 11 shows the components already shown in FIGS. 9 and 10; also a further block capacitor 133, which serves to smooth the reference voltage in the A / D converter, as well as capacitors 138 and 140 to smooth the supply; a diode 137 serves to protect the polarity in the battery supply.
  • the locking screw 121 presses the monocells 122-124 against each other at their contact surfaces 122'-124 ', cf. Fig. 9. This type of assembly results in a very reliable power supply, since only minor lateral accelerations are to be expected here.
  • a drawn chrome steel standard profile serves as the housing 100. In it, the entire circuit arrangement is cast in a polymer and held in the sense of a matrix.
  • the cascading according to FIG. 12 is used above all with larger amounts of data. It is sufficient in itself to connect identical data recording devices 1 ', 1' ', 1 ′′′ with their corresponding circuit arrangements 1a'-1a ′′′.
  • the characteristic inputs and outputs of each circuit arrangement are labeled 31-36 ''. All controllers are synchronized with each other by the same clock signal CL.
  • the start signal S1 switches the input signal S2 from the input 36 of the first device 1 'to its memory; if this is full, then the input signal S2 is read into the memory 34 of the next device by the signal RF appearing at the output 35. Cascades of any size can be built up in the same way.
  • a characteristic circuit arrangement 20, FIG. 14, is based on a commercially available Schmitt trigger 21 (TLC555 LinCMOS timer trademark from Texas Instruments, USA), which is fed back through capacitors and resistors 22-30.
  • the resonant circuit frequency can be tuned within narrow limits with the resistors 27 and 28.
  • the RC oscillator Fig. 14, is designed for 1 MHz. This oscillator is also started when the supply voltage is applied; the output signal CL is fed to the controller 104.
  • the data recording device is advantageously cast with a casting compound from a cold-curing cast resin system (Araldit CY220 or hardener HY842, trademark of Ciba-Geigy, Basel).
  • a cold-curing cast resin system Aldit CY220 or hardener HY842, trademark of Ciba-Geigy, Basel.
  • Other casting compounds for example with heat-dissipating additives and / or known additives of fillers and / or matrix materials, can improve the mechanical properties of the device, depending on the intended use;
  • microfine ground dolomite Morodol, trade name of A / S Norwegian Talc

Abstract

A battery-fed data recording device for high mechanical loads, particularly accelerations, is described. Analog signal (AI) or digital data (DI) are supplied via converters (103) or (118) to a clocked controller (104) and are read out via this controller and a RAM data memory (105) at an interface (108) after the dynamic loading. A tried use of the data recording device exists in the research and development of munition bodies and their safety systems; after the body has been fired, the device is retrieved and the data are then read out. <IMAGE>

Description

Die vorliegende Erfindung betrifft, gemäß dem Oberbegriff des Anspruchs 1, ein Datenaufzeichnungsgerät zur Registrierung von elektrischen Signalen in mechanisch hochbeanspruchten Körpern, insbesondere solchen, die hohen Beschleunigungen und/oder Verzögerungen unterworfen sind, wobei die Daten der Signale vor und/oder während der mechanischen Beanspruchung in einem batteriegespeisten Signalspeicher gespeichert und nach der Beanspruchung des Körpers abfragbar sind.The present invention relates, according to the preamble of claim 1, to a data recording device for registering electrical signals in mechanically highly stressed bodies, in particular those which are subjected to high accelerations and / or decelerations, the data of the signals before and / or during mechanical stress stored in a battery-powered signal memory and can be queried after the body has been stressed.

Ebenfalls ist eine bevorzugte Verwendung des Geräts angegeben.A preferred use of the device is also specified.

Zur Datenaufzeichnung in dynamisch beanspruchten Körpern und/oder an solchen Körpern sind zahlreiche Vorschläge realisiert worden. Allgemein bekannt sind Datenaufzeichnungsgeräte auf der Basis von analogen oder digitalen Signalträgern (Bänder, rotierende Festplatten etc.), die jedoch aufgrund ihrer mechanischen Antriebssysteme nur bei relativ kleinen Beanspruchungen einsetzbar sind. Ferner sind telemetrisch arbeitende Geräte bekannt, welche insbesondere bei höheren Beschleunigungen verwendet werden; sie erfordern einen relativ grossen apparativen Aufwand und benötigen eine entsprechende Wartung bei deren Einsatz.Numerous proposals have been implemented for data recording in dynamically stressed bodies and / or on such bodies. Data recording devices based on analog or digital signal carriers (tapes, rotating hard disks etc.) are generally known, but due to their mechanical drive systems they can only be used for relatively small loads. Furthermore, telemetric devices are known which are used in particular at higher accelerations; they require a relatively large amount of equipment and require corresponding maintenance when they are used.

Es ist daher Aufgabe der Erfindung, ein einfach zu handhabendes Gerät zur Datenaufzeichnung zu schaffen, welches grosse mechanische Beanspruchungen, insbesondere hohe Beschleunigungen und/oder Verzögerungen, betriebssicher erträgt.It is therefore an object of the invention to provide an easy-to-use data recording device which can withstand high mechanical stresses, in particular high accelerations and / or decelerations, in a reliable manner.

Diese Aufgabe wird gemäß Anspruch 1 dadurch gelöst, dass eine in der Achse der mechanischen Hauptbeanspruchung ausgerichtete, in einem Polymer und/oder in eine Matrix eingegossene Schaltungsanordnung vorgesehen ist, die wenigstens einen Controller aufweist, der durch einen Taktgeber gesteuert ist und dessen Signaleingänge über einen Analog/Digital-Wandler und/oder über eine Kippschaltung geführt sind und dass dessen Ausgang einerseits mit einem Schreib-Lese-Speicher und andererseits mit einer Schnittstelle zur Aufrage der aufgezeichneten Daten zusammengefasst ist.This object is achieved according to claim 1 in that a circuit arrangement which is oriented in the axis of the main mechanical stress and is cast in a polymer and / or in a matrix is provided and has at least one controller which is controlled by a clock generator and whose signal inputs are routed via an analog / digital converter and / or via a flip-flop and that its output is combined on the one hand with a read-write memory and on the other hand with an interface for requesting the recorded data.

Die erfindungsgemässe Lösung erlaubt, auf kleinsten Abmessungen Daten aufzuzeichnen, zu speichern und nach einer Bergung des Datenaufzeichnungsgeräts diese während eines längeren Zeitraums auszulesen und auszuwerten. Es lässt sich an die verschiedensten Signalgeber und Signalarten anpassen.The solution according to the invention allows data to be recorded and stored in the smallest dimensions and, after the data recording device has been recovered, it can be read out and evaluated over a longer period of time. It can be adapted to a wide variety of signal generators and signal types.

In nachfolgenden abhängigen Ansprüchen sind Weiterbildungen des Erfindungsgegenstands beschrieben.Further developments of the subject matter of the invention are described in the following dependent claims.

Das Datenaufzeichnungsgerät nach Anspruch 2 gibt den Vorteil einer mechanisch sehr kompakten Einheit, welche stabil und trotzdem leicht demontierbar mit dem zu messenden Körper verbindbar ist.The data recording device according to claim 2 gives the advantage of a mechanically very compact unit, which is stable and yet easily dismantled can be connected to the body to be measured.

Die Prallplatte, Anspruch 3, verteilt die mechanische Energie auf eine grössere Fläche und schützt damit die Schaltungsanordnung.The baffle plate, claim 3, distributes the mechanical energy over a larger area and thus protects the circuit arrangement.

Vorteilhaft ist die kreisförmige Ausgestaltung nach Anspruch 4; sie erlaubt ein einfaches Umlenken der kinetischen Energie auf stabile Gehäuseteile des beanspruchten Körpers.The circular configuration according to claim 4 is advantageous; it allows a simple redirection of the kinetic energy to stable housing parts of the stressed body.

Die Ausgestaltung nach Anspruch 5 ergibt ein kompaktes Umschliessen der Schaltungsanordnungen.The embodiment according to claim 5 results in a compact enclosing of the circuit arrangements.

Die Oberflächenmontage der Bauteile (SMD), Anspruch 6, erhöht die mechanische Stabilität der Schaltungsanordnung und damit deren Belastbarkeit nochmals.The surface mounting of the components (SMD), claim 6, further increases the mechanical stability of the circuit arrangement and thus its resilience.

Der Aufbau nach Anspruch 7 ergibt kleine polare Massenträgheitsmomente, verhindert weitgehend die Bildung von Torsionsspannungen auf der Schaltungsplatte und erhöht dadurch die Schwingungsfestigkeit des Systems.The structure of claim 7 results in small polar moments of inertia, largely prevents the formation of torsional stresses on the circuit board and thereby increases the vibration resistance of the system.

Der Aufbau des Oszillators, entsprechend Anspruch 8, reduziert die auf ihn wirkenden Druckspannungen, was insbesondere bei Quarzoszillatoren von Bedeutung für deren Frequenzstabilität ist.The structure of the oscillator, according to claim 8, reduces the compressive stresses acting on it, which is particularly important in the case of quartz oscillators for their frequency stability.

Eine einfache Speisequelle ist in Anspruch 9 angegeben; der Einbau der Monozellen, orthogonal zur Achse, gewährleistet sichere Kontaktierungen und damit eine unterbruchsfreie Stromversorgung.A simple source of food is given in claim 9; The installation of the mono cells, orthogonal to the axis, ensures reliable contacting and thus an uninterrupted power supply.

Besonders praktisch ist die Ausgestaltung der Schnittstelle als Datenstecker gemäss Anspruch 10. Neben dem einfachen Auslesen der Daten ergibt sich ebenfalls eine Verbindungsmöglichkeit mehrerer Schaltungsanordnungen in Kaskadenform.The configuration of the interface as a data connector is particularly practical. In addition to the simple reading of the data, there is also the possibility of connecting several circuit arrangements in cascade form.

Synchron mit der gleichen Oszillatorfrequenz betriebene Datenaufzeichnungsgeräte, geschaltet nach Anspruch 11, dienen der Speichererweiterung (RAM-Expansion).Data recording devices operated synchronously with the same oscillator frequency, switched according to claim 11, serve to expand the memory (RAM expansion).

Die asynchrone Schaltung der Oszillatoren, vgl. Anspruch 12, kann besonders von Vorteil sein, wenn zeitlich verschiedenartig verlaufende Signale aufzuzeichnen sind.The asynchronous switching of the oscillators, cf. Claim 12, can be particularly advantageous if signals which differ in time are to be recorded.

Bei sehr hohen Abschuss- und/oder Aufprallbeschleunigungen hat sich der RC-Oszillator nach Anspruch 13 als besonders robust erwiesen. Seine an sich begrenzte Frequenzstabilität bleibt auch bei hohen mechanischen Belastungen weitgehend unverändert.With very high launch and / or impact accelerations, the RC oscillator according to claim 13 has proven to be particularly robust. Its inherently limited frequency stability remains largely unchanged even under high mechanical loads.

Insbesondere bewährt hat sich der Einsatz des Geräts nach Anspruch 14; damit können aufwendige, telemetrisch übertragene Messungen mit hoher Störempfindlichkeit auf einfache Art eliminiert werden.The use of the device according to claim 14 has proven particularly useful; This means that complex, telemetrically transmitted measurements with high sensitivity to interference can be easily eliminated.

Anhand von Zeichnungen wird nachfolgend die Erfindung beispielsweise erläutert. Es zeigen:

Fig. 1
ein in ein Geschoss eingebautes Datenaufzeichnungsgerät,
Fig. 2
eine erste Prallplatte gemäss Fig. 1,
Fig. 3
einen Verbindungsflansch nach Fig. 1,
Fig. 4
einen Trägerflansch gemäss Fig. 1,
Fig. 5
eine Prinzipdarstellung der Schaltungsanordnung im Datenaufzeichnungsgerät mit einem analogen und einem digitalen Eingang,
Fig. 6
eine Schaltungsanordnung eines für die Aufzeichnung von analogen Signalen bestimmten Datenaufzeichnungsgeräts,
Fig. 7
eine Schaltungsanordnung eines für die Aufzeichnung von digitalen Signalen bestimmten Datenaufzeichnungsgeräts,
Fig. 8
eine detaillierte Darstellung des in Fig. 7 gezeigten Controllers,
Fig. 9
eine Schaltungsplatte in seitlicher Draufsicht,
Fig. 10
die Schaltungsplatte Fig. 9 um 90° gedreht, von oben betrachtet,
Fig. 11
die Schaltungsplatte Fig. 9 um 180° gedreht in seitlicher Draufsicht,
Fig. 12
eine Kaskadierung von drei Datenaufzeichnungsgeräten zur Speichererweiterung,
Fig. 13
eine Kaskadierung von drei Datenaufzeichnungsgeräten bestimmt zur Aufzeichnung von in ihrem zeitlichen Ablauf sehr verschiedenen Signalen und
Fig. 14
einen Oszillator bestimmt für ein Datenaufzeichnungsgerät für extrem hohe Abschussbeschleunigungen.
The invention is explained below, for example, with reference to drawings. Show it:
Fig. 1
a data recording device built into a floor,
Fig. 2
a first baffle plate according to FIG. 1,
Fig. 3
a connecting flange of FIG. 1,
Fig. 4
a support flange according to FIG. 1,
Fig. 5
1 shows a schematic diagram of the circuit arrangement in the data recording device with an analog and a digital input,
Fig. 6
a circuit arrangement of a data recording device intended for the recording of analog signals,
Fig. 7
a circuit arrangement of a data recording device intended for recording digital signals,
Fig. 8
7 shows a detailed illustration of the controller shown in FIG. 7,
Fig. 9
a circuit board in a side view,
Fig. 10
9 rotated by 90 °, viewed from above,
Fig. 11
9 rotated by 180 ° in a side plan view,
Fig. 12
a cascading of three data recording devices for memory expansion,
Fig. 13
a cascading of three data recording devices determines the recording of signals and signals which are very different in their chronological sequence
Fig. 14
an oscillator designed for a data recorder for extremely high launch accelerations.

In Fig. 1 ist mit 1 ein Datenaufzeichnungsgerät bezeichnet, welches in ein Geschoss 2, ein Artilleriegeschoss, eingebaut ist. Eine übliche Doppelhaube 3 dient der Kontaktierung und damit der Aufschlagszündung und bildet die Spitze zu einem Munitionskörper 4, der als Mantel ausgebildet ist und eine Prallplatte 5 trägt. Ein Verbindungsflansch 6 mit Gewinden verbindet die Prallplatte 5 mit dem Munitionskörper 4 und der Doppelhaube 3. Im unteren Bereich des Munitionskörpers 4 ist ein Trägerflansch 7 eingesetzt, welcher das Datenaufzeichnungsgerät 1 zentriert. Ein Leitwerk 8 in der üblichen Form ausgebildet befindet sich im Endbereich des Geschosses 2, ebenso ein Messwertaufnehmer 9, ein Zünder mit Sicherheitselement 10 und ein Zündgenerator 11 mit der entsprechenden Zündelektronik und einem Ladekondensator etc.In Fig. 1, 1 denotes a data recording device which is installed in a floor 2, an artillery floor. A conventional double hood 3 is used for contacting and thus the impact ignition and forms the tip of an ammunition body 4, which is designed as a jacket and carries a baffle plate 5. A connecting flange 6 with threads connects the baffle plate 5 with the ammunition body 4 and the double hood 3. In the lower region of the ammunition body 4, a carrier flange 7 is used, which centers the data recording device 1. An empennage 8 in the usual form is located in the end area of the storey 2, as is a measurement sensor 9, an igniter with a safety element 10 and an ignition generator 11 with the corresponding ignition electronics and a charging capacitor etc.

Im vorliegenden Fall eines Geschosses entspricht die Achse A-A der Hauptbeanspruchung der Längsrichtung des Körpers und gibt auch die Richtung des Vektors der Beschleunigung +a und der Verzögerung -a an.In the present case of a projectile, the axis A-A corresponds to the main stress in the longitudinal direction of the body and also indicates the direction of the vector of the acceleration + a and the deceleration -a.

Die flanschartige Ausgestaltung der frontseitigen Prallplatte 5 ist in Fig. 2 näher ersichtlich. Ein Halteflansch 51 spannt das Datenaufzeichnungsgerät in der in Fig. 1 gezeigten Weise ein. Ausnehmungen 52 begrenzen diese Fläche. Ein randseitiger Konus 53 ist der äusseren Form des Geschosses 2 angepasst. Das periphere Aussengewinde 54 dient dem Verschrauben mit der zentralen Öffnung der ebenfalls konusförmigen Doppelhaube 3. Auf einer frontseitigen Stauchfläche 55 wird die Doppelhaube 3 beim Aufprall zusammengeknautscht.The flange-like configuration of the baffle plate 5 on the front side can be seen in more detail in FIG. 2. A holding flange 51 clamps the data recorder in the manner shown in FIG. 1. Recesses 52 delimit this area. An edge-side cone 53 is adapted to the outer shape of the projectile 2. The peripheral external thread 54 is used for screwing with the central opening of the likewise conical double hood 3. On a front compression surface 55, the double hood 3 is crumpled up on impact.

Der im Halbschnitt dargestellte Verbindungsflansch 6, Fig. 3, weist einen Innenkonus 61, ein erstes und zweites Aussengewinde 62 und 64 auf und besitzt auf seinem grössten Durchmesser eine den Abmessungen des Munitionskörpers angepasste zylindrische Ringfläche 63. Das Gewinde 64 ist mit dem Innengewinde 56, Fig. 2, entsprechend Fig. 1 verschraubt.The connecting flange 6 shown in half section, FIG. 3, has an inner cone 61, a first and a second external thread 62 and 64 and, on its largest diameter, has a cylindrical ring surface 63 adapted to the dimensions of the ammunition body. The thread 64 is connected to the internal thread 56, Fig. 2, screwed according to Fig. 1.

Im Trägerflansch 7 sind, entsprechend Fig. 4, mehrere Bohrungen 72, welche als Durchlässe für Messleitungen, in Fig. 1 aus Übersichtlichkeitsgründen nicht dargestellt, dienen. Die Peripherie des Flansches 7 ist als Kegelstumpf 71 ausgebildet. Eine zentrale rechteckförmige Halterungsausnehmung 73 ist mit scharfkantigen Ecken 74 versehen und umfasst formschlüssig das Datenaufzeichnungsgerät 1 an seiner unteren Stirnseite vollständig.4, there are several bores 72 in the carrier flange 7, which serve as passages for measuring lines, not shown in FIG. 1 for reasons of clarity. The periphery of the flange 7 is designed as a truncated cone 71. A central rectangular bracket recess 73 is provided with sharp-edged corners 74 and completely encompasses the data recording device 1 on its lower end face.

Die Prinzipdarstellung der Schaltungsanordnung des Datenaufzeichnungsgeräts 1 ist in Fig. 5 ersichtlich. Analoge Signale AI werden hier einem mit I bezeichneten Teil des Geräts und digitale Signale DI einem mit II bezeichneten Teil zugeführt. Die beiden Teile sind durch eine gestrichelte Linie symbolisch abgetrennt und entsprechen in der Regel zwei verschiedenen Typen von Datenaufzeichnungsgeräten. Die Analog-Signale AI werden in einem Analog/Digital-Wandler 103 zu Digital-Signalen konvertiert und entsprechenden Eingängen Dn eines Controllers 104 (Steuerbaustein) zugeführt. Ebenso werden Digital-Signale DI über eine Kippschaltung 118 (Schmitt-Trigger) impedanzmässig an die Signal-Eingänge Dn angepasst und dem Controller 104 zugeführt. Steuersignale P dienen der Programmierung des Controllers 104 vor dessen Einsatz. Getaktet wird der Controller durch einen Oszillator 106. Die derart kontrollierten Digital-Signale D sind an einer Schnittstelle 108 mit einem Schreib-Lese-Speicher 105 (RAM) zusammengefasst und hier abfragbar.The basic illustration of the circuit arrangement of the data recording device 1 can be seen in FIG. 5. Analog signals AI are fed here to a part of the device labeled I and digital signals DI to a part labeled II. The two parts are symbolically separated by a dashed line and generally correspond to two different types of data recording devices. The analog signals AI are converted to digital signals in an analog / digital converter 103 and supplied to corresponding inputs Dn of a controller 104 (control module). Likewise, digital signals DI are impedance-matched to the signal inputs Dn via a flip-flop 118 (Schmitt trigger) and fed to the controller 104. Control signals P are used to program the controller 104 before it is used. The controller is clocked by an oscillator 106. The digital signals D controlled in this way are combined at an interface 108 with a read / write memory 105 (RAM) and can be queried here.

Der Betrieb eines Datenaufzeichnungsgeräts kann in sehr einfacher Weise erfolgen. Die aufzuzeichnenden Signale bleiben im Speicher 105 während mehrerer Stunden abrufbar, da sie durch eine unterbruchsfreie batteriegespeiste Stromversorgung elektronisch gespeichert bleiben. Somit kann das Datenaufzeichnungsgerät extreme mechanische Beanspruchungen erfahren und nach dessen Bergung (Crash etc.) ausgelesen werden.A data recorder can be operated in a very simple manner. The signals to be recorded remain available in the memory 105 for several hours because they remain electronically stored by means of an uninterruptible battery-powered power supply. The data recording device can thus experience extreme mechanical loads and can be read out after its recovery (crash, etc.).

In Fig. 6 ist eine erprobte Schaltungsanordnung für die Aufnahme und Speicherung von analogen Signalen dargestellt. Die Stromversorgung aus dem Batteriefach 120 erfolgt in der oben dargestellten Weise und ist hier für einen Spannungsbereich von +2 Volt bis +6 Volt ausgelegt und verwendet die an sich bekannte Technik getakteter Spannungsregler zur Spannungsstabilisierung. Damit ist die Funktionssicherheit der Schaltungsanordnung relativ unabhängig vom Ladezustand der Batterien. Zusätzlich sind Kondensatoren C vorgesehen, welche kurzzeitige Unterbrüche in der Speisung überbrücken könnten. Über einem 12-poligen Datenstecker 101 werden die analogen Signale über einem als sogenannten Spannungsfolger geschalteten Operationsverstärker 102 zu einem Analog/Digital-Wandler 103 geführt. Die Daten werden dann unter vorgegebenen Bedingungen, die von einem Controller 104 überprüft werden, in einen Schreib-Lese-Speicher 105 eingelesen. Die interne Taktfrequenz für den Controller 104 wird von einem Quarzoszillator 106 abgeleitet; der Eingang am Controller 104 ist mit OSC bezeichnet. Zur Übermittlung der Daten vom Analog/Digital-Wandler 103 zum Schreib-Lese-Speicher 105 und vom Datenstecker 101 zum Controller 104 sind Daten-Sammelleitungen (Datenbus) 107 vorgesehen. Die eingelesenen Daten können über einen 20-poligen Datenstecker 108 sobald gewünscht wieder ausgelesen werden. Über den Ausgang A/D des Controllers 104 werden die Taktfrequenz und die Schreib-Lese-Bedingungen der Konvertierung des Analog/Digital-Wandlers 103 bestimmt. Die digitalisierten Daten werden dann über die Ausgänge D des Analog/Digital-Wandlers 103 und die ebenso benannten Eingänge D in den Schreib-Lese-Speicher 105 eingelesen. Gleichzeitig mit derselben Taktfrequenz werden die Adressen über die Ausgänge A des Controllers 104 den im Schreib-Lese-Speicher 105 eingelesenen Daten zugeordnet. Die wichtigsten Anschlüsse des Controllers 104 sind wie folgt bezeichnet:

  • OSC Oszillatorsignaleingang
  • ECL Eingang für ein externes Taktsignal
  • ST Eingänge zum Bestimmen der Triggerung auf der positiven bzw. negativen Flanke der Signale
  • RE Eingang für die Rückstellung
  • P₀/P₁ Programmierung des internen Taktsignals
  • CL Ausgang des internen Taktsignals
  • RF Ausgang zur Angabe, dass der Schreib-Lese-Speicher 105 voll ist
  • DP Aus-/Eingänge für die Auslese-Bedingungen
  • WE Ausgang für die Freigabe zum Einlesen der Daten (Write Enable)
  • ROE Ausgang für die Freigabe einer Speichererweiterung (RAM Output Enable)
6 shows a proven circuit arrangement for the recording and storage of analog signals. The power supply from the battery compartment 120 takes place in the manner shown above and is designed here for a voltage range from +2 volts to +6 volts and uses the known known clocked voltage regulator for voltage stabilization. This is the functional reliability of the circuit arrangement relatively independent of the state of charge of the batteries. In addition, capacitors C are provided which could bridge brief interruptions in the supply. Via a 12-pin data connector 101, the analog signals are routed to an analog / digital converter 103 via an operational amplifier 102 connected as a so-called voltage follower. The data are then read into a read-write memory 105 under predetermined conditions, which are checked by a controller 104. The internal clock frequency for controller 104 is derived from a crystal oscillator 106; the input on controller 104 is labeled OSC. Data collection lines (data bus) 107 are provided for transmitting the data from the analog / digital converter 103 to the read / write memory 105 and from the data connector 101 to the controller 104. The read-in data can be read out again as desired via a 20-pin data connector 108. The clock frequency and the read / write conditions for the conversion of the analog / digital converter 103 are determined via the output A / D of the controller 104. The digitized data are then read into the read / write memory 105 via the outputs D of the analog / digital converter 103 and the likewise named inputs D. At the same time with the same clock frequency, the addresses are assigned via the outputs A of the controller 104 to the data read into the read-write memory 105. The most important connections of the controller 104 are designated as follows:
  • OSC oscillator signal input
  • ECL input for an external clock signal
  • ST inputs for determining triggering on the positive or negative edge of the signals
  • RE input for the provision
  • P₀ / P₁ programming of the internal clock signal
  • CL output of the internal clock signal
  • RF output to indicate that the random access memory 105 is full
  • DP outputs / inputs for the readout conditions
  • WE output for the enable to read the data (Write Enable)
  • ROE output for the release of a memory expansion (RAM Output Enable)

In Fig. 7 ist die Schaltungsanordnung für die Aufnahme und Speicherung von digitalen Daten dargestellt. Es wurden für gleiche Funktionsteile dieselben Bezugsziffern wie in Fig. 6 verwendet.7 shows the circuit arrangement for the recording and storage of digital data. The same reference numerals as in FIG. 6 were used for the same functional parts.

Im Gegensatz zur Schaltungsanordnung nach Fig. 6 werden hier die Daten über die Eingänge Din und die Ausgänge Dout des Controllers 104 in den Schreib-Lese-Speicher 105 eingelesen. Zwischen diesen Ein- und Ausgängen sind nicht dargestellte Schmitt-Trigger geschaltet, damit Störspannungen der Digitalsignale eliminiert werden.In contrast to the circuit arrangement according to FIG. 6, the data are read into the read / write memory 105 via the inputs D in and the outputs D out of the controller 104. Schmitt triggers (not shown) are connected between these inputs and outputs so that interference voltages in the digital signals are eliminated.

Der Controller 104 wird nun anhand der Fig. 8 näher erläutert:Controller 104 will now be explained in more detail with reference to FIG. 8:

Die eingezeichneten Funktionsblöcke sind eine Adressensteuerung 109, eine Zustandssteuerung 110, ein Befehlsfolgegeber 111, ein Taktgeber 112 und eine Auslese-Steuerung 113. Die Adressensteuerung 109 weist einen Adressenzähler 114, einen Startadressenspeicher 115 und einen Endadressenzähler 116 auf. Der Adressenzähler 114 besteht aus dreimal sechs D-Flip-Flops mit einem Clear Direct- und einem Set Direct-Eingang, welche miteinander zu einem asynchronen Dualzähler geschaltet sind. Die Ausgänge der ersten sechs Flip-Flops sind von einer Nicht-Und-Schaltung (NAND) zusammengefasst, welche über eine Exklusiv-Oder-Schaltung mit dem Ausgang des ersten Flip-Flops der zweiten Reihe am Eingang dieses ersten Flip-Flops verbunden sind. Die Ausgänge dieser zweiten Reihe Flip-Flops sind wiederum mit einer NAND-Schaltung zusammengefasst, deren Aus gang mit dem Ausgang der ersten NAND-Schaltung einer ODER-Schaltung zugeführt und in ähnlicher Weise wie bei der zweiten Reihe am Eingang des ersten Flip-Flops der dritten Reihe über einer Exklusiv-Oder-Schaltung angeschlossen ist. Damit wird die nächste Reihe von D-Flip-Flops erst aktiviert, wenn die erste Reihe vollgezählt ist (2⁶ = 64 bzw. 2¹² = 4096). Sämtliche Ausgänge der 18 D-Flip-Flops sind über einer 18-adrigen Signalleitung an die Adressen-Ausgänge A₀ bis A₁₇ angeschlossen. Mit diesem Adressenzähler 114 können somit 262144 Adressen ausgewählt werden.The function blocks shown are an address controller 109, a status controller 110, a command sequence generator 111, a clock generator 112 and a read-out controller 113. The address controller 109 has an address counter 114, a start address memory 115 and an end address counter 116. The address counter 114 consists of three times six D flip-flops with a Clear Direct and a Set Direct input, which are connected together to form an asynchronous dual counter. The outputs of the first six flip-flops are combined by a non-AND circuit (NAND), which is connected via an exclusive-OR circuit to the output of the first flip-flop of the second row at the input of this first flip-flop. The outputs of this second row of flip-flops are in turn combined with a NAND circuit whose out gang with the output of the first NAND circuit of an OR circuit and connected in a similar manner as in the second row at the input of the first flip-flop of the third row via an exclusive-OR circuit. The next row of D flip-flops is only activated when the first row is fully counted (2⁶ = 64 or 2¹² = 4096). All outputs of the 18 D flip-flops are connected via an 18-wire signal line to the address outputs A₀ to A₁₇. With this address counter 114, 262144 addresses can thus be selected.

Der Startadressenspeicher 115 besteht aus 18 D-Latch-Flip-Flops mit je einem Clear Direct-Eingang und je einem Gate, welcher Speicher beim Anlegen eines Ladesignals (L-SA = Lade Startadresse) an die Gates die Startadresse festhält.The start address memory 115 consists of 18 D-latch flip-flops, each with a Clear Direct input and a gate, which memory holds the start address when a load signal (L-SA = load start address) is applied to the gates.

Der Endadressenzähler 116 ist ähnlich aufgebaut wie der Adressenzähler 114 jedoch mit einem D-Flip-Flop mit Clear Direct versehen. Die Ausgänge der drei letzten oder der drei vorletzten Flip-Flops sind über einer NAND-Schaltung zusammengefasst und bilden das Signal FL (voll), sobald das erste dieser drei letzten oder vorletzten Flip-Flops angesprochen hat.The end address counter 116 is constructed similarly to the address counter 114, but is provided with a D flip-flop with Clear Direct. The outputs of the last three or the penultimate flip-flops are combined via a NAND circuit and form the signal FL (full) as soon as the first of these three or the penultimate flip-flops has responded.

Die Zustandssteuerung 110 hat zwei hintereinander geschaltete Flip-Flops, die gleichzeitig das Steuersignal RS und das Steuersignal L-SA mit dem Umkippen des ersten Flip-Flops der drei letzten oder vorletzten im Endadressenzähler 114 bewirken. Somit bestimmt das Umkippen des 15./16./17. oder 16./17./18. Flip-Flops die Startadresse, was bedeutet, dass die Daten vor dem Startereignis mit einer Speichertiefe von 16k oder 32k x 8 bit gespeichert sind. Ein Steuersignal ST+ bzw. ST- liegt an zwei anderen hintereinandergeschalteten Flip-Flops der Zustandssteuerung 110, wodurch das Rückstellsignal RS für den Endadressenzähler 114 erfolgt.The state controller 110 has two flip-flops connected in series, which simultaneously cause the control signal RS and the control signal L-SA with the overturning of the first flip-flop of the last three or the penultimate in the end address counter 114. Thus, the overturning of the 15th / 16th / 17th or 16./17./18. Flip-flops the start address, which means that the data is stored with a memory depth of 16k or 32k x 8 bit before the start event. A control signal ST + or ST- is connected to two other series-connected flip-flops of the status control 110, as a result of which the reset signal RS for the end address counter 114 takes place.

Der Befehlsfolgegeber 111 weist eine Reihe von fünf D-Flip-Flops mit Clear Direct auf, die als sogenannte Johnson-Zähler geschaltet sind, d.h. als Schieberegister mit einem Rücklauf des Q-Ausgangs des letzten Flip-Flops zum D-Eingang des ersten Flip-Flops, und dient als schneller Zähler/Zeitmesser. Mit diesem Zähler und dem Taktsignal CL oder mit dem direkten Oszillatorsignal OSC werden die Steuersignale A/D RD, BOE, WE, CKF und A/D WR bereitgestellt.The command sequence generator 111 has a series of five D flip-flops with Clear Direct, which are connected as so-called Johnson counters, ie as shift registers with a return of the Q output of the last flip-flop to the D input of the first flip-flop, and serves as a fast counter / timer. The control signals A / D RD, BOE, WE, CKF and A / D WR are provided with this counter and the clock signal CL or with the direct oscillator signal OSC.

Die Signale A/D RD und A/D WR sind die Lese- und Schreib-Signale für den Analog/Digital-Wandler 103, welche den Takt der Analog/Digital-Wandlung und der Übermittlung in den Schreib-Lese-Speicher 105 bestimmen. Das Steuersignal BOE (Buffer Output Enable) ist vorgesehen für den Fall, dass statt 8-Bit-Daten 16-Bit-Daten oder mehr eingelesen werden sollen. Dieses Signal BOE führt zu zwei Treibern 117, deren Ausgänge mit den Tristate-Treibern der Digital-Ausgänge D₀ bis D₇ verbunden sind. Das Steuersignal WE (Write Enable) gibt die Daten frei zum Einlesen in den Schreib-Lese-Speicher 105. Das Steuersignal CKF, am Befehlsfolgegeber 111, zeigt an, dass die Messzeit abgelaufen ist und ergibt zusammen mit dem Steuersignal FL vom Endadressenzähler 116 das Steuersignal L-SA in der Zustandssteuerung 110.The signals A / D RD and A / D WR are the read and write signals for the analog / digital converter 103, which determine the clock of the analog / digital conversion and the transmission into the read / write memory 105. The control signal BOE (Buffer Output Enable) is provided in the event that 16-bit data or more are to be read in instead of 8-bit data. This signal BOE leads to two drivers 117, the outputs of which are connected to the tristate drivers of the digital outputs D₀ to D₇. The control signal WE (Write Enable) releases the data for reading into the read-write memory 105. The control signal CKF, on the command sequence generator 111, indicates that the measuring time has expired and, together with the control signal FL from the end address counter 116, gives the control signal L-SA in state controller 110.

Der Taktgeber 112 besteht aus zwei Johnson-Zählern, welche eine Division durch 10 bzw. eine Division durch 100 des eingegebenen Taktsignals OSC ergeben. Mit den Programmiersignalen P₀ und P₁ können die Abtastrate und die Taktfrequenz eingestellt werden:

Figure imgb0001

Falls P₀ = P = 1 kann die Taktfrequenz von einem externen Oszillator ECL bestimmt werden (Eingang ECI). Mit einem Schmitt-Trigger 118 werden mögliche Störspannungen bzw. Störspitzen im Oszillatorsignal unterdrückt, so dass eine ein wandfreie Rechteckspannung generiert wird.The clock generator 112 consists of two Johnson counters which result in a division by 10 or a division by 100 of the input clock signal OSC. The sampling rate and the clock frequency can be set with the programming signals P₀ and P₁:
Figure imgb0001

If P₀ = P = 1, the clock frequency can be determined by an external oscillator ECL (input ECI). With a Schmitt trigger 118 possible interference voltages or interference peaks in the oscillator signal are suppressed, so that a wall-free square wave voltage is generated.

Die Auslese-Steuerung 113 besteht im wesentlichen aus einem RS-Flip-Flop mit NAND-Gattern, deren eines ein Tristate-Gatter ist und aus zwei als Schieberegister gekoppelten D-Flip-Flops mit Clear Direct-Eingängen besteht. Die Signale IFC (Interface Clear), RFD (Ready for Data), DAC (Data Accepted) und DAV (Data Valid) sind die üblichen Steuerbefehle für eine IEC-Bus-Schnittstelle (Einzelheiten dazu sind dem Buch "Halbleiterschaltungstechnik" von U. Tietze und Ch. Schenk, (1980), Seite 580 bis 585 zu entnehmen). Die Eingangssignale IFC, RF (siehe oben), RFD und DAC bilden über das RS-Flip-Flop das Steuersignal ROE (RAM Output Enable), Fig. 7, welches ein Steuersignal für eine Erweiterung des Schreib-Lese-Speichers 105 ist.The read-out controller 113 essentially consists of an RS flip-flop with NAND gates, one of which is a tristate gate and consists of two D flip-flops with clear direct inputs coupled as shift registers. The signals IFC (Interface Clear), RFD (Ready for Data), DAC (Data Accepted) and DAV (Data Valid) are the usual control commands for an IEC / IEEE bus interface (details are given in the book "Semiconductor Circuitry" by U. Tietze and Ch. Schenk, (1980), pages 580 to 585). The input signals IFC, RF (see above), RFD and DAC form, via the RS flip-flop, the control signal ROE (RAM Output Enable), FIG. 7, which is a control signal for an expansion of the read-write memory 105.

Dieses Steuersignal ist ferner an den CD-Eingang der D-Flip-Flops angelegt, deren CP-Eingänge mit dem Taktsignal OSC beaufschlagt sind. Am D-Eingang des ersten Flip-Flops liegt eine logische Eins an, und der Q-Ausgang dieses Flip-Flops ist mit dem D-Eingang des folgenden Flip-Flops verbunden. Auf diese Weise wird das bekannte Steuersignal DAV für die IEC-Bus-Schnittstelle erzeugt.This control signal is also applied to the CD input of the D flip-flops, the CP inputs of which are supplied with the clock signal OSC. A logic one is present at the D input of the first flip-flop and the Q output of this flip-flop is connected to the D input of the following flip-flop. In this way, the known control signal DAV is generated for the IEC bus interface.

Zwischen den Digital-Eingängen DI₀ bis DI₇ und den Digital-Ausgängen D₀ bis D₇ sind aus demselben Grund wie bei dem Eingang des externen Oszillatorsignals Schmitt-Trigger 118 vorgesehen, so dass Rechtecksignale ohne Störspitzen an dem Schreib-Lese-Speicher 105, Fig. 7, anliegen. Die möglichen Störsignale, welche dem analogen Datensignal überlagert sind, werden bei der Analog/Digital-Wandlung ausgemerzt.Schmitt triggers 118 are provided between the digital inputs DI₀ to DI₇ and the digital outputs D₀ to D₇ for the same reason as for the input of the external oscillator signal, so that square wave signals without interference spikes at the read-write memory 105, FIG. 7 , issue. The possible interference signals, which are superimposed on the analog data signal, are eliminated in the analog / digital conversion.

Es sind weiter einzelne Treiber 117 vorgesehen, um eine einwandfreie Signalübermittlung zu gewährleisten. Ferner sind in dem Schema nach Fig. 8 noch drei AND-Gatter 119 ersichtlich, welche das IFC- und das RF-Signal, bzw. das CL- und das L-SA-Signal, bzw. das RF- und das A/D-Signal verknüpfen.Individual drivers 117 are also provided to ensure proper signal transmission. Furthermore, three AND gates 119 can be seen in the diagram according to FIG. 8, which the IFC and the RF signal, or the CL and the L-SA signal, or the RF and the A / D Link signal.

Als Analog/Digital-Wandler 103, Fig. 10, 11, wurde die integrierte Schaltung ADC 0820 der Firma National Semiconductor , U.S.A. (siehe Datenblatt IM-B30M113 vom November 1983), als Schreib-Lese-Speicher 105 die integrierte Schaltung DPS 41288 der Firma Densepac, U.S.A., als Quarzoszillator 106 die Oszillatorschaltung MCSO der Firma ETA, CH-Grenchen, und als Controller 104 die anwenderspezifische integrierte Schaltung der Serie PA 50000 in CMOS-Technologie der Firma RCA, U.S.A., verwendet. Die dazu benötigten elektronischen Komponenten, wie Flip-Flops und NAND- und NOR-Gatter usw., sind als Standardzellen gegeben und aus dem Handbuch AGL 132 (1985) entnehmbar.As an analog / digital converter 103, Fig. 10, 11, the integrated Circuit ADC 0820 from National Semiconductor, USA (see data sheet IM-B30M113 from November 1983), as read-write memory 105, the integrated circuit DPS 41288 from Densepac, USA, as crystal oscillator 106, the oscillator circuit MCSO from ETA, CH- Grenchen, and used as controller 104 the user-specific integrated circuit of the PA 50000 series in CMOS technology from RCA, USA. The electronic components required for this, such as flip-flops and NAND and NOR gates etc., are given as standard cells and can be found in manual AGL 132 (1985).

Die Leiterplatte 1b, Fig. 9, mit der eingezeichneten Achse A-A ist auf der dargestellten Oberfläche mit den in ihren Funktionen an sich bekannten elektrischen und elektronischen Komponenten bestückt. Ersichtlich sind: Der 20-polige Datenstecker 108, zwei Blockkondensatoren 125 und 126 der Speisung das A/D-Wandlers, der Schreib-Lese-Speicher 105, Netzwerkwiderstand 127, der als Pull-down-Widerstand des Controllers dient, die Monozellen 122 bis 124 mit ihrer Verschluss-Schraube 121 im Batteriefach 120 und den Kontaktflächen 122' bis 124', ein weiterer Blockkondensator 128, hier in der Speisung des Operationsverstärkers 102, ein DC/DC-Wandler 129 zur Erzeugung von 12 Volt als Spannungserhöhung bei reduzierter Batteriespannung, eine Drosselspule 130 zum 5 Volt DC/DC-Wandler 131 gehörend, ein weiterer Blockkondensator, in der Speisung des Schreib-Lese-Speichers 105. Ebenfalls ist die Lage des Polymers bzw. der Matrix 40 durch einen Pfeil symbolisch angedeutet; der Datenstecker 101 ist stirnseitig ebenso wie der Datenstecker 108 auf der Leiterplatte 1b bündig angeordnet.The printed circuit board 1b, FIG. 9, with the axis A-A drawn in, is equipped on the surface shown with the electrical and electronic components known per se in their functions. The following can be seen: the 20-pin data connector 108, two block capacitors 125 and 126 for supplying the A / D converter, the read / write memory 105, network resistor 127, which serves as the pull-down resistor of the controller, the monocells 122 to 124 with its screw plug 121 in the battery compartment 120 and the contact surfaces 122 'to 124', a further block capacitor 128, here in the supply of the operational amplifier 102, a DC / DC converter 129 for generating 12 volts as a voltage increase with a reduced battery voltage, a choke coil 130 belonging to the 5 volt DC / DC converter 131, a further block capacitor in the supply to the read / write memory 105. The position of the polymer or the matrix 40 is also symbolically indicated by an arrow; Like the data connector 108, the data connector 101 is arranged flush on the printed circuit board 1b.

In Fig. 10 ist die Schaltungsanordnung mit 1a bezeichnet der Fig. 9 von oben betrachtet. Zusätzlich sind hier ersichtlich: Der Analog/Digital-Wandler 103, der Quarzosziallator 106, der Controller 104, ein Blockkondensator 134 in der Speisung des Controllers, einer der beiden Netzwerkwiderstände 135, 136, vgl. Fig. 11, welche als Pull-up Widerstände für den Controller dienen, eine Drossel 139 im 12 Volt DC/DC-Wandler sowie das teilweise dargestellte Gehäuse 100.In Fig. 10, the circuit arrangement designated 1a of Fig. 9 viewed from above. In addition, the following can be seen here: The analog / digital converter 103, the crystal oscillator 106, the controller 104, a block capacitor 134 in the supply to the controller, one of the two network resistors 135, 136, cf. Fig. 11, which as pull-up resistors for the controller serve, a choke 139 in the 12 volt DC / DC converter and the housing 100 shown in part.

In der Fig. 11 sind die bereits in Fig. 9 und 10 dargestellten Komponenten zu sehen; zudem noch ein weiterer Blockkondensator 133, welcher zur Glättung der Referenzspannung im A/D-Wandler dient, ebenso die Kondensatoren 138 und 140 zur Glättung der Speisung; eine Diode 137 dient dem Polaritätsschutz in der Batteriespeisung.11 shows the components already shown in FIGS. 9 and 10; also a further block capacitor 133, which serves to smooth the reference voltage in the A / D converter, as well as capacitors 138 and 140 to smooth the supply; a diode 137 serves to protect the polarity in the battery supply.

Die Verschluss-Schraube 121 presst die Monozellen 122-124 an ihren Kontaktflächen 122'-124' rüttelsicher aufeinander, vgl. Fig. 9. Diese Art der Montage ergibt eine sehr betriebssichere Stromversorgung, da hier nur mit geringen Querbeschleunigungen zu rechnen ist.The locking screw 121 presses the monocells 122-124 against each other at their contact surfaces 122'-124 ', cf. Fig. 9. This type of assembly results in a very reliable power supply, since only minor lateral accelerations are to be expected here.

Als Gehäuse 100 dient ein gezogenes Chromstahl-Normprofil. In ihm ist die gesamte Schaltungsanordnung in einen Polymer eingegossen und im Sinne einer Matrix gehalten.A drawn chrome steel standard profile serves as the housing 100. In it, the entire circuit arrangement is cast in a polymer and held in the sense of a matrix.

Die Kaskadierung nach Fig. 12 findet vor allem bei grösseren Datenmengen Anwendung. Es genügt an sich, identische Datenaufzeichnungsgeräte 1',1'',1‴ mit ihren entsprechenden Schaltungsanordnungen 1a'-1a‴ miteinander zu verbinden. Die charakteristischen Ein- und Ausgänge jeder Schaltungsanordnung sind mit 31-36'' bezeichnet. Sämtliche Controller sind durch dasselbe Taktsignal CL miteinander synchronisiert. Das Startsignal S1 schaltet das Eingangssignal S2 vom Eingang 36 des ersten Geräts 1' zu dessen Speicher; ist dieser voll, so wird durch das am Ausgang 35 erscheinende Signal RF dem Eingang 34' des nächsten Geräts das Eingangssignal S2 in dessen Speicher eingelesen. Auf die gleiche Art können an sich beliebig grosse Kaskaden aufgebaut werden.The cascading according to FIG. 12 is used above all with larger amounts of data. It is sufficient in itself to connect identical data recording devices 1 ', 1' ', 1 ‴ with their corresponding circuit arrangements 1a'-1a ‴. The characteristic inputs and outputs of each circuit arrangement are labeled 31-36 ''. All controllers are synchronized with each other by the same clock signal CL. The start signal S1 switches the input signal S2 from the input 36 of the first device 1 'to its memory; if this is full, then the input signal S2 is read into the memory 34 of the next device by the signal RF appearing at the output 35. Cascades of any size can be built up in the same way.

Bei der Messung physikalischer Grössen sind oft verschiedene Abtastraten gewünscht, da die zeitlichen Verläufe der einzelnen Signale zueinander recht unterschiedlich sind. Die Kaskadierung nach Fig. 13 ermöglicht dies in einfacher Weise. Im Unterschied zur vorher beschriebenen Kaskadierung sind hier die einzelnen Oszillatoren der Controller jeweils individuell gesteuert. Dies erfolgt durch einfache Programmierung des Controllers selbst.Different sampling rates are often desired when measuring physical quantities, since the temporal courses of the individual signals are quite different from one another. The cascading according to FIG. 13 enables this in a simple manner. In contrast to the previously described cascading are here the individual oscillators of the controllers are individually controlled. This is done by simply programming the controller itself.

Es hat sich gezeigt, dass bei sehr hohen Abschuss- und/oder Aufprallbeschleunigungen ein auf der Basis von Quarzoszillatoren getaktetes Gerät funktionsbereit bleibt bis ca. 50'000 g. Die hohen Beschleunigungswerte bewirken jedoch innerhalb der Struktur des Quarzkristalls Ladungsverschiebungen, welche die Konstanz der Schwing-Frequenzen negativ beeinflusst. Überraschenderweise hat es sich gezeigt, dass ein RC-Oszillator, vor allem bei relativ kurzzeitigen Messungen, bessere Werte ergibt, da dessen an sich thermisch bedingte Frequenzunstabilität unabhängig ist von der auftretenden Beschleunigung.It has been shown that at very high launch and / or impact accelerations, a device clocked on the basis of quartz oscillators remains operational up to approx. 50,000 g. However, the high acceleration values cause charge shifts within the structure of the quartz crystal, which negatively influences the constancy of the oscillation frequencies. Surprisingly, it has been shown that an RC oscillator, especially in the case of relatively short-term measurements, gives better values, since its inherently thermally induced frequency instability is independent of the acceleration occurring.

Eine charakteristische Schaltungsanordnung 20, Fig. 14, basiert auf einem handelsüblichen Schmitt-Trigger 21 (TLC555 LinCMOS Timer Warenzeichen der Firma Texas Instruments, USA), welcher durch Kondensatoren und Widerstände 22-30 rückgekoppelt ist. Mit den Widerständen 27 und 28 kann die Schwingkreisfrequenz in engen Grenzen abgestimmt werden.A characteristic circuit arrangement 20, FIG. 14, is based on a commercially available Schmitt trigger 21 (TLC555 LinCMOS timer trademark from Texas Instruments, USA), which is fed back through capacitors and resistors 22-30. The resonant circuit frequency can be tuned within narrow limits with the resistors 27 and 28.

Als Taktfrequenzen für Quarzoszillatoren haben sich für die meisten Messungen solche von 1 bis 24 MHz bewährt. Der RC-Oszillator, Fig. 14, ist auf 1 MHz ausgelegt. Gestartet wird dieser Oszillator ebenfalls beim Anlegen der Speisespannung; das Ausgangssignal CL ist dem Controller 104 zugeleitet.For most measurements, those from 1 to 24 MHz have proven to be the clock frequencies for quartz oscillators. The RC oscillator, Fig. 14, is designed for 1 MHz. This oscillator is also started when the supply voltage is applied; the output signal CL is fed to the controller 104.

Das Datenaufzeichnungsgerät ist vorteilhafterweise mit einer Vergussmasse aus einem kalthärtenden Giessharzsystem (Araldit CY220 bzw. Härter HY842, Warenzeichen der Firma Ciba-Geigy, Basel) ausgegossen. Andere Vergussmassen, beispielsweise mit wärmeableitenden Zusätzen und/oder an sich bekannten Zuschlägen von Füllstoffen und/oder Matrixmaterialien, können je nach Einsatzzweck die mechanischen Eigenschaften des Geräts verbessern; insbesondere hat sich mikrofein gemahlener Dolomit (Microdol, Handelsbezeichnung der A/S Norwegian Talc) mit Anteilen von 200-300 % am Harzgewicht der Vergussmasse bewährt.The data recording device is advantageously cast with a casting compound from a cold-curing cast resin system (Araldit CY220 or hardener HY842, trademark of Ciba-Geigy, Basel). Other casting compounds, for example with heat-dissipating additives and / or known additives of fillers and / or matrix materials, can improve the mechanical properties of the device, depending on the intended use; In particular, microfine ground dolomite (Microdol, trade name of A / S Norwegian Talc) has proven its worth with proportions of 200-300% of the resin weight of the casting compound.

Neben der aufgezeigten Verwendung sind weitere kinetische Signalaufzeichnungen denkbar und zwar zur Auswertung von Aufprallversuchen (Crash-Tests), Untersuchungen an exponierten Stellen (Umwelteinflüsse etc.).In addition to the use shown, further kinetic signal recordings are conceivable, namely for evaluating impact tests (crash tests), investigations at exposed locations (environmental influences, etc.).

Claims (14)

  1. A data recording device for recording electrical signals in bodies which are subject to high mechanical stress, more particularly those which are subjected to high accelerations and/or decelerations, wherein the data of the signals are stored in a battery-powered signal memory before and/or during the mechanical stressing and may be interrogated after the stressing of the body, characterised in that a circuit arrangement (1a) is provided, oriented in the axis (A-A) of the principal mechanical stress and sealed in a polymer and/or in a matrix (40), which has at least one controller (104) controlled by a clock pulse generator (106) and the signal inputs (Dn) of which are passed via an analogue/digital converter (103) and/or via a trigger circuit (118), and in that the output (D) thereof is combined on the one hand with a read/write memory (105) and on the other hand with an interface (108) for the interrogation of the recorded data. (Fig. 1, 5, 10)
  2. A data recording device according to claim 1, characterised in that the circuit arrangement (1a) is sealed in a box-shaped housing (100) and in that the said housing is held in the axis (A-A) of the principal mechanical stress in its end regions in flanges (5, 7) in a positively locking manner and is secured in the longitudinal direction (A-A). (Fig. 1, 10)
  3. A data recording device according to claim 2, characterised in that at least one baffle plate (5) is provided which is mounted in front of at least one supporting flange (7). (Fig. 1)
  4. A data recording device according to claim 3, characterised in that at least one baffle plate (5) and/or a supporting flange (7) are circular in shape, and in that at least one external thread (54) is provided thereon. (Fig. 1, 2, 3).
  5. A data recording device according to claim 2, characterised in that the housing (100) has a hollow section with at least two plane and mutually parallel surfaces. (Fig. 10)
  6. A data recording device according to claim 1, characterised in that the components (101 to 124') of the circuit arrangement (1a) are located solely on the surface or in a printed circuit board (1b), and in that these are enclosed by a polymer (40) of epoxy resin and a filler. (Fig. 9, 10)
  7. A data recording device according to claim 6, characterised in that the components (101 to 124') of the circuit arrangement (1a) respectively located on the two component surfaces of the printed circuit board (1b) have at least approximately the same overall masses, and in that the connecting lines between the components (101 to 124') are predominantly designed as component surfaces. (Fig. 9-11)
  8. A data recording device according to claim 6, characterised in that the oscillator of the clock pulse generator (106) is oriented in the axis (A-A) of the principal mechanical stress and this is congruent with the axis of symmetry of the housing (100). (Fig. 11)
  9. A data recording device according to claim 2, characterised in that a battery compartment (120) is provided in the housing (100) in which at least two battery mono-cells (122, 123) are arranged one behind the other, and in that the contact surfaces (122', 123') thereof are oriented orthogonally to the axis (A-A) of the principal mechanical stress. (Fig. 9, 10)
  10. A data recording device according to claim 1, characterised in that the interface (108) is designed as a data connector. (Fig. 9)
  11. A data recording device according to claim 1 or 10, characterised in that at least two circuit arrangements (1a', 1a'') are connected to one another in cascade manner and synchronously with a single clock pulse signal (CL), the signal (RF) of one circuit arrangement (1a'), indicating a full read/write memory (105), being respectively passed to the start-signal input (34') of the next circuit arrangement (1a'') and all the memory signal inputs (36, 36') being connected to one another. (Fig. 12)
  12. A data recording device according to claim 1 or 10, characterised in that at least two sealed-in circuit arrangements (1a', 1a'') are connected to one another in cascade manner and asynchronously, the signal (RF) of one circuit arrangement (1a'), indicating a full read/write memory (105), being respectively passed to the start-signal input (34') of the next circuit arrangement (1a'') and all the memory signal inputs (36, 36') being connected to one another. (Fig. 12, 13)
  13. A data recording device according to claim 8, characterised in that the oscillator is designed as an RC-oscillator (20). (Fig. 14)
  14. An application of the data recording device according to claim 1 or 13 in missiles for recording ballistic and/or electrical data. (Fig. 1)
EP90201865A 1989-07-21 1990-07-10 Data recording equipment for mechanically highly strained objects and its use Expired - Lifetime EP0409316B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
AT90201865T ATE90153T1 (en) 1989-07-21 1990-07-10 DATA RECORDING DEVICE FOR MECHANICALLY HIGH STRESSED BODIES AND THEIR USE.

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CH2747/89A CH678669A5 (en) 1989-07-21 1989-07-21
CH2747/89 1989-07-21

Publications (2)

Publication Number Publication Date
EP0409316A1 EP0409316A1 (en) 1991-01-23
EP0409316B1 true EP0409316B1 (en) 1993-06-02

Family

ID=4240695

Family Applications (1)

Application Number Title Priority Date Filing Date
EP90201865A Expired - Lifetime EP0409316B1 (en) 1989-07-21 1990-07-10 Data recording equipment for mechanically highly strained objects and its use

Country Status (6)

Country Link
EP (1) EP0409316B1 (en)
AT (1) ATE90153T1 (en)
CH (1) CH678669A5 (en)
DE (1) DE59001604D1 (en)
IL (1) IL95112A0 (en)
NO (1) NO903250L (en)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR1414998A (en) * 1964-10-12 1965-10-22 Aerojet General Co Attitude control system for sounding rocket
US3720167A (en) * 1970-04-16 1973-03-13 R Mainhardt Rotatable rocket having means for preventing flameout due to centrifugal force created during rotation thereof

Also Published As

Publication number Publication date
NO903250D0 (en) 1990-07-20
DE59001604D1 (en) 1993-07-08
EP0409316A1 (en) 1991-01-23
CH678669A5 (en) 1991-10-15
ATE90153T1 (en) 1993-06-15
IL95112A0 (en) 1991-06-10
NO903250L (en) 1991-01-22

Similar Documents

Publication Publication Date Title
DE2705006A1 (en) DATA TRANSFER AND DIGITAL PROCESSING SYSTEM
DE2800645C3 (en) Circuit arrangement for acquiring and converting analog data into digital data
DE1929478B2 (en) PIEZOELECTRIC MEASURING CELL
DE2900480C2 (en)
DE2811725A1 (en) LEVEL INDICATOR
DE3001331A1 (en) Serial transmission of data from and/or to motor vehicle - using microprocessor connected to interface for vehicle sensors and RAM and ROM
EP0409316B1 (en) Data recording equipment for mechanically highly strained objects and its use
WO2001044772A1 (en) Vibration pickup comprising a clamping sleeve
DE3590263C2 (en)
DE3214006A1 (en) DEVICE FOR RESETTING CALCULATIONS
DE1960755A1 (en) Frequency detector
DE4024339C2 (en) Acceleration detector
DE3490472T1 (en) Circuit arrangement of a current-pulse converter with variable time constant
DE102019001769A1 (en) Electric multi-way force sensor and sensor element for the electric multi-way force sensor
DE4007349C2 (en)
DE3714630C2 (en)
EP1109024A2 (en) Method for communication with a built-in sensor, in particular a rotational speed sensor
DE69532259T2 (en) Circuit for a trigger probe
DE3816657C2 (en)
DE3411828A1 (en) LOGIC FOR A TOP VALUE STORAGE
DE1208344B (en) Arrangement for delaying a signal of constant duration and amplitude
DE3800328C2 (en) Projectile with electronic detonator circuit
DE2900192A1 (en) FREQUENCY VOLTAGE CONVERTERS AND VOLTAGE FREQUENCY CONVERTERS AND THEIR USE
EP0233474A2 (en) Device for determining the number of revolutions of a shaft
DE3315420C2 (en)

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

AK Designated contracting states

Kind code of ref document: A1

Designated state(s): AT BE CH DE DK ES FR GB IT LI NL SE

17P Request for examination filed

Effective date: 19910330

17Q First examination report despatched

Effective date: 19920914

GRAA (expected) grant

Free format text: ORIGINAL CODE: 0009210

AK Designated contracting states

Kind code of ref document: B1

Designated state(s): AT BE CH DE DK ES FR GB IT LI NL SE

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: NL

Effective date: 19930602

Ref country code: DK

Effective date: 19930602

Ref country code: FR

Effective date: 19930602

Ref country code: SE

Effective date: 19930602

Ref country code: ES

Free format text: THE PATENT HAS BEEN ANNULLED BY A DECISION OF A NATIONAL AUTHORITY

Effective date: 19930602

Ref country code: BE

Effective date: 19930602

Ref country code: GB

Effective date: 19930602

Ref country code: IT

Free format text: LAPSE BECAUSE OF FAILURE TO SUBMIT A TRANSLATION OF THE DESCRIPTION OR TO PAY THE FEE WITHIN THE PRE;WARNING: LAPSES OF ITALIAN PATENTS WITH EFFECTIVE DATE BEFORE 2007 MAY HAVE OCCURRED AT ANY TIME BEFORE 2007. THE CORRECT EFFECTIVE DATE MAY BE DIFFERENT FROM THE ONE RECORDED.SCRIBED TIME-LIMIT

Effective date: 19930602

REF Corresponds to:

Ref document number: 90153

Country of ref document: AT

Date of ref document: 19930615

Kind code of ref document: T

REF Corresponds to:

Ref document number: 59001604

Country of ref document: DE

Date of ref document: 19930708

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: AT

Effective date: 19930710

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: CH

Effective date: 19930731

Ref country code: LI

Effective date: 19930731

EN Fr: translation not filed
NLV1 Nl: lapsed or annulled due to failure to fulfill the requirements of art. 29p and 29m of the patents act
GBV Gb: ep patent (uk) treated as always having been void in accordance with gb section 77(7)/1977 [no translation filed]

Effective date: 19930602

REG Reference to a national code

Ref country code: CH

Ref legal event code: PL

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: DE

Effective date: 19940401

PLBE No opposition filed within time limit

Free format text: ORIGINAL CODE: 0009261

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: NO OPPOSITION FILED WITHIN TIME LIMIT

26N No opposition filed