EA201700120A1 - Компьютерная система - Google Patents

Компьютерная система

Info

Publication number
EA201700120A1
EA201700120A1 EA201700120A EA201700120A EA201700120A1 EA 201700120 A1 EA201700120 A1 EA 201700120A1 EA 201700120 A EA201700120 A EA 201700120A EA 201700120 A EA201700120 A EA 201700120A EA 201700120 A1 EA201700120 A1 EA 201700120A1
Authority
EA
Eurasian Patent Office
Prior art keywords
microprocessor
rom
external
chip
address space
Prior art date
Application number
EA201700120A
Other languages
English (en)
Other versions
EA038978B1 (ru
Inventor
Павел Николаевич ОСИПЕНКО
Дмитрий Сергеевич КОРОЛЕВ
Константин КРАСИК
Константин Львович ГУРИН
Григорий Юрьевич ХРЕНОВ
Original Assignee
Открытое Акционерное Общество "Байкал Электроникс"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Открытое Акционерное Общество "Байкал Электроникс" filed Critical Открытое Акционерное Общество "Байкал Электроникс"
Publication of EA201700120A1 publication Critical patent/EA201700120A1/ru
Publication of EA038978B1 publication Critical patent/EA038978B1/ru

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/44Arrangements for executing specific programs
    • G06F9/445Program loading or initiating
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Microcomputers (AREA)
  • Stored Programmes (AREA)

Abstract

Изобретение относится к вычислительной технике. Технический результат заключается в оптимизации выполнения программы инициализации из внешнего последовательного ПЗУ путем отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессора. Компьютерная система включает в себя систему на кристалле и внешнее последовательное ПЗУ, причем система на кристалле включает в себя микропроцессор, содержащий по меньшей мере одно микропроцессорное ядро; контроллер внешнего последовательного ПЗУ; устройство прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессора; по меньшей мере одно интерфейсное устройство; по меньшей мере одно устройство внутренней памяти и устройство внутренней коммутации, обеспечивающее взаимодействие между микропроцессором и остальными устройствами системы на кристалле; при этом устройство прямого отображения адресов данных, располагающихся во внешнем последовательном ПЗУ, в адресное пространство микропроцессора содержит регистр считанных данных, регистр адреса и конечный автомат устройства прямого отображения адресов.
EA201700120A 2014-09-30 2015-09-30 Устройство прямого отображения адресов данных, располагающихся во внешнем последовательном пзу, в адресное пространство микропроцессорного ядра, компьютерная система и способ передачи данных EA038978B1 (ru)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
RU2014139279/08A RU2579949C2 (ru) 2014-09-30 2014-09-30 Компьютерная система
PCT/RU2015/000626 WO2016053146A1 (ru) 2014-09-30 2015-09-30 Компьютерная система

Publications (2)

Publication Number Publication Date
EA201700120A1 true EA201700120A1 (ru) 2017-10-31
EA038978B1 EA038978B1 (ru) 2021-11-17

Family

ID=53284988

Family Applications (1)

Application Number Title Priority Date Filing Date
EA201700120A EA038978B1 (ru) 2014-09-30 2015-09-30 Устройство прямого отображения адресов данных, располагающихся во внешнем последовательном пзу, в адресное пространство микропроцессорного ядра, компьютерная система и способ передачи данных

Country Status (3)

Country Link
EA (1) EA038978B1 (ru)
RU (1) RU2579949C2 (ru)
WO (1) WO2016053146A1 (ru)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102016224747A1 (de) * 2016-12-12 2018-06-14 Robert Bosch Gmbh Steuergerät

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5546546A (en) * 1994-05-20 1996-08-13 Intel Corporation Method and apparatus for maintaining transaction ordering and arbitrating in a bus bridge
US5535360A (en) * 1994-08-31 1996-07-09 Vlsi Technology, Inc. Digital computer system having an improved direct-mapped cache controller (with flag modification) for a CPU with address pipelining and method therefor
US6601167B1 (en) * 2000-01-14 2003-07-29 Advanced Micro Devices, Inc. Computer system initialization with boot program stored in sequential access memory, controlled by a boot loader to control and execute the boot program
JP2004334486A (ja) * 2003-05-07 2004-11-25 Internatl Business Mach Corp <Ibm> ブートコードを用いた起動システム、及び起動方法
KR100693924B1 (ko) * 2005-01-31 2007-03-12 삼성전자주식회사 고속 직렬 인터페이스를 이용하는 부팅 시스템 및 부팅 방법

Also Published As

Publication number Publication date
WO2016053146A1 (ru) 2016-04-07
WO2016053146A8 (ru) 2016-07-28
RU2014139279A (ru) 2015-05-27
RU2579949C2 (ru) 2016-04-10
EA038978B1 (ru) 2021-11-17

Similar Documents

Publication Publication Date Title
JP1663358S (ja) 電子計算機用データ入力機
MY182446A (en) Region identifying operation for identfying region of a memory attribute unit corresponding to a target memory address
TW201612909A (en) Semiconductor memory device, memory controller and memory system
WO2014206356A3 (en) System and method for extended peripheral component interconnect express fabrics
CA2953788C (en) Automated code lockdown to reduce attack surface for software
MY176723A (en) Data processing apparatus and method using secure domain and less secure domain
GB2533256A (en) Data processing systems
BR112017016219A2 (pt) rastreamento de fluxo de dados através de monitoramento de memória
BR112016002054A2 (pt) dados de proteção na memória de um produto consumível
GB2528600A (en) Handling and routing interrupts to virtual processors
WO2014028109A3 (en) Memory sharing via a unified memory architecture
GB2508533A (en) Instruction and logic to provide vector scatter-op and gather-op functionality
GB2555340A (en) Protection of sensitive data
JP2016027701A5 (ja) 半導体装置
GB2520856A (en) Enabling Virtualization of a processor resource
EP2498183A3 (en) Protecting guest virtual machine memory
TW201612910A (en) Semiconductor memory device
EP2519882A4 (en) VIRTUALIZATION OF CHIP ACTIVATIONS
WO2014150815A3 (en) System and method to dynamically determine a timing parameter of a memory device
WO2014182314A3 (en) Acceleration of memory access
RU2015134102A (ru) Общий способ построения виртуального pci-устройства и виртуального mmio-устройства
EP2790108A3 (en) Information processing apparatus, memory control device, data transfer control method, and data transfer control program
MX2017007060A (es) Método para acceder a los datos en una memoria en una dirección no alineada.
WO2016118031A3 (en) Computer security systems and methods using hardware-accelerated access to guest memory from below the operating system
JP2018502425A5 (ru)