DE69715345T2 - Eine integrierte Schaltung mit einer TAP (Testzugriffport) Steuerungsvorrichtung - Google Patents

Eine integrierte Schaltung mit einer TAP (Testzugriffport) Steuerungsvorrichtung

Info

Publication number
DE69715345T2
DE69715345T2 DE69715345T DE69715345T DE69715345T2 DE 69715345 T2 DE69715345 T2 DE 69715345T2 DE 69715345 T DE69715345 T DE 69715345T DE 69715345 T DE69715345 T DE 69715345T DE 69715345 T2 DE69715345 T2 DE 69715345T2
Authority
DE
Germany
Prior art keywords
tap
control device
integrated circuit
access port
test access
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE69715345T
Other languages
English (en)
Other versions
DE69715345D1 (de
Inventor
Robert Warren
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics Ltd Great Britain
Original Assignee
STMicroelectronics Ltd Great Britain
SGS Thomson Microelectronics Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics Ltd Great Britain, SGS Thomson Microelectronics Ltd filed Critical STMicroelectronics Ltd Great Britain
Application granted granted Critical
Publication of DE69715345D1 publication Critical patent/DE69715345D1/de
Publication of DE69715345T2 publication Critical patent/DE69715345T2/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3185Reconfiguring for testing, e.g. LSSD, partitioning
    • G01R31/318533Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
    • G01R31/318572Input/Output interfaces
DE69715345T 1996-10-31 1997-10-20 Eine integrierte Schaltung mit einer TAP (Testzugriffport) Steuerungsvorrichtung Expired - Fee Related DE69715345T2 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
GBGB9622687.3A GB9622687D0 (en) 1996-10-31 1996-10-31 An integrated circuit with tap controller

Publications (2)

Publication Number Publication Date
DE69715345D1 DE69715345D1 (de) 2002-10-17
DE69715345T2 true DE69715345T2 (de) 2003-07-31

Family

ID=10802230

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69715345T Expired - Fee Related DE69715345T2 (de) 1996-10-31 1997-10-20 Eine integrierte Schaltung mit einer TAP (Testzugriffport) Steuerungsvorrichtung

Country Status (5)

Country Link
US (1) US6088822A (de)
EP (1) EP0840217B1 (de)
JP (1) JP3998303B2 (de)
DE (1) DE69715345T2 (de)
GB (1) GB9622687D0 (de)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9622686D0 (en) * 1996-10-31 1997-01-08 Sgs Thomson Microelectronics A test port controller and a method of effecting communication using the same
KR100269299B1 (ko) * 1997-07-14 2000-10-16 윤종용 데이터패쓰(dq)수감소회로및감소방법과이를이용한반도체장치
US6606122B1 (en) * 1997-09-29 2003-08-12 California Institute Of Technology Single chip camera active pixel sensor
GB9810512D0 (en) 1998-05-15 1998-07-15 Sgs Thomson Microelectronics Detecting communication errors across a chip boundary
US6243842B1 (en) * 1998-06-08 2001-06-05 Stmicroelectronics, Inc. Method and apparatus for operating on a memory unit via a JTAG port
GB9818377D0 (en) * 1998-08-21 1998-10-21 Sgs Thomson Microelectronics An integrated circuit with multiple processing cores
KR100307626B1 (ko) 1998-08-31 2001-11-30 윤종용 디램과버퍼메모리를갖는메모리로직복합집적회로장치
GB9907254D0 (en) * 1999-03-29 1999-05-26 Sgs Thomson Microelectronics Synchronous data adaptor
US6560663B1 (en) * 1999-09-02 2003-05-06 Koninklijke Philips Electronics N.V. Method and system for controlling internal busses to prevent bus contention during internal scan testing
US8176296B2 (en) 2000-10-26 2012-05-08 Cypress Semiconductor Corporation Programmable microcontroller architecture
US6823282B1 (en) * 2000-10-26 2004-11-23 Cypress Semiconductor Corporation Test architecture for microcontroller providing for a serial communication interface
US7168032B2 (en) * 2000-12-15 2007-01-23 Intel Corporation Data synchronization for a test access port
US7308608B1 (en) 2002-05-01 2007-12-11 Cypress Semiconductor Corporation Reconfigurable testing system and method
DE60323851D1 (de) 2003-12-17 2008-11-13 St Microelectronics Res & Dev TAP Multiplexer
US7284172B2 (en) * 2004-04-30 2007-10-16 International Business Machines Corporation Access method for embedded JTAG TAP controller instruction registers
DE102004028632B4 (de) * 2004-06-15 2016-08-04 Infineon Technologies Ag Halbleiter-Chip
US8085067B1 (en) 2005-12-21 2011-12-27 Cypress Semiconductor Corporation Differential-to-single ended signal converter circuit and method
US7519754B2 (en) * 2005-12-28 2009-04-14 Silicon Storage Technology, Inc. Hard disk drive cache memory and playback device
US20070147115A1 (en) * 2005-12-28 2007-06-28 Fong-Long Lin Unified memory and controller
DE102006016303B4 (de) * 2006-04-06 2015-06-18 Infineon Technologies Ag Untergeordnete Testschnittstelle
US7949915B2 (en) * 2007-12-04 2011-05-24 Alcatel-Lucent Usa Inc. Method and apparatus for describing parallel access to a system-on-chip
US7962885B2 (en) * 2007-12-04 2011-06-14 Alcatel-Lucent Usa Inc. Method and apparatus for describing components adapted for dynamically modifying a scan path for system-on-chip testing
US7958479B2 (en) * 2007-12-04 2011-06-07 Alcatel-Lucent Usa Inc. Method and apparatus for describing and testing a system-on-chip
US7917671B2 (en) * 2007-12-18 2011-03-29 Nvidia Corporation Scalable port controller architecture supporting data streams of different speeds
US7954022B2 (en) * 2008-01-30 2011-05-31 Alcatel-Lucent Usa Inc. Apparatus and method for controlling dynamic modification of a scan path
US7958417B2 (en) * 2008-01-30 2011-06-07 Alcatel-Lucent Usa Inc. Apparatus and method for isolating portions of a scan path of a system-on-chip
US9003369B2 (en) 2011-08-31 2015-04-07 Nvidia Corporation HDMI-muxed debug port methods and apparatuses
CN111665432B (zh) * 2020-05-22 2022-10-25 中国人民解放军国防科技大学 芯片引脚复用模块的验证方法、装置、设备及存储介质

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5228039A (en) * 1990-05-09 1993-07-13 Applied Microsystems Corporation Source-level in-circuit software code debugging instrument
EP0636976B1 (de) * 1993-07-28 1998-12-30 Koninklijke Philips Electronics N.V. Mikrokontroller mit hardwaremässiger Fehlerbeseitigungsunterstützung nach dem Boundary-Scanverfahren
US5428624A (en) * 1993-10-12 1995-06-27 Storage Technology Corporation Fault injection using boundary scan
EP0652516A1 (de) * 1993-11-03 1995-05-10 Advanced Micro Devices, Inc. Integrierter Mikroprozessor
JP2752592B2 (ja) * 1994-12-28 1998-05-18 日本ヒューレット・パッカード株式会社 マイクロプロセッサ、マイクロプロセッサ−デバッグツール間信号伝送方法及びトレース方法
GB9617033D0 (en) * 1996-08-14 1996-09-25 Int Computers Ltd Diagnostic memory access

Also Published As

Publication number Publication date
JP3998303B2 (ja) 2007-10-24
EP0840217A1 (de) 1998-05-06
US6088822A (en) 2000-07-11
GB9622687D0 (en) 1997-01-08
JPH10253719A (ja) 1998-09-25
EP0840217B1 (de) 2002-09-11
DE69715345D1 (de) 2002-10-17

Similar Documents

Publication Publication Date Title
DE69715345D1 (de) Eine integrierte Schaltung mit einer TAP (Testzugriffport) Steuerungsvorrichtung
DE69621420D1 (de) Halbleiteranordnung mit Modusregistersteuerschaltung
DE69531236D1 (de) Steuerschaltung für eine leitungsabschlusseinrichtung
DE69722403T2 (de) Banknote mit einer integrierten Schaltung
DE59504925D1 (de) Gerät mit einer elektrischen schaltungsanordnung
DE69732960D1 (de) Integrierte schaltung mit einer ersten und zweiten taktdomäne und prüfvorrichtung für eine solche schaltung
DE69508183D1 (de) Steuerschaltungsvorrichtung
DE69423132D1 (de) Lichtventilvorrichtung mit Fehlererkennungsschaltung
FR2714528B1 (fr) Structure de test de circuit intégré.
DE69414960T2 (de) Halbleiterspeichergerät zur Ausführung einer Speicherprüfung
DE69517072T2 (de) Halbleiter-Speichereinrichtung-Prüfschaltung mit Datenverschlüsslungfunktion
DE69116663D1 (de) Integrierter Schaltkreis mit Peripherieprüfungssteuerung
DE69531657D1 (de) Integrierte Schaltung mit Prüfungspfad
DE69312939D1 (de) Integrierte Schaltung mit bidirektionnellem Anschlussstift
DE69705078T2 (de) Steuervorrichtung für eine ZVS-Schaltung
DE69739562D1 (de) Elektronisches Gerät mit Ablauffolgeplanungsfunktion
DE59912971D1 (de) Integrierte Schaltung mit einer Selbsttesteinrichtung
DE69517758D1 (de) Prüfung einer integrierten Schaltungsanordnung
DE69327858D1 (de) Halbleiterspeichergerät mit einer Prüfschaltung
DE69925418D1 (de) Verschlusseinrichtung für eine feuerwaffe mit einer elektronischen abzugsvorrichtung
DE69927450D1 (de) Halbleitereinrichtung mit einer Prüfschaltung
DE69121612D1 (de) Halbleiterintegrierte Schaltungsvorrichtung mit einer Prüfschaltung
DE29611389U1 (de) Wertchipkarte mit mehr als einer Funktion
DE59708290D1 (de) Einstellvorrichtung an einer Karde
DE69727904D1 (de) Integrierter Schaltkreis für Regeleinrichtung

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee