DE2935847C2 - Eingabe/Ausgabe-Logik für einen Mikrocomputer - Google Patents

Eingabe/Ausgabe-Logik für einen Mikrocomputer

Info

Publication number
DE2935847C2
DE2935847C2 DE19792935847 DE2935847A DE2935847C2 DE 2935847 C2 DE2935847 C2 DE 2935847C2 DE 19792935847 DE19792935847 DE 19792935847 DE 2935847 A DE2935847 A DE 2935847A DE 2935847 C2 DE2935847 C2 DE 2935847C2
Authority
DE
Germany
Prior art keywords
data
bit
register
input
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE19792935847
Other languages
German (de)
English (en)
Other versions
DE2935847A1 (de
Inventor
Stanley Edward Round Rock Tex. Groves
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Motorola Solutions Inc
Original Assignee
Motorola Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US05/939,742 external-priority patent/US4361876A/en
Priority claimed from US05/939,743 external-priority patent/US4346452A/en
Priority claimed from US05/939,744 external-priority patent/US4222116A/en
Application filed by Motorola Inc filed Critical Motorola Inc
Publication of DE2935847A1 publication Critical patent/DE2935847A1/de
Application granted granted Critical
Publication of DE2935847C2 publication Critical patent/DE2935847C2/de
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4904Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using self-synchronising codes, e.g. split-phase codes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Communication Control (AREA)
  • Information Transfer Systems (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
DE19792935847 1978-09-05 1979-09-05 Eingabe/Ausgabe-Logik für einen Mikrocomputer Expired DE2935847C2 (de)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US05/939,742 US4361876A (en) 1978-09-05 1978-09-05 Microcomputer with logic for selectively disabling serial communications
US05/939,743 US4346452A (en) 1978-09-05 1978-09-05 NRZ/Biphase microcomputer serial communication logic
US05/939,744 US4222116A (en) 1978-09-05 1978-09-05 Digital logic for separating data and clock in Manchester-encoded data

Publications (2)

Publication Number Publication Date
DE2935847A1 DE2935847A1 (de) 1980-03-13
DE2935847C2 true DE2935847C2 (de) 1987-02-05

Family

ID=27420694

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19792935847 Expired DE2935847C2 (de) 1978-09-05 1979-09-05 Eingabe/Ausgabe-Logik für einen Mikrocomputer

Country Status (5)

Country Link
DE (1) DE2935847C2 (US07488766-20090210-C00029.png)
FR (1) FR2435758B1 (US07488766-20090210-C00029.png)
GB (1) GB2029172B (US07488766-20090210-C00029.png)
MY (1) MY8500476A (US07488766-20090210-C00029.png)
SG (1) SG16684G (US07488766-20090210-C00029.png)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2768520B2 (ja) * 1989-02-17 1998-06-25 ローベルト ボツシユ ゲゼルシヤフト ミツト ベシユレンクテル ハフツング ネツトワークインターフエース
FR2706650B1 (fr) * 1993-06-11 1995-08-04 Renault Procédé de décodage de l'en-tête d'un message de communication.
JP7070496B2 (ja) 2019-04-24 2022-05-18 オムロン株式会社 シリアルデータ通信装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3699525A (en) * 1970-11-27 1972-10-17 Honeywell Inf Systems Use of control words to change configuration and operating mode of a data communication system
US4071887A (en) * 1975-10-30 1978-01-31 Motorola, Inc. Synchronous serial data adaptor

Also Published As

Publication number Publication date
DE2935847A1 (de) 1980-03-13
GB2029172B (en) 1982-12-22
FR2435758B1 (fr) 1986-08-22
MY8500476A (en) 1985-12-31
FR2435758A1 (fr) 1980-04-04
GB2029172A (en) 1980-03-12
SG16684G (en) 1985-02-15

Similar Documents

Publication Publication Date Title
DE2913288C2 (de) Multiprozessoranlage mit einer Vielzahl von Prozessorbausteinen
DE3043894C2 (US07488766-20090210-C00029.png)
EP0039036B1 (de) Datenübertragungssystem
DE3852143T2 (de) Serieller Datenprozessor zur Übertragung schneller Daten.
EP0006164B1 (de) Multiprozessorsystem mit gemeinsam benutzbaren Speichern
DE1299145B (de) Schaltungsanordnung zum Steuern von peripheren Ein- und Ausgabegeraeten von Datenverarbeitungssystemen
DE69129840T2 (de) Nachrichtensteuerungsverfahren für ein datenkommunikationssystem
DE3789728T2 (de) Serieller Datenbus für verschiedene Betriebsarten (SCI, SPI und gepufferte SPI) und Verfahren für serielle Peripherieschnittstelle in einem seriellen Datenbus.
EP0214474B1 (de) Verfahren und Schaltungsanordnung zum Ubertragen von Datensignalen zwischen über ein Ringleitungssystem miteinander verbundenen Steuereinrichtungen
EP0509114B1 (de) Verfahren zum Übertragen von Daten an mehrere Datenstationen
DE2935847C2 (de) Eingabe/Ausgabe-Logik für einen Mikrocomputer
DE2707820C3 (de) Datenverarbeitungsanlage
DE68920028T2 (de) Verfahren und Vorrichtung zum Vielfachzugriff mit zyklischer Reservierung in einem Kommunikationssystem.
EP1370952B1 (de) Kommunikationsverfahren zur realisierung von ereigniskanälen in einem zeitgesteuerten kommunikationssystem
DE2423195A1 (de) Wartungsvorrichtung
EP0009600B1 (de) Verfahren und Schnittstellenadapter zum Durchführen von Wartungsoperationen über eine Schnittstelle zwischen einem Wartungsprozessor und einer Mehrzahl einzeln zu prüfender Funktionseinheiten eines datenverarbeitenden Systems
EP0215276B1 (de) Verfahren und Schaltungsanordnung zum Übertragen von Datensignalen an eine Gruppe von zu einem Ringleitungssystem gehörenden Steuereinrichtungen
EP0214475B1 (de) Schaltungsanordnung zum Übertragen von Datensignalen zwischen über ein Ringleitungssystem miteinander verbundenen Steuereinrichtungen
DE2702055A1 (de) Datenuebertragungssystem
DE19846914C2 (de) Datenbus und Verfahren zum Kommunizieren zweier Baugruppen mittels eines solchen Datenbusses
DE3202824A1 (de) Verfahren und anordnung zur synchronisierung einer in eine datenleitung geschalteten station
DE3427350C2 (US07488766-20090210-C00029.png)
EP0214473B1 (de) Schaltungsanordnung zum Übertragen von Datensignalen zwischen, über ein Ringleitungssystem miteinander verbundenen Steuereinrichtungen
DE2846487A1 (de) Datenverarbeitungssystem
DE3107871C2 (de) Verfahren und Schaltungsanordnung zur Steuerung des Datentransports zwischen einzelnen Funktionseinheiten einer Datenverarbeitungsanlage

Legal Events

Date Code Title Description
8110 Request for examination paragraph 44
D2 Grant after examination
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee