DE2915944A1 - METHOD FOR GENERATING ELECTRICAL SIGNALS AND ARRANGEMENT FOR CARRYING OUT THE METHOD - Google Patents

METHOD FOR GENERATING ELECTRICAL SIGNALS AND ARRANGEMENT FOR CARRYING OUT THE METHOD

Info

Publication number
DE2915944A1
DE2915944A1 DE19792915944 DE2915944A DE2915944A1 DE 2915944 A1 DE2915944 A1 DE 2915944A1 DE 19792915944 DE19792915944 DE 19792915944 DE 2915944 A DE2915944 A DE 2915944A DE 2915944 A1 DE2915944 A1 DE 2915944A1
Authority
DE
Germany
Prior art keywords
signals
memory
read
devices
arrangement
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
DE19792915944
Other languages
German (de)
Inventor
Clive Johnson Beckwith
Charles Edward Dingle
Philip Wright
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
General Electric Co
Original Assignee
General Electric Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by General Electric Co filed Critical General Electric Co
Publication of DE2915944A1 publication Critical patent/DE2915944A1/en
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M1/00Substation equipment, e.g. for use by subscribers
    • H04M1/26Devices for calling a subscriber
    • H04M1/30Devices which can set up and transmit only one digit at a time
    • H04M1/50Devices which can set up and transmit only one digit at a time by generating or selecting currents of predetermined frequencies or combinations of frequencies
    • H04M1/505Devices which can set up and transmit only one digit at a time by generating or selecting currents of predetermined frequencies or combinations of frequencies signals generated in digital form
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J1/00Frequency-division multiplex systems
    • H04J1/02Details
    • H04J1/06Arrangements for supplying the carrier waves ; Arrangements for supplying synchronisation signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Time-Division Multiplex Systems (AREA)

Description

THE GENERAL ELECTRIC COMPANY LIMITED, Wembley, Großbritannien THE GENERAL ELECTRIC COMPANY LIMITED , Wembley, UK

Verfahren zur Erzeugung von elektrischen Signalen und Anordnung zur Durchführung des VerfahrensMethod for generating electrical signals and arrangement for carrying out the method

Die Erfindung betrifft ein Verfahren zur Erzeugung von elektrischen Signalen und eine Anordnung zur Durchführung des Verfahrens .The invention relates to a method for generating electrical Signals and an arrangement for carrying out the method .

Die der Erfindung zugrundeliegende Aufgabe wird darin gesehen, ein Verfahren zur Erzeugung von elektrischen Signalen und eine Anordnung zur Durchführung des Verfahrens zu schaffen, mit welchen eine Vielzahl von elektrischen Signalen bestimmter Art unter Ausnutzung von Digitaltechniken erzeugt werden kann.The object underlying the invention is seen in a method for generating electrical signals and a To create an arrangement for carrying out the method, with which a large number of electrical signals of a certain type can be generated using digital techniques.

Diese Aufgabe wird erfindungsgemäß durch den Gegenstand des Patentanspruches 1 gelöst. Weitere Ausgestaltungen der Erfindung ergeben sich aus den Unteransprüchen.This object is achieved according to the invention by the subject matter of claim 1. Further refinements of the invention result from the subclaims.

Die Erfindung schafft ein Verfahren zur Erzeugung von elektrischen Signalen, insbesondere einer Vielzahl von elektrischen Signalen solcher Art, daß die Signale unterschiedliche, periodisch sich wiederholende Wellenformen haben. Insbesondere, jedoch nicht ausschließlich haben diese Signale unterschiedliche Grundfrequenzen.The invention provides a method for generating electrical Signals, in particular a plurality of electrical signals of such a type that the signals are different, periodic have repetitive waveforms. In particular, but not exclusively, these signals are different Fundamental frequencies.

Nach einer Ausführungsform der Erfindung wird bei der Erzeugung einer Vielzahl elektrischer Signale der erwähnten Art eine Vielzahl von Speicherplätzen eines Festspeichers (ROM) zyklisch adressiert, wobei jeder Speicherplatz eine Vielzahl von Stellenwerten speichert, so daß der Festspeicher eine Vielzahl von Digitalsignalen als Ergebnis seiner Adressierung gemäß vorstehender Erläuterung liefert; die angeforderten Ausgangssignale werden durch individuelle Einrichtungen abgegeben, welche durch die Digitalsignale gesteuert werden.According to one embodiment of the invention, when generating a plurality of electrical signals of the type mentioned a plurality of memory locations of a read-only memory (ROM) cyclically addressed, each memory location having a plurality of place values, so that the read-only memory stores a plurality of digital signals as a result of its addressing delivers as explained above; the requested output signals are given by individual devices, which are controlled by the digital signals.

909845/0761 ORIGINAL INSPECTED909845/0761 ORIGINAL INSPECTED

- 5 - 79159 4- 5 - 79159 4

Jede der individuellen Einrichtungen kann ein Halteglied (latch) aufweisen, das so aufgebaut ist, daß es periodisch einen Zustand annimmt, der von dem steuernden Stellenwert zu der betreffenden Zeit abhängt. Wenn die durch die Halteglieder abgegebenen Digitalsignale unterschiedliche Grundfrequenzen haben, können diese Signale gefiltert werden, um eine Vielzahl von Schwingungen mit unterschiedlichen Frequenzen abzuleiten.Each of the individual devices may have a latch which is configured to be periodic assumes a state that depends on the controlling value at the relevant time. When the through the holding links output digital signals have different fundamental frequencies, these signals can be filtered to to derive a multitude of vibrations with different frequencies.

Gemäß einer anderen Ausführungsform der Erfindung weist die Anordnung zur Erzeugung einer Vielzahl von elektrischen Signalen einen Festspeicher mit Speicherplätzen für eine Vielzahl von Digitalwörtern auf, eine Einrichtung zum zyklischen Adressieren der Speicherplätze sowie eine Vielzahl von Einrichtungen, die derart angeordnet sind, daß ein elektrisches Impulssignal von entsprechenden Stellen der aus dem Festspeicher infolge dessen Adressierung gelesenen Wörter abgeleitet wird; die Vielzahl von Einrichtungen ist dabei derart angeordnet, daß sie auf unterschiedliche der aus dem Festspeicher gelesenen Wörter ansprechen, wobei die Wörter so gewählt sind, daß die Vielzahl der Impulssignale, die von den Einrichtungen abgegeben werden, unterschiedliche Grundfrequenzen haben.According to another embodiment of the invention, the arrangement for generating a plurality of electrical signals has a read-only memory with storage locations for a plurality of digital words, a device for cyclic addressing of the storage locations and a plurality of devices which are arranged in such a way that an electrical pulse signal from corresponding positions of the words read from the read-only memory as a result of its addressing is derived; the plurality of devices is arranged in such a way that they respond to different words read from the read-only memory, the words being selected so that the plurality of pulse signals emitted by the devices have different fundamental frequencies.

Jede der Vielzahl von Einrichtungen weist ein Halteglied auf, das periodisch einen Zustand bzw. eine Bedingung annimmt, die von dem steuernden Stellenwert zu der betreffenden Zeit abhängt .Each of the plurality of devices has a holding member that periodically assumes a state or condition that depends on the controlling value at the relevant time.

Die Anordnung kann auch eine Vielzahl von Filter enthalten, die jeweils derart vorgesehen sind, daß sie Schwingungen mit unterschiedlichen Frequenzen aus den Impulssignalen auswählen, welche von der Vielzahl von Einrichtungen zugeführt werden.The arrangement can also contain a plurality of filters, each provided in such a way that they vibrate with select different frequencies from the pulse signals supplied from the plurality of devices.

In einer Anordnung zur Signalerzeugung, die eine gewisse Redundanz zum Schütze gegenüber einem Fehler der Ausrüstung aufweist, können zwei ähnliche Sätze der Vorrichtung vorgesehenIn a signal generation arrangement that has a certain redundancy To protect against failure of the equipment, two similar sets of the device can be provided

909845/07ßt ;;■· . ORIGINAL INSPECTED909845/07 t ;; ■ ·. ORIGINAL INSPECTED

?. 9 Ί b 9 4 4 ?. 9 Ί b 9 4 4

sein, wie sie vorstehend im vorletzten Absatz beschrieben ist, zusammen mit einer Einrichtung, die sicherstellt, daß die beiden Sätze synchron arbeiten, (d.h. die beiden der Speisung entsprechenden Signale haben die gleiche Frequenz und das gleiche Phasenverhältnis); außerdem ist eine Schalteinrichtung bzw. Torschaltung vorgesehen, um die entsprechenden, von den zv/ei Sätzen gelieferten Signale zu kombinieren. as described in the penultimate paragraph above, together with a device to ensure that the two sets work synchronously, (i.e. the two signals corresponding to the supply have the same frequency and the same phase relationship); In addition, a switching device or gate circuit is provided to switch the corresponding, to combine signals supplied by the two / one sets.

Die Torschaltung kann eine Vielzahl von Oder-Gliedern aufweisen, von denen jedes Oder-Glied bei Nichtvorliegen eines Fehlers in der Anlage zwei entsprechende Signale kombiniert, die von den beiden Sätzen an Vorrichtungen geliefert werden. Die Anordnung kann auch eine Vielzahl von Filter aufweisen, die so aufgebaut bzw. angeordnet sind, daß sie Schwingungen unterschiedlicher Frequenzen aus den von der Torschaltung gelieferten ImpulsSignalen auswählen.The gate circuit can have a large number of OR elements, each of which OR elements in the absence of an error combines two corresponding signals in the system, which are supplied to devices by the two sets. the The arrangement can also have a plurality of filters which are constructed or arranged in such a way that they vibrate differently Select frequencies from the pulse signals supplied by the gate circuit.

Die erfindungsgemäße Anordnung zur Erzeugung einer Vielzahl von Schwingungen, die unterschiedliche Frequenzen haben und zur Verwendung als Träger und anderer Signale in einem Telefonsystem mit Träger geeignet sind, stellt eine Ausführungsform der Erfindung dar.The arrangement according to the invention for generating a large number of vibrations which have different frequencies and are suitable for use as carriers and other signals in a carrier telephone system, provides one embodiment of the invention.

Im folgenden werden bevorzugte Ausführungsformen der Anordnung zur Erzeugung einer Vielzahl elektrischer Signale anhand der Zeichnung zur Erläuterung weiterer Merkmale beschrieben. Es zeigen:In the following, preferred embodiments of the arrangement for generating a plurality of electrical signals are based on the drawing to explain further features. Show it:

Fig. 1 eine schematische Darstellung der Schaltung der Anordnung, Fig. 1 is a schematic representation of the circuit of the arrangement,

Fig. 2 weitere Einzelheiten der Anordnung nach Fig. 1 undFIG. 2 shows further details of the arrangement according to FIGS. 1 and

Fig. 3 Einzelheiten eines anderen Teils der Schaltung nach Fig. 1.FIG. 3 shows details of another part of the circuit of FIG. 1.

9 (i S 8 4 5 / 0 7 G 19 (i S 8 4 5/0 7 G 1

QBIGINAL /NSPECTEDQBIGINAL / NSPECTED

In Fig. Λ sind in der oberen und unteren Hälfte zwei identische Generatoren dargestellt, die jeweils gemäß der Erfindung aufgebaut sind und zur'Abgabe identischer Ausgangssignale dienen. Im folgenden wird vorerst der in der unteren Hälfte von Fig. 1 dargestellte Generator betrachtet.In Fig. Λ two identical generators are shown in the upper and lower halves, each constructed according to the invention and used for the delivery of identical output signals. In the following, the generator shown in the lower half of FIG. 1 will first be considered.

Der Betrieb des unter Bezugnahme auf Fig. 1 zu beschreibenden Generators wird durch eine Taktimpulsquelle 1 gesteuert, die mit einer Nennfrequenz von 3,72 MHz arbeitet. Das Signal der Taktimpulsquelle 1 wird über eine Leitung 2 abgegeben und hat eine Impulsform mit einem Signal/Nullpegel-Verhältnis bzw. Tastverhältnis von 1:1 \md eine Frequenz von 4 kHz.The operation of the generator to be described with reference to FIG. 1 is controlled by a clock pulse source 1 which operates with a nominal frequency of 3.72 MHz. The signal from the clock pulse source 1 is output via a line 2 and has a pulse shape with a signal / zero level ratio or duty cycle of 1: 1 \ md a frequency of 4 kHz.

Die Ausgangssignale, die von den ersten vier Stufen eines Zählers 4 über Leitungen 6, 7, 8 und 9 zusammen mit dem Ausgangssignal auf der Leitung 5 abgegeben werden, werden zyklisch verwendet, um dreißig Speicherplätze eines Festwertspeichers 10, im folgenden ROM bezeichnet, zu adressieren; dabei ist zu beachten, daß zweiunddreißig, d.h. 2? unterschiedliche Kombinationen von fünf Binärsignalen möglich sind, obgleich zwei dieser Kombinationen in der vorliegenden Anordnung nicht benutzt werden. Jeder einzelne Speicherplatz des ROM 10 wird somit mit einer Frequenz von 4 kHz adressiert.The output signals which are emitted by the first four stages of a counter 4 via lines 6, 7, 8 and 9 together with the output signal on line 5 are used cyclically to address thirty memory locations of a read-only memory 10, hereinafter referred to as ROM ; it should be noted that thirty-two, ie 2? different combinations of five binary signals are possible, although two of these combinations are not used in the present arrangement. Each individual memory location of the ROM 10 is thus addressed with a frequency of 4 kHz.

Jeder Speicherplatz des ROM 10, der bekannte Form hat, kann ein vierstelliges Binärwort speichern* Diese Wörter, die in Spalten der Reihe nach angeordnet sind, in welcher sie adressiert werden, ist in der folgenden Tabelle zusammen mit dem Stellenwert (in Klammern) des Signals gezeigt, das über die Leitung 5 zugeführt wird, da jede Wortstelle adressiert ist:Any memory location of the ROM 10 that is of known form can store a four-digit binary word * These words contained in Columns are arranged in the order in which they are addressed is in the following table together with the Position shown (in brackets) of the signal that is fed in via line 5, since each word position is addressed:

909845/0761909845/0761

ORIGINAL INSPECTEDORIGINAL INSPECTED

(O) 1010 (0) 1111 (1) 1011(O) 1010 (0) 1111 (1) 1011

(0) 1100 (0) 1001 (1) 1000(0) 1100 (0) 1001 (1) 1000

(0) 1010 (0) 1010 (1) 1110(0) 1010 (0) 1010 (1) 1110

(0) 1001 (0) 1100 (1) 1000(0) 1001 (0) 1100 (1) 1000

(0) 1111 (0) 1010 (1) 1011(0) 1111 (0) 1010 (1) 1011

(0) 0000 (1) 0001 (1) 0100(0) 0000 (1) 0001 (1) 0100

(0) 0011 (1) 0111 (1) 0010(0) 0011 (1) 0111 (1) 0010

(0) 0101 (1) 0001 (1) 0001(0) 0101 (1) 0001 (1) 0001

(0) 0011 (1) 0010 (1) 0111(0) 0011 (1) 0010 (1) 0111

(0) 0000 (1) 1100 (1) 0001(0) 0000 (1) 1100 (1) 0001

Nachdem ein Speicherplatz des ROM 10 in der vorstehend beschriebenen Weise adressiert wurde, werden vier Binärsignale, welche jeweils vier Stellen des gespeicherten Wortes repräsentieren, über Leitungen 11 bis 14 abgegeben. Vier bistabile Halteglieder 15 bis 18 vom D-Typ sprechen auf die Signale auf den Leitungen 11 bis 14 an. Jedes dieser Halteglieder verbleibt in dem Zustand, in welchen es vorher gesetzt wurde, und kann seinen Zustand, der durch den aus dem ROM 10 gelesenen Steuerstellenwert bestimmt ist (d.h. in Abhängigkeit von einem Signal auf einer entsprechenden Leitung 11, 12, 13 oder 14), nur nach Auftreten eines ins Negative gehenden Übergangs des Signals auf der Leitung 2 ändern. Ein ähnliches Halteglied 19 spricht auf das Signal der Leitung 5 an.Having a location of the ROM 10 in the above-described Was addressed in a manner, four binary signals, each representing four digits of the stored word, delivered via lines 11 to 14. Four bistable holding members 15 to 18 of the D-type respond to the signals lines 11 to 14. Each of these retaining links remains in the state in which it was previously set, and can change its state determined by the control digit value read from the ROM 10 (i.e. depending on a signal on a corresponding line 11, 12, 13 or 14), only after a negative transition occurs of the signal on line 2. A similar holding element 19 responds to the signal on line 5.

Die Signale der Ausgangsleitungen 21 bis 24 der Halteglieder 19 und 15 bis 17 sind somit Impulssignale mit Wiederholungsfrequenzen von 4, 12, 40 und 60 kHz, wobei das 12-kHz-Signal von der ersten Stelle (in der vorstehend angegebenen Tabelle) jedes gespeicherten Worts abgeleitet wird, das 40-kHz-Signal von der zweiten Stelle und das 60-kHz-Signal von der dritten Stelle.The signals of the output lines 21 to 24 of the holding elements 19 and 15 to 17 are thus pulse signals with repetition frequencies of 4, 12, 40 and 60 kHz, the 12 kHz signal is derived from the first digit (in the table above) of each stored word, the 40 kHz signal from the second digit and the 60 kHz signal from the third digit.

Die vierte Stelle jedes gespeicherten und aus dem ROM 10 gelesenen Wortes ist eine Paritäts-Stelle und sollte unter der Voraussetzung, daß der Generator exakt arbeitet, hinsichtlichThe fourth digit of each stored and read from the ROM 10 Word is a parity digit and should, provided that the generator works exactly, with regard to

909845/0761909845/0761

des Digitalwertes gleich der Modulo-2-Addition der Digitalwerte der Signale auf den Leitungen 21 bis 24 sein. Um eine Paritätsüberprüfung zu bewirken, werden die Signale der Leitungen 21 bis 24 zu einem Modulo-2-Addierer 25 geführt, und das Signal des Addierers 25 wird über eine Leitung 27 zusammen mit dem Signal des Halteglieds 18 einem exklusiven Oder-Glied 26 zugeführt. Die beiden dem exklusiven Oder-Glied 26 zugeführten Signale haben den gleichen Stellenwert, wenn der Generator laufend arbeitet und demzufolge durch dieses Glied ein Signal abgegeben wird, das eine nicht dargestellte Alarmeinrichtung betätigt und/oder eine Überwachungseinheit 28 betätigt (deren Funktion wird im folgenden noch erläutert), und zwar nur dann, wenn der Generator fehlerhaft arbeitet.of the digital value must be equal to the modulo-2 addition of the digital values of the signals on lines 21 to 24. To a To effect a parity check, the signals on lines 21 to 24 are fed to a modulo-2 adder 25, and the signal from the adder 25 becomes an exclusive OR element via a line 27 together with the signal from the holding element 18 26 supplied. The two signals fed to the exclusive OR element 26 have the same significance if the Generator works continuously and consequently a signal is emitted by this member, which is an alarm device, not shown actuated and / or a monitoring unit 28 actuated (the function of which will be explained in the following), and only if the generator works incorrectly.

Nachfolgend wird der Aufbau der Taktimpulsquelle 1 näher beschrieben. Gemäß Fig. 2 enthält die Taktimpulsquelle 1 einen Oszillator 31, der das erforderliche Taktimpulssignal zur Leitung 2 abgibt. Dieses Signal wird durch eine durch 1860 teilende Teilerschaltung 32 geführt, um ein Signal mit einer Frequenz von 2 kHz zu erzeugen. Dieses 2-kHz-Signal, das auch eine Impulsform mit dem oben angegebenen Tastverhältnis 1:1 hat, und ein Pilotsignal einer Leitung 33 mit einer Frequenz, die ein ganzzahliges Vielfaches von 4 kHz (typischerweise 60 oder 64 kHz) ist, werden einem Phasendetektor 34 zugeführt. Das Ausgangssignal des Phasendetektors 34 wird nach seinem Durchgang durch ein Filter 35 zur Steuerung der Frequenz des Oszillators 31 verwendet, der ein varaktorgesteuerter Oszillator sein kann. Auf diese Weise wird der Oszillator 31 mittels einer phasenverriegelten Schleife gegenüber dem Pilotsignal der Leitung 33 gesperrt. Der Hilfsdetektor 36 ist aufgrund der Tatsache, daß der Schalter S1 gemäß der Zeichnung offen ist, unwirksam und muß an dieser Stelle nicht beachtet werden.The structure of the clock pulse source 1 is described in more detail below. According to FIG. 2, the clock pulse source 1 contains a Oscillator 31 that provides the required clock pulse signal to the line 2 gives up. This signal is passed through a divider circuit 32 dividing by 1860 to produce a signal having a frequency of 2 kHz. This 2 kHz signal, which is also a pulse shape with the duty cycle 1: 1 specified above has, and a pilot signal on a line 33 with a frequency which is an integral multiple of 4 kHz (typically 60 or 64 kHz) are fed to a phase detector 34. The output of the phase detector 34 is after his Passage through a filter 35 is used to control the frequency of the oscillator 31, which is a varactor controlled oscillator can be. In this way, the oscillator 31 is phase-locked to the pilot signal the line 33 blocked. The auxiliary detector 36 is due to the fact that the switch S1 according to the drawing is open, ineffective and does not have to be considered at this point.

Wie bereits vorstehend angegeben ist, ist der soweit beschriebene Generator in dem gesamten System zweimal vorgesehen; ausAs already indicated above, the generator described so far is provided twice in the entire system; the end

909845/076!909845/076!

Gründen der Einfachheit sind Teile des zweiten Generators, der im oberen Teil von Fig. 1 und teilweise in Fig. 2 gezeigt ist, auf die im folgenden Bezug genommen wird, mit gleichen Bezugszeichen wie die entsprechenden Baugruppen in der unteren Hälfte von Fig. 1 bezeichnet, jedoch mit einem zusätzlichen Apostroph (z.B. 1')·For the sake of simplicity, parts of the second generator shown in the upper part of FIG. 1 and partially in FIG. 2 are shown , to which reference is made below, with the same reference numerals as the corresponding assemblies in the lower half of Fig. 1, but with an additional apostrophe (e.g. 1 ') ·

Entsprechende Impulssignale, die von den beiden Generatoren abgegeben werden, werden mittels Dioden-Torschaltungen kombiniert, und die resultierenden Signale, die durch eine fehlerhafte Funktion eines der Generatoren beeinträchtigt sind, werden gefiltert, um Schwingungen abzuleiten, deren Frequenzen gleich gegenüber den Wiederholungsfrequenzen der Impulssignale sind, von welchen sie abgeleitet wurden. Die Torschaltungs- und Filteranordnungen 37 bis 40 sind in Fig. 1 als Blöcke schematisch dargestellt; eine typische Schaltung der Anordnung 40 zum Ableiten von Schwingungen, mit einer Frequenz von 60 kHz, aus den ImpulsSignalen der Leitungen 24 und 24' ist in Fig. 3 dargestellt.Corresponding pulse signals, which are emitted by the two generators, are combined by means of diode gates, and the resulting signals impaired by malfunction of one of the generators filtered to derive vibrations whose frequencies are equal to the repetition frequencies of the pulse signals from which they are derived. The gate switching and filter assemblies 37 to 40 are shown schematically as blocks in FIG. 1; a typical circuit of the arrangement 40 for deriving vibrations, with a frequency of 60 kHz, from the pulse signals of lines 24 and 24 ' shown in Fig. 3.

Nunmehr wird Bezug genommen auf Fig. 3; die Impulssignale der Leitungen 24 und 24' v/erden mittels Dioden 41 und 42 kombiniert, die eine Oder-Torschaltung bilden, und das resultierende Signal wird an die Primärwicklung 43 eines Transformators 44 angelegt. Ein Kondensator 45 liegt zwischen der Sekundärwicklung 46 des Transformators 44, und die erforderlichen 60-kHz-Schwingungen werden über eine Ausgangsleitung 47 zugeführt.Reference is now made to FIG. 3; the pulse signals of lines 24 and 24 'v / earth combined by means of diodes 41 and 42, which form an OR gate, and the resulting Signal is applied to the primary winding 43 of a transformer 44. A capacitor 45 lies between the secondary winding 46 of the transformer 44, and the required 60 kHz oscillations are transmitted via an output line 47 fed.

Bei der in den letzten beiden Absätzen beschriebenen Anordnung ist es natürlich wesentlich, daß entsprechende Signale, die von den beiden Generatoren abgegeben werden, exakt die gleiche Frequenz haben und phasengleich sind. Die Art und Yfeise, auf welche dies erreicht wird, wird nachfolgend erläutert.With the arrangement described in the last two paragraphs it is of course essential that appropriate signals, which are emitted by the two generators, have exactly the same frequency and are in phase. The kind and yfeise, on which this is achieved is explained below.

909845/0761 ORIGINAL INSPECTED909845/0761 ORIGINAL INSPECTED

Gemäß Fig. 2 wird die Taktimpulsquelle 1f in Phasensynchronismus zu der Taktimpulsquelle 1 dadurch gebracht, daß die von diesen Taktimpulsquellen abgegebenen Signale (ein Schalter S2 ist dabei geschlossen) miteinander mittels eines Hilfsphasendetektors 36' verglichen werden. Das Signal des Detektors 36' wird mittels eines Filters 48· gefiltert, und das resultierende Signal wird in einem Summierverstärker 49' kombiniert, um das stetige Steuersignal, das dem Oszillator 31r zugeführt wird, zu versetzen, so daß die Phase dieses Oszillators gegenüber dem Oszillator 31 korrigiert wird. Der Sperrbereich der phasenverriegelten Schleife, d.h. der phasenstarr verriegelten Schleife, welche den Detektor 36' einschließt, beträgt 180°, wobei die Mitte dieses Bereichs den Signalen entspricht, die dem Detektor 36' zugeführt werden, die phasengleich sind, so daß der Oszillator 31' gegenüber dem Oszillator 31!in einem Sperrbereich von +90° phasensynchronisiert ist.According to FIG. 2, the clock pulse source 1 f is brought into phase synchronization with the clock pulse source 1 in that the signals emitted by these clock pulse sources (a switch S2 is closed) are compared with one another by means of an auxiliary phase detector 36 '. The signal of the detector 36 'is filtered by a filter 48 ·, and the resulting signal is in a summing amplifier 49' combined to the modulating control signal to the oscillator supplied r 31 to move, so that the phase of the oscillator with respect to the Oscillator 31 is corrected. The blocking range of the phase-locked loop, ie the phase-locked loop which includes the detector 36 ', is 180 °, the center of this range corresponding to the signals which are fed to the detector 36' which are in phase, so that the oscillator 31 ' compared to the oscillator 31 ! is phase-synchronized in a blocking range of + 90 °.

Am Ende jedes Arbeitszyklus des Zählers 4, d.h. mit einer Frequenz von 4 kHz, erzeugt der Zähler einen Synchronisierimpuls über eine Leitung 51. Jeder derartige Synchronisierimpuls hat eine Dauer von einem Taktimpuls (der von der Quelle 1 abgegeben wird) und gelangt über eine Überwachungseinheit 28 zu.den Zählern 3f und 41, in welchen er verwendet wird, um diese Zähler auf vorbestimmte Zustände zu setzen, falls diese Zähler nicht bereits sich in diesen Zuständen befinden. Auf diese ¥eise ist gewährleistet, daß die Zähler 31 und 41 in Phase mit jeweils den Zählern 3 und 4 arbeiten.At the end of each working cycle of the counter 4, ie at a frequency of 4 kHz, the counter generates a synchronization pulse via a line 51 zu.den counters 3 f and 4 1 , in which it is used to set these counters to predetermined states, if these counters are not already in these states. This ensures that counters 3 1 and 4 1 work in phase with counters 3 and 4, respectively.

Bei der vorstehend beschriebenen Anordnung arbeitet der Generator in der unteren Hälfte von Fig. 1 als Master-Generator und der andere Generator als Slave-Generator. Diese Rolle kann unter Steuerung der Überwachungseinheit 28 vertauscht werden, wobei die Einheit 28 auf bekannte Weise auf die Betriebsbedingungen der beiden Generatoren anspricht«, Wenn die Rollen ver-In the arrangement described above, the generator in the lower half of FIG. 1 operates as a master generator and the other generator as a slave generator. This role can be swapped under the control of the monitoring unit 28, the unit 28 being responsive to the operating conditions of the two generators in a known manner.

909845/0761909845/0761

tauscht sind, werden die Positionen der Schalter S1 und S2 (die gemäß der Zeichnung miteinander gekoppelt sind) verändert, so daß der Oszillator 31 der Taktimpulsquelle 1 mit dem Oszillator 31' der Quelle 1' verriegelt ist. Zur gleichen Zeit unterbricht die Einheit 28 die Zuführung der Synchronisierimpulse über die Leitung 51» vervollständigt jedoch eine Schaltung zur Zuführung von Synchronisierimpulsen vom Zähler 4' über die Leitung 51' zu den Zählern 3 und 4. Normalervreise enthält die Einheit 28 in den Leitungen 51 und 51f nicht dargestellte Torschaltungen, die in Abhängigkeit davon gesteuert werden, welcher Generator zu einer bestimmten Zeit als Master-Generator arbeitet, was durch die Einheit 28 bestimmt wird.are exchanged, the positions of switches S1 and S2 (which are coupled to one another according to the drawing) are changed so that the oscillator 31 of the clock pulse source 1 is locked to the oscillator 31 'of the source 1'. At the same time, the unit 28 interrupts the supply of the synchronizing pulses via the line 51 'but completes a circuit for the supply of synchronizing pulses from the counter 4' via the line 51 'to the counters 3 and 4. The unit 28 contains the unit 28 on the lines 51 and 51 f gate circuits, not shown, which are controlled as a function of which generator is working as the master generator at a certain time, which is determined by the unit 28.

909845/0761909845/0761

LeerseiteBlank page

Claims (12)

PatentanwältePatent attorneys Br.-Ing. Wilhelm ReicM
föpL-tog. Wolfgang Ilcioliel
Br.-Ing. Wilhelm Reic M.
föpL-tog. Wolfgang Ilcioliel
6 Frankfurt a. M. 1 9382 6 Frankfurt a. M. 1 9382 Paxketiaßd 13Paxketiaßd 13 THE GENERAL ELECTRIC COMPANY LIMITED, Wembley, GroßbritannienTHE GENERAL ELECTRIC COMPANY LIMITED, Wembley, UK PatentansprücheClaims \ 1.' Verfahren zur Erzeugung von elektrischen Signalen, dadurch gekennzeichnet, daß Signale unterschiedlicher, periodisch sich wiederholender Wellenformen erzeugt werden, daß eine Vielzahl von Speicherplätzen eines Festspeichers zyklisch adressiert werden, wobei jeder Speicherplatz eine Vielzahl von Stellenwerten speichert, daß der Festspeicher eine Vielzahl von Digitalsignalen bei einer Adressierung liefert und daß die angeforderten Ausgangssignale durch einzelne Einrichtungen abgegeben werden, welche durch die Digitalsignale gesteuert werden. \ 1. ' Method for generating electrical signals, characterized in that signals of different, periodically repeating waveforms are generated, that a plurality of storage locations of a read-only memory are cyclically addressed, each storage location storing a plurality of place values, that the read-only memory stores a plurality of digital signals in one Addressing provides and that the requested output signals are delivered by individual devices which are controlled by the digital signals.
2. Verfahren nach Anspruch 1,
dadurch gekennzeichnet, daß ein Halteglied der einzelnen Einrichtungen periodisch in einen Zustand versetzt wird, der von dem steuernden Stellenwert an dem betreffenden Zeitpunkt abhängt.
2. The method according to claim 1,
characterized in that a holding element of the individual devices is periodically put into a state which depends on the controlling value at the relevant point in time.
3. Verfahren nach Anspruch 2,
dadurch gekennzeichnet, daß die Halteglieder Digitalsignale erzeugen, welche unterschiedliche Grundfrequenzen haben, und daß die digitalen Signale gefiltert werden, um eine Vielzahl von Schwingungen unterschiedlicher Frequenz abzuleiten.
3. The method according to claim 2,
characterized in that the holding members generate digital signals which have different fundamental frequencies and in that the digital signals are filtered to derive a plurality of oscillations of different frequencies.
909845/07 61909845/07 61 OWGlNAL INSPECTEDOWGlNAL INSPECTED
4. Verfahren nach wenigstens einem der vorangehenden Ansprüche,4. The method according to at least one of the preceding claims, dadurch gekennzeichnet, daß die Stellenwerte in dem Festspeicher als Binärwerte gespeichert werden.characterized in that the place values are stored in the read-only memory as binary values will. 5. Anordnung zur Durchführung des Verfahrens nach wenigstens einem der vorangehenden Ansprüche, dadurch gekennzeichnet, daß ein Pestspeicher (10, 10') mit Speicherplätzen für Digitalwörter vorgesehen ist, daß eine Einrichtung (4, 4') zum zyklischen Adressieren der Speicherplätze angeordnet ist, daß eine Vielzahl von Einrichtungen (18 Ms 19, 181 Ms 19') zum Ableiten eines elektrischen Impulssignals von entsprechenden Stellen der aus dem Festspeicher gelesenen Wörter infolge der Adressierung des Festspeichers angeordnet ist, wobei diese Einrichtungen auf unterschiedliche Stellen der aus dem Festspeicher gelesenen Wörter ansprechen und die Wörter derart gewählt sind, daß die Vielzahl von ImpulsSignalen, welche durch die Einrichtungen abgeleitet werden, unterschiedliche Grundfrequenzen haben.5. Arrangement for performing the method according to at least one of the preceding claims, characterized in that a plague memory (10, 10 ') is provided with memory locations for digital words, that a device (4, 4') is arranged for cyclical addressing of the memory locations, that a plurality of devices (18 Ms 19, 18 1 Ms 19 ') are arranged for deriving an electrical pulse signal from corresponding positions of the words read from the read-only memory as a result of the addressing of the read-only memory, these devices being at different positions of the words read from the read-only memory respond and the words are chosen such that the plurality of pulse signals derived by the devices have different fundamental frequencies. 6. Anordnung nach Anspruch 5,
dadurch gekennzeichnet, daß die Einrichtungen (15 bis 19, 15* bis 19') jeweils ein Halteglied aufweisen, das periodisch einen Zustand abhängig von dem steuernden Stellenwert an dem betreffenden Zeitpunkt annimmt.
6. Arrangement according to claim 5,
characterized in that the devices (15 to 19, 15 * to 19 ') each have a holding element which periodically assumes a state depending on the controlling value at the relevant point in time.
7. Anordnung nach Anspruch 5 oder 6, dadurch gekennzeichnet, daß der Festspeicher (10) ein Paritäts-Prüfsignal infolge einer Adressierung abgibt, welches zur Feststellung eines fehlerhaften Betriebs verwendet- wird.7. Arrangement according to claim 5 or 6, characterized in that the read-only memory (10) a parity check signal as a result an addressing, which is used to determine faulty operation. 909845/0761 ORIGINAL INSPECTED909845/0761 ORIGINAL INSPECTED 8. Anordnung nach wenigstens einem der Ansprüche 5 his 7, dadurch gekennzeichnet, daß Filter (35, 48, 35*, 48') zur Auswahl von Schwingungen unterschiedlicher Frequenzen aus den von den Einrichtungen zugeführten ImpulsSignalen vorgesehen sind.8. Arrangement according to at least one of claims 5 to 7, characterized, that filter (35, 48, 35 *, 48 ') for the selection of vibrations different frequencies are provided from the pulse signals supplied by the devices. 9. Anwendung der Anordnung nach wenigstens einem der Ansprüche 5 bis 7 in einem Signalerzeuger, dadurch gekennzeichnet, daß eine Einrichtung (36, 36') vorgesehen ist, um zwei Sätze der Anordnung (31, 32, 34, 35, 31!, 32f, 34», 35') synchron zueinander zu betreiben, daß eine Torschaltung (49, 49') zur Kombination der entsprechenden Signale der beiden Anordnungssätze vorgesehen ist und daß im Falle eines Fehlers ein weiterer Betrieb durch einen der beiden Anordnungssätze ausgeführt wird.9. Application of the arrangement according to at least one of claims 5 to 7 in a signal generator, characterized in that a device (36, 36 ') is provided to two sets of the arrangement (31, 32, 34, 35, 31 !, 32 f , 34 », 35 ') to operate synchronously with each other, that a gate circuit (49, 49') is provided for combining the corresponding signals of the two sets of arrangements and that in the event of an error, further operation is carried out by one of the two sets of arrangements. 10. Anwendung nach Anspruch 8,
dadurch gekennzeichnet, daß die Torschaltung (49, 49') eine Vielzahl von Oder-Gliedern aufweist und daß jedes Oder-Glied bei Nichtvorliegen eines Fehlers entsprechende Signale kombiniert, die von den beiden Sätzen von Anordnungen empfangen werden.
10. Application according to claim 8,
characterized in that the gate circuit (49, 49 ') has a plurality of OR elements and that each OR element combines corresponding signals which are received by the two sets of arrangements in the absence of an error.
11. Anwendung nach Anspruch 8 oder 9, dadurch gekennzeichnet, daß eine Vielzahl von Filtern (35, 48, 35', 48') vorgesehen ist, um jeweils Schwingungen unterschiedlicher Frequenzen aus den von der Torschaltung gelieferten Impuls Signalen auszuwählen.11. Application according to claim 8 or 9, characterized in that that a plurality of filters (35, 48, 35 ', 48') is provided, to select vibrations of different frequencies from the pulse signals supplied by the gate circuit. 12. Anwendung nach einem der Ansprüche 9 bis 11, dadurch gekennzeichnet, daß die Einrichtung (36, 36') zur Gewährleistung eines synchronen Betriebs der beiden Sätze von Anordnungen in einer Master- und Slave-Beziehung vorgesehen sind, so daß selektiv einer der beiden Sätze von Anordnungen die Master-Einheit bildet.12. Application according to one of claims 9 to 11, characterized in that that the device (36, 36 ') to ensure a synchronous Operation of the two sets of arrangements in a master and slave relationship are provided so that selectively one of the two sets of arrangements form the master unit. 909845/0761909845/0761
DE19792915944 1978-04-21 1979-04-20 METHOD FOR GENERATING ELECTRICAL SIGNALS AND ARRANGEMENT FOR CARRYING OUT THE METHOD Withdrawn DE2915944A1 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
GB1584878 1978-04-21

Publications (1)

Publication Number Publication Date
DE2915944A1 true DE2915944A1 (en) 1979-11-08

Family

ID=10066626

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19792915944 Withdrawn DE2915944A1 (en) 1978-04-21 1979-04-20 METHOD FOR GENERATING ELECTRICAL SIGNALS AND ARRANGEMENT FOR CARRYING OUT THE METHOD

Country Status (7)

Country Link
US (1) US4306190A (en)
JP (1) JPS54142034A (en)
CA (1) CA1120593A (en)
DE (1) DE2915944A1 (en)
FR (1) FR2423923A1 (en)
GB (1) GB2020071B (en)
IT (1) IT1118587B (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3124964A1 (en) * 1980-06-30 1982-04-01 Gen Electric REFERENCE GENERATOR
DE3628219A1 (en) * 1986-08-20 1988-02-25 Gabler Egmont Dipl Ing Fh Device for generating waves
DE4121970A1 (en) * 1991-06-29 1993-01-07 Funkwerk Koepenick Gmbh I A Digital synthesiser for communications transmitter and receiver and for generator in measurement engineering - has complementary XOR coupled behind D-latch, controlled by system clock pulse

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1982003477A1 (en) * 1981-04-06 1982-10-14 Inc Motorola Frequency synthesized transceiver
US4423383A (en) * 1982-03-05 1983-12-27 Ampex Corporation Programmable multiple frequency ratio synchronous clock signal generator circuit and method
US4494073A (en) * 1982-09-27 1985-01-15 Cubic Corporation Frequency generator using composite digitally controlled oscillators
JPS5992776A (en) * 1982-11-17 1984-05-29 Mitsubishi Electric Corp Modulation wave generating circuit for pulse width modulation inverter device
US4644195A (en) * 1984-07-20 1987-02-17 Sperry Corporation Quad multi-channel synthesizer
JPS6279379A (en) * 1985-10-02 1987-04-11 Ando Electric Co Ltd Timing signal generator
JPS62118272A (en) * 1985-11-19 1987-05-29 Ando Electric Co Ltd Pattern generating device
JPS62184373A (en) * 1986-02-07 1987-08-12 Ando Electric Co Ltd Test signal generating circuit
JPS62261084A (en) * 1986-05-06 1987-11-13 Ando Electric Co Ltd Timing signal generator
US5053639A (en) * 1989-06-16 1991-10-01 Ncr Corporation Symmetrical clock generator and method
US5039872A (en) * 1989-09-28 1991-08-13 The United States Of America As Represented By The Secretary Of Commerce Digitally synthesized audio frequency voltage source
DE4225388C2 (en) * 1992-07-31 1996-08-14 Siemens Ag Circuit arrangement for the synchronization of decentralized meters
KR100810817B1 (en) * 2000-10-06 2008-03-06 엔엑스피 비 브이 Upscaled clock feeds memory to make parallel waves
USD876693S1 (en) 2017-08-03 2020-02-25 E. Mishan & Sons, Inc. Flashlight baton with crenulate sliding bezel

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
BE757298A (en) * 1969-12-10 1971-03-16 Sits Soc It Telecom Siemens DIGITAL GENERATOR CAPABLE OF PRODUCING A DISCREET FREQUENCY SERIES
US3701027A (en) * 1971-04-15 1972-10-24 Bunker Ramo Digital frequency synthesizer
US3913021A (en) * 1974-04-29 1975-10-14 Ibm High resolution digitally programmable electronic delay for multi-channel operation

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3124964A1 (en) * 1980-06-30 1982-04-01 Gen Electric REFERENCE GENERATOR
DE3628219A1 (en) * 1986-08-20 1988-02-25 Gabler Egmont Dipl Ing Fh Device for generating waves
DE4121970A1 (en) * 1991-06-29 1993-01-07 Funkwerk Koepenick Gmbh I A Digital synthesiser for communications transmitter and receiver and for generator in measurement engineering - has complementary XOR coupled behind D-latch, controlled by system clock pulse

Also Published As

Publication number Publication date
CA1120593A (en) 1982-03-23
US4306190A (en) 1981-12-15
GB2020071A (en) 1979-11-07
JPS54142034A (en) 1979-11-05
GB2020071B (en) 1982-12-08
IT7967844A0 (en) 1979-04-20
IT1118587B (en) 1986-03-03
FR2423923A1 (en) 1979-11-16

Similar Documents

Publication Publication Date Title
DE2915944A1 (en) METHOD FOR GENERATING ELECTRICAL SIGNALS AND ARRANGEMENT FOR CARRYING OUT THE METHOD
DE2639326A1 (en) FREQUENCY SYNTHESIZER
DE3027725A1 (en) CONTROL CIRCUIT FOR A RECTIFIER
DE2428495A1 (en) ARRANGEMENT FOR DISCONTINUATION IN SYNCHRONIZED OSCILLATORS
DE2250389B2 (en) Time standard, especially for electronic watches, with a time base that controls an adjustable frequency divider
DE3022746A1 (en) DIGITAL PHASE COMPARATOR CIRCUIT
DE2414014A1 (en) DEVICE FOR FEELING THE DURATION OF SIGNALS
DE3306983C2 (en)
DE2755757A1 (en) PACEMAKER
DE2119091A1 (en) Voltage controlled clock generator
DE3315372C2 (en)
DE2853546C2 (en) Test circuit for at least two synchronously working clock generators
DE2108320A1 (en) Device for frequency and phase control
DE2655443B2 (en) Multiplied time control for generating time signals for installations with signal processing circuits
DE2161169A1 (en) Circuit arrangement for generating query patterns for remote monitoring of the repeater stations of PCM transmission lines
DE2009036C3 (en) Circuit arrangement for digital frequency modulation
DE1955708A1 (en) Broadband frequency modulator
DE4442306C2 (en) Method and arrangement for determining phase changes in a reference input signal of a phase locked loop
DE2938043C2 (en)
DE2155128A1 (en) Digital phase correction servo arrangement
DE2312494A1 (en) PROCESS FOR GENERATING TWO TRAINS OF ELECTRIC PULSES, WHOSE FREQUENCY RATIO IS NOT A WHOLE NUMBER
DE2430104A1 (en) NUMERICAL CONTROL SYSTEM
DE2507655C3 (en) Circuit arrangement for storing an analog electrical signal
DE2600606C2 (en) Circuit arrangement for generating multi-frequency dialing signals in telephone terminals
EP0108284B1 (en) Clock current supply for a multimicrocomputer system in railways safety equipments

Legal Events

Date Code Title Description
8141 Disposal/no request for examination