DE2447844C3 - Arrangement for controlling alarm indicator lamps in a central display panel for operational monitoring of communication systems - Google Patents

Arrangement for controlling alarm indicator lamps in a central display panel for operational monitoring of communication systems

Info

Publication number
DE2447844C3
DE2447844C3 DE19742447844 DE2447844A DE2447844C3 DE 2447844 C3 DE2447844 C3 DE 2447844C3 DE 19742447844 DE19742447844 DE 19742447844 DE 2447844 A DE2447844 A DE 2447844A DE 2447844 C3 DE2447844 C3 DE 2447844C3
Authority
DE
Germany
Prior art keywords
lamp
acknowledgment
alarm contact
memory
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE19742447844
Other languages
German (de)
Other versions
DE2447844A1 (en
DE2447844B2 (en
Inventor
Joel Dr.-Ing. 7150 Backnang Korn
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Licentia Patent Verwaltungs GmbH
Original Assignee
Licentia Patent Verwaltungs GmbH
Filing date
Publication date
Priority claimed from DE19691935612 external-priority patent/DE1935612C3/en
Application filed by Licentia Patent Verwaltungs GmbH filed Critical Licentia Patent Verwaltungs GmbH
Priority to DE19742447844 priority Critical patent/DE2447844C3/en
Publication of DE2447844A1 publication Critical patent/DE2447844A1/en
Publication of DE2447844B2 publication Critical patent/DE2447844B2/en
Application granted granted Critical
Publication of DE2447844C3 publication Critical patent/DE2447844C3/en
Expired legal-status Critical Current

Links

Description

Taktverarbeitung bestimmte Gatter vorgesehen sind, von denen das erste von einem ersten Taktgeber und dem ersten Ausgang des Quittierungsspeichers und das zweite von einem zweiten Taktgeher mit kleinerer Taktfrequenz und dem komplementären zweiten Ausgang des Quittierungsspeichers gesteuert wird, daß der Ausgang des ersten Gatters mit dem einen Eingang eines Hilfsgatters verbunden ist, dessen zweiter Eingang vom zugehörigen Alarmkontakt gesteuert wird, und daß die Ausgänge des Hilfsgatters und des zweiten Gatters über je einen Widerstand mit der Basis des Lampentransistors verbunden sind.Clock processing certain gates are provided, the first of which from a first clock generator and the first output of the acknowledgment memory and the second from a second clock with a smaller one Clock frequency and the complementary second output of the acknowledgment memory is controlled that the output of the first gate is connected to one input of an auxiliary gate, the second input of which is controlled by the associated alarm contact, and that the outputs of the auxiliary gate and the second gate are each connected to the base of the lamp transistor via a resistor.

Ein Ausfüh-ungsbeispiel der Erfindung zeigt die Figur.The figure shows an exemplary embodiment of the invention.

Die Gatter G1 und G 2 bilden den Quittierungsspei- i« eher, der über die Steuerungs-Gatter G 3 und G 4 von dem Quittierimpuls an der Klemme Q oder vom Potential des Meldeeingangs E gesteuert wird. Die Wirkungsweise dieses Teils der Anordnung ist die gleiche wie im Hauptpatent.The gates G1 and G 2 rather form the acknowledgment memory, which is controlled via the control gates G 3 and G 4 by the acknowledgment pulse at the terminal Q or by the potential of the message input E. The operation of this part of the arrangement is the same as in the main patent.

G 5 und GS sind ein erstes und zweites Taktgatter, G 7 das Hilfsgatter. Alle Gatter sind Nand-Gatter.G 5 and GS are a first and second clock gate, G 7 the auxiliary gate. All gates are NAND gates.

Die Wirkungsweise der Anordnung ist folgende·.The mode of operation of the arrangement is as follows.

Im störungsfreien Zustand herrscht am Ausgang A 1 des Quittierungsspeichers der Zustand 1, am Ausgang A 2 der Zustand 0, am Ausgang des Taktgatters G 6 der Zustand 1, am Meldeeingang E der Zustand 0 und am Ausgang des Hilfsgatters Gl der Zustand 1. Der Lampentransistor 7s erhält keinen Basisstrorr, und die Lampe leuchtet nicht.In the trouble-free state, the output A 1 of the acknowledgment memory is 1, the output A 2 is 0, the output of the clock gate G 6 is 1, the message input E is 0 and the output of the auxiliary gate Gl is 1. The lamp transistor 7s does not receive any basic current and the lamp does not light up.

Tritt eine Störung auf, so ernält der Meldeeingang E den Zustand 1. Das Taktgatter G 5 folgt dem schnellen Takt seines Eingangs 71, weil sein zweiter Eingang von A 1 den Zustand 1 hai. Das Hilfsgatter G 7 folgt dem Ausgangstakt des ersten Taktgatters G 5, weil sein zweiter Eingang von E den Zustand 1 hat. Über den Widerstand R 2 erhält der Lampentransistor im Rhythmus des schnellen Taktes Basisstrom, und die Lampe flackert schnell.If a fault occurs, the message input E receives the state 1. The clock gate G 5 follows the fast clock of its input 71 because its second input of A 1 has the state 1. The auxiliary gate G 7 follows the output clock of the first clock gate G 5 because its second input of E has the state 1. The lamp transistor receives base current via the resistor R 2 in the rhythm of the fast cycle, and the lamp flickers quickly.

Nach dem Quittieren durch Anlegen einer 1 an die Klemme Q kippt der Quittierungsspeicher um; sein Ausgang A 1 erhält den Zustand 0 und sein Ausgang A 2 den Zustand 1. Der Ausgang des Taktgatters G 5 erhält den Zustand 1, damit erhält der Ausgang des Hilfsgatters G7 den Zustand 0. Das zweite Taktgatter G 6 kann jetzt dem langsamen Takt folgen. Der Lampentransistor erhält über R 2 dauernd Basisstrom und über R1 zusätzlich einen getakteten Basisstrom. Die Lampe leuchtet stetig.After the acknowledgment by applying a 1 to terminal Q , the acknowledgment memory tips over; its output A 1 receives the state 0 and its output A 2 the state 1. The output of the clock gate G 5 receives the state 1, so the output of the auxiliary gate G7 receives the state 0. The second clock gate G 6 can now follow the slow clock . The lamp transistor receives a permanent base current via R 2 and an additional clocked base current via R 1. The lamp lights up steadily.

Wenn die Störung beendet ist und der Alarmkontakt geöffnet wird, erhält der Meldeeingang £ wieder eine G. Der Ausgang des Hilfsgatters G 7 erhält eine 1, der Lampentransistor erhält nur vom zweiten Taktgatter G 6 über R 1 einen getakteten Basisstrom und flackert im langsamen Rhythmus.When the fault is over and the alarm contact is opened, the alarm input £ receives a G again. The output of the auxiliary gate G 7 receives a 1, the lamp transistor only receives a clocked base current from the second clock gate G 6 via R 1 and flickers in a slow rhythm.

Nach abermaligem Quittieren über das Steuergatter G 3 kippt der Quittierungsspeicher in seine Ruhelage, und die Lampe erlischt.After another acknowledgment via control gate G 3, the acknowledgment memory switches to its rest position, and the lamp goes out.

Hierzu 1 Blatt Zeichnungen1 sheet of drawings

Claims (1)

Patentanspruch:Claim: Elektronische Anordnung zur Steuerung von Alarmanzeigelampen in einem zentralen Anzeigefeld für Nachrichtenübertragungssysteme, bei der jede mögliche Störung durch einen Überwachungsempfänger auswertbar ist, der einen Alarmkontakt beim Auftreten einer Störung gegen Erde schließt, und bei der für jede mögliche Störung eine Anzeigelampe vorgesehen ist, die derart gesteuert ist, daß bei Beginn der Störung und Schließen des Alarmkontakts die Lampe zu flackern anfängt, beim Drücken einer Quittierungstaste die Lampe stetig brennt, beim Ende der Störung und öffnen des Alarmkontakts die Lampe wieaer flackert imd beim weiteren Drücken der Quittierungstaste (Quittierung des Störungsendes) die Lampe erlischt, wobei die Steueranordnung aus dem Lampentransistor, dessen Emitter mit dem dem Erdpo tential entgegengesetzten Pol der Versorgungsspannung, dessen Kollektor über die Anzeigelampe mit Erdpotential und dessen Basis über einen Basisvorwiderstand mit dem Alarmkontakt verbunden ist, und aus einem elektronischen Quittierungsspeicher besteht, der über einen elektronischen Umschalter einen Taktgeber derart steuert daß in seiner Ruhelage ein kurzschließender Taktgeberausgang im Rhythmus der Blinkfrequenz den Basisstromkreis des Lampentransistors kurzschließt und die brennende Lampe periodisch zum Erlöschen bringt, während in seinem angeregten Zustand ein stromliefernder Taktgeberausgang im Rhythmus der Blinkfrequenz der Basis des Lampentransistors bei offenem Alarmkontakt einen Steuerstrom zuführt und die Lampe periodisch zum Aufleuchten bringt, der Quittierungsspeicher vom Alarmkontakt und von einer Quittierungstaste derart gesteuert ist, daß bei offenem Alarmkontakt der Quittierungsspeicher durch die Quittierungstaste nur in seine Ruhelage und bei geschlossenem Alarmkontakt nur in seine angeregte Lage gebracht werden kann und der Quittierungsspeicher aus zwei Nand-Gattern besteht deren Ausgänge zu einem der beiden Eingänge des komplementären Gatters Kurückgekoppelt sind und deren andere Eingänge Setzeingänge sind, über die der Zustand des Speichers durch Anlegen kurzer O-Impulse bestimmt wird, wobei die Setzeingänge außerhalb der Setzzeit den Zustand 1 haben nach Patent 19 35612, dadurch gekennzeichnet, daß zwei zur Taktverarbeitung bestimmte Gatter vorgesehen find, von denen das erste (G 5) von einem ersten Taktgeber (Ti) und dem ersten Ausgang (A 1) des Quittierungsspeichers und das zweite (G 6) von einem zweiten Taktgeber (T2) mit kleiner Taktfre- ^uenz und dem komplementären zweiten Ausgang (A 2) des Quittierungsspeichers gesteuert wird, daß •er Ausgang des ersten Gatters mit dem einen Eingang eines Hilfsgatters (G 7) verbunden ist, dessen zweiter Eingang vom zugehörigen Alarmkontakt ^gesteuert wird und daß die Ausgänge des Hilfsgatters und des zweiten Gatters über je einen Widerstand (R2 bzw. Al) mit der Basis des Lampentransistors (Ts) verbunden sind.Electronic arrangement for controlling alarm indicator lamps in a central display field for communication systems, in which every possible fault can be evaluated by a monitoring receiver that closes an alarm contact when a fault occurs to earth, and in which an indicator lamp is provided for every possible fault, which is controlled in this way is that when the malfunction begins and the alarm contact closes, the lamp begins to flicker, when an acknowledgment button is pressed the lamp burns continuously, at the end of the malfunction and when the alarm contact is opened, the lamp flickers and when the acknowledgment button is pressed again (acknowledgment of the end of the malfunction) The lamp goes out, the control arrangement consisting of the lamp transistor, the emitter of which is connected to the pole of the supply voltage opposite to the ground potential, the collector of which is connected to the alarm contact via the indicator lamp and whose base is connected to the alarm contact via a base series resistor, and of one There is an electronic acknowledgment memory that controls a clock generator via an electronic switch in such a way that in its rest position a short-circuiting clock output in the rhythm of the flashing frequency short-circuits the base circuit of the lamp transistor and periodically extinguishes the burning lamp, while in its excited state a current-supplying clock output in the rhythm of the flashing frequency supplies a control current to the base of the lamp transistor when the alarm contact is open and causes the lamp to light up periodically, the acknowledgment memory is controlled by the alarm contact and an acknowledgment button in such a way that when the alarm contact is open, the acknowledgment memory is only in its rest position through the acknowledgment button and only in its when the alarm contact is closed excited position can be brought and the acknowledgment memory consists of two NAND gates whose outputs are fed back to one of the two inputs of the complementary gate K and whose n other inputs are set inputs via which the state of the memory is determined by applying short 0-pulses, with the set inputs having state 1 outside the set time according to Patent 19 35612, characterized in that two gates intended for clock processing are provided, of which the first (G 5) from a first clock (Ti) and the first output (A 1) of the acknowledgment memory and the second (G 6) from a second clock (T2) with a small clock frequency and the complementary second output (A 2) the acknowledgment memory is controlled that • the output of the first gate is connected to one input of an auxiliary gate (G 7) , the second input of which is controlled by the associated alarm contact ^ and that the outputs of the auxiliary gate and the second gate each via a resistor (R2 or Al) are connected to the base of the lamp transistor (Ts) . 6565 Das Hauptpatent betrifft eine elektronische Anordnung zur Steuerung von Alarmanzeigelampen in einem zentralen Anzeigefeld für Nachrichtenübertragungssysteme, bei der jede mögliche Störung durch einen Überwachungsempfänger auswertbar ist, der einen Alarmkontakt beim Auftreten einer Stoning gegen Erde schließt, und bei der für jede mögliche Störung eine Anzeigelampe vorgesehen ist, die derart gesteuert ist, daß bei Beginn der Störung und Schließen des Alarmkontakts die Lampe zu flackern anfängt, beim Drücken einer Quittierungstaste die Lampe stetig brennt, beim Ende der Störung und öffnen des Alarmkontakts die Lampe wieder flackert und beim weiteren Drücken der Quittierungstaste (Quittierung des Störungsendes) die Lampe erlischt, wobei die Steueranordnung aus einem Lampentransistor, dessen Emitter mit dem Erdpotential entgegengesetzten Pol der Versorgungsspannung, dessen Kollektor über die Anzeigelampe mit Erdpotential und dessen Basis über einen Basisvorwiderstand mit dem Alarmkontakt verbunden ist, und aus einem elektronischen Quittierungsspeicher besteht, der über einen elektronischen Umschalter einen Taktgeber derart steuert, daß in seiner Ruhelage ein kurzschließender Taktgeberausgang im Rhythmus der Blinkfrequenz den Basisstromkreis des Lampentransistors kurzschließt und die brennende Lampe periodisch zum Erlöschen bringt, während in seinem angeregten Zustand ein strotnliefernder Taktgeberausgang im Rhythmus der Blinkfrequenz der Basis des Lampentransistors bei offenem Alarmkontakt einen Steuerstrom zuführt und die Lampe periodisch zum Aufleuchten bringt, wobei der Quittierungsspeicher vom Alarmkontaki und von einer Quittierungstaste derart gesteuert ist, daß bei offenem Alarmkontakt der Quittierungsspeicher durch die Quittierungstaste nur in seine Ruhelage und bei geschlossenem Alarmkontakt nur in seine angeregte Lage gebracht werden kann und der Quittierungsspeicher aus zwei Nand-Gattern besteht, deren Ausgänge zu einem der beiden Eingänge des komplementären Gatters zurückgekoppelt sind und deren andere Eingänge Setzeingänge sind, über die der Zustand des Speichers durch Anlegen kurzer O-Impulse bestimmt wird, wobei die Setzeingänge außerhalb der Setzzeit den Zustand 1 haben können.The main patent relates to an electronic arrangement for controlling alarm indicator lamps in one central display field for communication systems, in which every possible disturbance by a Monitoring receiver can be evaluated, which counteracts an alarm contact when a stoning occurs Earth closes, and an indicator lamp is provided for every possible fault, which is controlled in this way is that when the fault begins and the alarm contact closes, the lamp begins to flicker when Pressing an acknowledgment button the lamp lights continuously at the end of the fault and opening the Alarm contact the lamp flickers again and when the acknowledgment button is pressed again (acknowledgment of the end of the fault) the lamp goes out, the control arrangement consisting of a lamp transistor whose Emitter with the opposite pole of the supply voltage to the earth potential, whose collector over the Indicator lamp with earth potential and its base via a base series resistor with the alarm contact is connected, and consists of an electronic acknowledgment memory which controls a clock via an electronic switch in such a way that in its rest position a short-circuiting clock output in the rhythm of the flashing frequency short-circuits the base circuit of the lamp transistor and the periodically puts the burning lamp to extinguish, while in its excited state a strotnliefernder clock output in the rhythm of the flashing frequency of the base of the lamp transistor when open Alarm contact supplies a control current and brings the lamp to light up periodically, the Acknowledgment memory is controlled by the alarm contact and an acknowledgment button so that when the Alarm contact of the acknowledgment memory through the acknowledgment button only in its rest position and at closed alarm contact can only be brought into its excited position and the acknowledgment memory consists of two NAND gates whose outputs are fed back to one of the two inputs of the complementary gate and the other Inputs are set inputs via which the state of the memory is determined by applying short O-pulses The set inputs can have state 1 outside the set time. Der elektronische Umschalter der Anordnung nach dem Hauptpatent besteht aus der Gegentaktschaltung zweier Transistoren (Tt 1 und Tt 2), deren Basisanschlüsse mit dem Ausgang des Quittierungsspeichers, deren Kollektoranschlüsse über einen Spannungsteiler mit der Basis des Lampentransistors und deren Emitter mit dem Ausgang des schnellen bzw. langsamen Taktgebers verbunden sind. Beim Einsatz eines aus integrierten Digitalgattern aufgebauten Quittierungsspeichers, wie er im Hauptpatent beschrieben ist, ergeben sich Anpassungsschwierigkeiten zwischen dem integrierten Quittierungsspeicher und dem nicht integrierten Umschalter.The electronic changeover switch of the arrangement according to the main patent consists of the push-pull circuit of two transistors (Tt 1 and Tt 2), whose base connections are connected to the output of the acknowledgment memory, whose collector connections are connected to the base of the lamp transistor via a voltage divider and whose emitter is connected to the output of the fast resp. slow clock. When using an acknowledgment memory made up of integrated digital gates, as described in the main patent, there are difficulties in adapting the integrated acknowledgment memory and the non-integrated changeover switch. Bei einer modernen Lösung mit Verwendung von möglichst nur integrierten Bausteinen ist es sinnvoll, auch den elektronischen Umschalter aus integrierten Digitalgattern aufzubauen.In the case of a modern solution using only integrated modules if possible, it makes sense to also build the electronic switch from integrated digital gates. Aufgabe dieser Erfindung ist es, die Anordnung nach dem Hauptpatent so auszubilden, daß der Quittierungsspeicher und der elektronische Umschalter aus gleichen integrierten Digitalgattern bestehen.The object of this invention is to design the arrangement according to the main patent so that the acknowledgment memory and the electronic changeover switch are the same integrated digital gates exist. Zur Lösung dieser Aufgabe ist die Anordnung erfindungsgemäß dadurch gekennzeichnet, daß zwei zurTo solve this problem, the arrangement according to the invention is characterized in that two for
DE19742447844 1974-10-08 Arrangement for controlling alarm indicator lamps in a central display panel for operational monitoring of communication systems Expired DE2447844C3 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19742447844 DE2447844C3 (en) 1974-10-08 Arrangement for controlling alarm indicator lamps in a central display panel for operational monitoring of communication systems

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE19691935612 DE1935612C3 (en) 1969-07-14 1969-07-14 Electronic arrangement for controlling alarm indicator lamps in a central display panel for communication systems
DE19742447844 DE2447844C3 (en) 1974-10-08 Arrangement for controlling alarm indicator lamps in a central display panel for operational monitoring of communication systems

Publications (3)

Publication Number Publication Date
DE2447844A1 DE2447844A1 (en) 1976-04-15
DE2447844B2 DE2447844B2 (en) 1976-10-07
DE2447844C3 true DE2447844C3 (en) 1977-06-02

Family

ID=

Similar Documents

Publication Publication Date Title
DE2356518C3 (en) Battery charger
DE2919151A1 (en) CIRCUIT ARRANGEMENT FOR CONTROLLING AN IGNITION SYSTEM OF AN INTERNAL COMBUSTION ENGINE
DE2343128C3 (en) R-S flip-flop circuit with complementary insulated gate field effect transistors
DE2447844C3 (en) Arrangement for controlling alarm indicator lamps in a central display panel for operational monitoring of communication systems
DE2429244C2 (en) Control device for a battery-powered display device
DE2723190C3 (en) Circuit for stopping an electronic clock
DE1298913B (en) Electric flashing signal generator
DE2447844B2 (en) ARRANGEMENT FOR CONTROLLING ALARM INDICATOR LAMPS IN A CENTRAL DISPLAY PANEL FOR OPERATIONAL MONITORING OF MESSAGE TRANSMISSION SYSTEMS
DE2511651A1 (en) TIMER
DE2236209C3 (en) Astable multivibrator with switchable frequency
DE1921757C3 (en) Arrangement for controlling alarm indicator lamps of a central alarm indicator panel for monitoring systems, in particular remote monitoring systems in message transmission systems
DE2507655C3 (en) Circuit arrangement for storing an analog electrical signal
DE1512310A1 (en) Electronic timer
DE2135606C3 (en) Electronic arrangement for controlling alarm indicator lamps in a central display panel for monitoring the operation of communication systems
DE2015438C3 (en) Electronic arrangement for controlling alarm indicator lamps in a central display panel for communication systems
DE1279078C2 (en) Pulse generator with a transistor controlled by a time-determining element at its base
DE1935612C3 (en) Electronic arrangement for controlling alarm indicator lamps in a central display panel for communication systems
DE1932132C3 (en) Astable multivibrator with complementary transistors and a large duty cycle subrange
DE2546620C2 (en)
DE1231290B (en) Monostable transistor multivibrator for generating pulses of long duration
DE2107521C3 (en) Clock generator for a step-by-step pilot regulator
DE1766160C (en) Twilight switch for flashing lights
CH681356A5 (en) Electromagnetic screening mat for bed mattresses
DE2016241C3 (en) Electronic arrangement for current limitation in a central display panel for communication systems
DE2258210C3 (en) Electronic quartz watch