DE2442673A1 - DEVICE FOR INSERTING CONTROL DATA INTO THE VOICE MEMORY OF A TIME-MULTIPLE OPERATIONAL OFFICE - Google Patents

DEVICE FOR INSERTING CONTROL DATA INTO THE VOICE MEMORY OF A TIME-MULTIPLE OPERATIONAL OFFICE

Info

Publication number
DE2442673A1
DE2442673A1 DE2442673A DE2442673A DE2442673A1 DE 2442673 A1 DE2442673 A1 DE 2442673A1 DE 2442673 A DE2442673 A DE 2442673A DE 2442673 A DE2442673 A DE 2442673A DE 2442673 A1 DE2442673 A1 DE 2442673A1
Authority
DE
Germany
Prior art keywords
memory
voice
control data
additional
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE2442673A
Other languages
German (de)
Other versions
DE2442673C2 (en
Inventor
Jean-Paul Lager
Didier Refol
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Standard Electric Corp
Original Assignee
International Standard Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Standard Electric Corp filed Critical International Standard Electric Corp
Publication of DE2442673A1 publication Critical patent/DE2442673A1/en
Application granted granted Critical
Publication of DE2442673C2 publication Critical patent/DE2442673C2/en
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Time-Division Multiplex Systems (AREA)

Description

Patentanwalt
Dipl.-Phys. Leo Thul
Patent attorney
Dipl.-Phys. Leo Thul

StuttgartStuttgart

J.P. Lager 4-1J.P. Camp 4-1

INTERNATIONAL STANDARD ELECTRIC CORPORATION, NEW YORKINTERNATIONAL STANDARD ELECTRIC CORPORATION, NEW YORK

Einrichtung zur Einfügung von Kontrolldaten in den Sprachspeicher einer Zeitvielfachvermittlungssteile. Device for inserting control data into the voice memory of a time division switch.

Die Erfindung betrifft eine Einrichtung zur Einfügung von Kontrolldaten in den Sprachspeicher einer Zeitvielfachvermittlungsstelle. The invention relates to a device for inserting control data into the voice memory of a time division switch.

Normalerweise werden nur Sprachinformationen in den Sprachspeicher eingeschrieben; zu Überwachungszwecken und zum . Punktionstest der Einrichtungen der Vermittlungsstelle ist schon vorgeschlagen worden, andere Daten als Sprachinformationen in einen Sprachspeicher einzugeben, die dann z.B. das koppelfeld auf seine Punktion überprüfen."Dies geschieht durch Vergleich der eingespeicherten Daten mit den übertragenen Daten.Usually only voice information is in the voice mail registered; for monitoring purposes and for. Is puncture test of the facilities of the exchange data other than voice information has already been proposed into a voice memory, which then e.g. check the coupling matrix for its puncture. "This happens by comparing the stored data with the transmitted data.

Eine bekannte Anordnung besteht darin, einen. Vergleicher vorzusehen, der die Adresse derjenigen Zeile enthält, deren Sprachinformation durch Kontrolldaten ersetzt werden soll.. Wenn der Kanalzähler der Vermittlungsstelle diese Adresse (=Zeitlage) anzeigt, wird diese Zeile nicht ausgelesen, stattdessen werden die ausgewählten Kontrolldaten in diese Zeile eingeschrieben.One known arrangement is to use a. Comparator which contains the address of the line whose language information is to be replaced by control data .. If the channel counter of the exchange shows this address (= time slot), this line is not read out, instead, the selected control data are written into this line.

Fk/3taFk / 3ta

28.8.1974 -/-8/28/1974 - / -

50981 3/080350981 3/0803

J.P. Lager 4-1J.P. Camp 4-1

Diese Anordnung hat mehrere Nachteile: sie ist wenig flexibel, denn der normale Einschreib- Auslesevorgang wird unterbrochen, um das Einfügen der Kontrolldaten zu ermöglichen. Außerdem kann ein solcher Vergleicher immer nur eine Zeile des Sprachspeichers bedienen, und unter Umständen müssen soviele Vergleicher wie Zeilen vorgesehen sein, um gleichzeitig Kontrolldaten in mehrere Zeilen einfügen zu können.This arrangement has several disadvantages: it is not very flexible because the normal writing-reading process is interrupted, to enable the insertion of the control data. In addition, such a comparator can only ever have one line in the voice mailbox operate, and under certain circumstances as many comparators as lines have to be provided in order to simultaneously control data to be able to insert into several lines.

Die Einrichtung nach der Erfindung .is dadurch gekennzeichnet, daß ein Zusatzspeicher vorgesehen ist, der dem Sprachspeicher zugeordnet ist und für je eine Zeile des Sprachspeichers ein Zusatzbit enthält, und daß zusätzliche logische Schaltungen vorgesehen sind, über die entsprechend dem Wert des Zusatzbit (0 oder L) entweder eine eintreffende Sprachinformation oder Kontrolldaten in die betroffene Zeile des Sprachspeichers gelangen.The device according to the invention .is characterized in that that an additional memory is provided which is assigned to the voice memory and one for each line of the voice memory Contains additional bit, and that additional logic circuits are provided over which, in accordance with the value of the additional bit (0 or L) either incoming voice information or control data in the affected line of the voice memory reach.

Die Erfindung wird nun anhand der beigefügten Zeichnungen erläutert. Es zeigen:The invention will now be explained with reference to the accompanying drawings. Show it:

Fig. 1: ein Blockschaltbild der erfindungsgemäßen Einrichtung Fig. 2: Zeitdiagramme zur Darstellung der Funktion der erfindungsgemäßen Einrichtung.1: a block diagram of the device according to the invention. 2: Time diagrams to illustrate the function of the device according to the invention.

Figur 1 bezieht sich auf eine Eingangszeitvielfachschaltung einer Vermittlungsstelle. Dargestellt sind: ein Sprachspeicher 1, ein Adressenspeicher 2, eine Eingangsschaltung^, ankommende Leitungen J, eine Synchronisierschaltung 4, ein Taktgeber 6 . und eine Steuereinheit 5, sowie die Bestandteile der erfindungsgemäßen Einrichtung.FIG. 1 relates to an input time division multiple circuit of a switching center. The following are shown: a speech memory 1, an address memory 2, an input circuit ^, incoming lines J, a synchronization circuit 4, a clock generator 6. and a control unit 5, as well as the components of the device according to the invention.

Der Sprachspeicher 1 enthält η-Zeilen, die während eines aus n-Elementarzeiten bestehenden Zyklus1 in bestimmter Reihenfolge eingeschrieben und wahlfrei ausgelesen werden.The speech memory 1 contains η-lines which are written in a certain sequence and read out at random during a cycle 1 consisting of n elementary times.

509813/0803509813/0803

J.P. Lager 4-1J.P. Camp 4-1

Die Eingangsschaltung J und die Synchr onis ier schalt ung 4 steuern das Einschreiben der Sprachinformationen in den Sprachspeicher. Der Adressenspeicher 2 steuert das wahlfreie Auslesen, die erforderlichen Adressen erhält er von der Steuereinheit 5·The input circuit J and the synchronizing circuit 4 control the writing of the voice information in the voice memory. The address memory 2 controls the optional Read out, it receives the required addresses from the control unit 5

Jede Elementarzeit ist in zwei Hälften aufgeteilt; während der einen Hälfte werden Einschreiboperationen, während der anderen Hälfte Ausleseoperationen im Sprachspeicher 1 durchgeführt. Each elementary period is divided into two halves; during one half write operations are carried out, during the the other half of the readout operations carried out in the voice memory 1.

Die Eingangsschaltung 3 empfängt die auf den Leitungen J eintreffenden Sprachinformationen und gibt sie zur ent*- sprechenden Kanalzeit an den Sprachspeicher 1. Zu die'sem Zweck stellt die Synchronisierschaltung 4 eine Adresse zur Verfügung, die die Zeile angibt, in die die Sprachinformation eingespeichert werden soll. The input circuit 3 receives the lines J incoming language information and gives it to the * - speaking channel time to the speech memory 1. For this purpose, the synchronization circuit 4 provides an address That specifies the line in which the language information is to be stored.

Der Adressenspeicher 2 veranlaßt zum richtigen Zeitpunkt das Auslesen der Sprachinformationen aus den Zeilen des Sprachspeichers 1. Dazu erhält er von der Steuereinheit für jede Verbindung die Adressen der entsprechenden Zeilen, die ausgelesen werden müssen; außerdem erhält er den Zeitpunkt der Übertragung der Adresse an den SprachspeicherThe address memory 2 causes the reading out of the speech information from the lines of the at the correct time Speech memory 1. To do this, the control unit receives the addresses of the corresponding lines for each connection, which have to be read out; he also receives the time at which the address was transferred to the voice mailbox

Die Sprachinformationen kommen an der Eingangsschaltung J normalerweise mit dem Takt der benachbarten Vermittlungsstelle an, so daß es nicht möglich ist, Kontrolldaten einzufügen, wenn diese nicht bereits in der benachbarten Vermittlungsstelle eingefügt worden sind. Deshalb werden zu Kontrollzwecken hauptsächlich freie Vermittlungszeit-The language information comes at the input circuit J normally with the clock of the neighboring exchange, so that it is not possible to transfer control data to be inserted if these have not already been inserted in the neighboring exchange. Therefore be mainly free switching time for control purposes

V-509813/0803 V- 509813/0803

J.P. Lager 4-1J.P. Camp 4-1

lagen, d.h. freie Zeilen des Sprachspeichers 1 benutzt. Eventuell ist es auch möglich, von Zeit zu Zeit in benutzte Zeilen Kontrolldaten einzufügen, da die Verständlichkeit der vermittelten Sprachinformationen dadurch nicht wesentlich beeinträchtigt wird. Bei,Datenverkehr ist dies natürlich nicht möglich., i.e. free lines of voice memory 1 are used. It may also be possible to insert control data into lines that are used from time to time, because it is easier to understand the conveyed voice information is not significantly impaired. At, traffic this is of course not possible.

Im beschriebenen Ausführungsbeispiel werden Kontrolldaten am Eingang der Zeitvielfachvermittlungsstelle eingefügt, es ist aber auch möglich, Plontrolldaten am Ausgang einzuspeisen, um z.B. die Übertragung zwischen zwei Vermittlungsstellen zu überprüfen.In the exemplary embodiment described, control data are inserted at the input of the time division switch, However, it is also possible to feed planning control data at the output, for example to enable transmission between two Check exchanges.

Der Dateneingang des Sprachspeichers 1 ist über logische Schaltungen mit der Steuereinheit 5 und der Eingangsschaltung 3 verbunden; die logischen Schaltungen bestehen aus UND-Schaltungen 8 und 10 und einer ODER- Schaltung 7. Die ODER-Schaltung 7 kann einerseits von der Eingangsschaltung 5 über ein Register 24 und die UND-Schaltung 8 angesteuert werden, andererseits über einen Markierer 9 und die UND-Schaltung 10 von einer Rechnereinheit 11 innerhalb der Steuereinheit 5·The data input of the voice memory 1 is via logic circuits with the control unit 5 and the input circuit 3 connected; the logic circuits consist of AND circuits 8 and 10 and an OR circuit 7. The OR circuit 7 can on the one hand be controlled by input circuit 5 via a register 24 and AND circuit 8 on the other hand via a marker 9 and the AND circuit 10 from a computer unit 11 within the control unit 5

Der Adressiereingang des Sprachspeichers 1 ist ebenfalls über logische Schaltungen mit der Steuereinheit 5 und der Synchronisxerungsschaltung 4 verbunden. Die logischen Schaltungen bestehen aus einer ODER-Schaltung 12 und UND-Schaltungen 13,l4 und 15· Damit werden Einschreib- und Auslesevorgänge im Sprachspeicher 1 gesteuert, zum Teil in konventioneller Weise, zum Teil gemäß der Erfindung.The addressing input of the voice memory 1 is also via logic circuits with the control unit 5 and the Synchronization circuit 4 connected. The logic circuits consist of an OR circuit 12 and AND circuits 13, 14 and 15 · This means that registered and Read-out processes in the voice memory 1 are controlled, partly in a conventional manner, partly according to the invention.

50981 3/080350981 3/0803

J. P. Lager 1J- - 1JP warehouse 1 J- - 1

Die ODER-Schaltung 12 wird beim Auslesen vom Adressenspeicher 2 über die UND-Schaltung 13 angesteuert, beim Einschreiben von der Synchronisierschaltung 4 über ein Register 22 und die UND-Schaltung 15 oder vom Markierer 9 über die UND-Schaltung 14 oder 15.The OR circuit 12 is controlled when reading from the address memory 2 via the AND circuit 13, when Writing from the synchronization circuit 4 via a register 22 and the AND circuit 15 or from the marker 9 via the AND circuit 14 or 15.

Die UND-Schaltungen 3 und 10 einerseits und die UND-Schaltungen I1I und 15 dürfen nicht gleichzeitig aktiviert sein; die UND-Schaltungen 10 und 14 sind nur beim Anfügen von Kontrolldaten aktiviert.The AND circuits 3 and 10 on the one hand and the AND circuits I 1 I and 15 must not be activated at the same time; the AND circuits 10 and 14 are only activated when adding control data.

Gemäß der Erfindung ist ein Zusatzspeicher l6 vorgesehen, der η-Speicherplätze besitzt, so daß jeder Zeile des Sprachspeichers 1 ein Speicherplatz des Zusatzspeichers zugeordnet ist. Der Zusatzspeicher l6 kann auch dementsprechend zyklisch bzw. v/ahlfrei betrieben werden. Er wird über eine ODER-Schaltung 17 und eine UND-Schaltung l8 vom Markierer 9 beim Einschreiben gesteuert und von der Synchronisierungsschaltung 4 über die ODER-Schaltung 17 und eine UND-Schaltung 21.According to the invention, an additional memory l6 is provided which has η memory locations so that each line of the Speech memory 1 is assigned a memory location of the additional memory. The additional memory l6 can also accordingly can be operated cyclically or v / ahlfrei. It is via an OR circuit 17 and an AND circuit l8 from Markers 9 controlled when writing and from the synchronization circuit 4 via the OR circuit 17 and an AND circuit 21.

Der Ausgang des Zusatzspeichers 16 ist mit den UND-Schaltungen 8, 10, 14 und I5 über ein Register 19 verbunden; damit wird das Einfügen von Kontrolldaten in eine Zeile des Sprachspeichers 1 ermöglicht.The output of the additional memory 16 is connected to the AND circuits 8, 10, 14 and I5 connected via a register 19; this enables the insertion of control data in one line of the voice mailbox 1 allows.

Das Register 19 ermöglicht die Einfügung von Kontrolldaten zu aufeinanderfolgenden Zeitlagen z'.B. für systematische Tests oder die Isolierung der Eingangsschaltung 3 und der Synchronesierungsschaltung 4, falls diese fehler haft arbeiten*The register 19 enables control data to be inserted to successive time slots e.g. for systematic tests or the isolation of the input circuit 3 and the synchronization circuit 4, if these errors work custody *

50981 3/080350981 3/0803

J.P. Lager 4-1J.P. Camp 4-1

Figur 2 zeigt Zeitdiagramme zur Darstellung der Funktion der oben erläuterten Schaltung.FIG. 2 shows timing diagrams to illustrate the function of the circuit explained above.

Jede Elementarzeit t ist in zwei Hälften t/2 aufgeteilt. Zu jeder Elementarzeit t gibt die Synchronisierschaltung 4 über das Register 22 eine Adresse ab, die zum Einschreiben der zur gleichen Elementarzeit t in der Eingangsschaltung j5 eintreffenden Sprachinformation in den Sprachspeicher 1 dient. (2c). Diese Adresse gelangt gleichzeitig zur UND-Schaltung 15 des Sprachspeichers 1 zwecks Einschreibsteuerung und zur UND-Schaltung 21 des Zusatzspeichers 16 zur Auslesesteuerung. Da der Zusatzspeicher l6 eine Information darüber abgibt, ob eine normale Adressierung und Übertragung der Sprachinformation stattfinden soll oder nicht, und diese Adresse gleichzeitig an den UND-Schaltungen I5 und 21 anliegt, muß das Register I9 diese Information vor oder spätestens während der Dauer derjenigen Elementarzeithälfte t/2 abgeben, während der das Einschreiben der Sprachinformation nach Figur 2 f möglich ist. Um eine vorausgehende Adressierung des Zusatzspeichers 16 zu ermöglichen, erscheint jede Adresse der Synchronisierschaltung 4 bereits während der vorhergehenden Elementarzeithälfte, in der eine Zeile des Sprachspeichers 1 ausgelesen wird.Each elementary time t is divided into two halves t / 2. At each elementary time t, the synchronization circuit 4 outputs via the register 22 from an address which is used to write the at the same elementary time t in the input circuit j5 incoming voice information in the voice memory 1 is used. (2c). This address is used at the same time as the AND circuit 15 of the voice memory 1 for the purpose of writing control and to the AND circuit 21 of the additional memory 16 for reading control. Since the additional memory l6 provides information about whether normal addressing and transmission the language information should take place or not, and this address is applied to AND circuits I5 and 21 at the same time, Register I9 must have this information before or at the latest during that elementary period t / 2, during which the writing of the voice information according to FIG. 2 f is possible. To a previous To enable addressing of the additional memory 16, each address of the synchronization circuit 4 already appears during the previous half of the elementary period, in which a line of the voice memory 1 is read out.

Umgekehrt muß die Abgabe der Adresse von der Synchronisierschaltung 4 während der folgenden Elementarzeithälfte t/2 erfolgen, wenn die entsprechende Sprachinformation in den Sprachspeicher 1 eingeschrieben werden soll; diese Adresse beeinflußt die UND-Schaltung 21 nicht, denn vom Taktgeber liegt kein geeignetes Signal vor.Conversely, the output of the address from the synchronization circuit 4 take place during the following elementary period t / 2 if the corresponding language information is in the Speech memory 1 is to be entered; this address does not affect the AND circuit 21, because of the clock there is no suitable signal.

■/-■ / -

50981 3/080350981 3/0803

J. P. Lager 4-1J. P. Camp 4-1

Die Register 22 und 24 sind vorgesehen, um sicherzustellen, daß während der geeigneten Zeitspanne die Adressen bzw. Sprachinformationen abgerufen werden können.Registers 22 and 24 are provided to ensure that the addresses or language information can be called up during the appropriate period of time.

Eine Adresse, die von der UND-Schaltung 21 während der Elementarzeithälfte empfangen wird, in der der Zusatzspeicher 16 ausgelesen werden kann, wird zur ODER-Schaltung 17 übertragen und veranlaßt das Auslesen des entsprechenden Speicherplatzes. Normalerweise enthält ein Speicherplatz ein Zusatzbit mit dem Wert 0, das zum Register 19 übertragen wird. Von dort gelangt der Bitwert 0 zu den UND-Schaltungen 8 und 15 über Inverterschaltungen 20 und 25, wodurch ein normaler EinschreibeVorgang zugelassen wird: die Sprachinformation gelangt von der Eingangsschaltung 3 in diejenige Zeile des Sprachspeichers 1, die durch die Adresse der Synchronisierschaltung 4 angegeben wird. Dies geschieht während der Elementarzeithälfte nach der Abgabe der Adresse (Fig. 2g und 2i), Der Einschreibvorgang wird vom Taktgeber 6 (Signale h und h ) und den UND-Schaltungen 14, 15 und 18 gesteuert.An address obtained by the AND circuit 21 during the elementary time half is received, in which the additional memory 16 can be read, is transmitted to the OR circuit 17 and causes the corresponding memory location to be read out. Usually a memory location contains an additional bit with the value 0, which is transferred to register 19. From there, the bit value 0 is sent to the AND circuits 8 and 15 through inverter circuits 20 and 25, creating a normal Enrollment process is permitted: the voice information arrives at the input circuit 3 in that line of the Speech memory 1, which is indicated by the address of the synchronization circuit 4. This happens during the elementary half after the delivery of the address (Fig. 2g and 2i), the writing process is initiated by the clock generator 6 (signals h and h) and AND circuits 14, 15 and 18 are controlled.

Gleichzeitig kann der Markierer 9 einen Bitwert 1 in irgendeinen Speicherplatz des Zusatzspeichers 16 einschreiben, der vom Wartungspersonal für Kontrollzwecke vorgesehen worden ist,At the same time, the marker 9 can write a bit value 1 into any memory location of the additional memory 16, the has been provided by maintenance personnel for control purposes,

Danach wird die Sprachinformation wie üblich mit Hilfe des Adressenspeichers 2 zur geeigneten Elementarzeit aus dem Sprachspeicher 1 ausgelesen (Pig.2j).Then the language information is as usual with the help of the address memory 2 at the appropriate elementary time from the Speech memory 1 read out (Pig.2j).

Wenn ein Speicherplatz des Zusatzspeichers 16 ein Zusatzbit mit dem Wert 1 enthält, wird dieses wiederum zum Register übertragen. Während der folgenden Elementarzeithälfte gelangtIf a memory location of the additional memory 16 contains an additional bit with the value 1, this in turn becomes a register transfer. During the following half of the elementary period

5038 13/08035038 13/0803

J.P. Lager 4-1J.P. Camp 4-1

der Bitwert 1 an die UND-Schaltungen 10 und 14 und aktiviert diese, während das invertierte Signal die UND-Schaltungen 8 und 15 sperrt (Fig. 2h und 212).the bit value 1 to the AND circuits 10 and 14 and activated this, while the inverted signal blocks the AND circuits 8 and 15 (Fig. 2h and 212).

Damit wird die Adressierung des Sprachspeichers 1 und die Übertragung der betroffenen Sprachinformation verhindert, was den Verlust der Sprachinformation zur Folge hat. Stattdessen stellt der Markierer 9 vom Wartungspersonal vorgesehene Kontrolldaten zur Verfugung, sowie die Adresse, unter der diese Kontrolldaten im Sprachspeicher 1 eingespeichert werden sollen, vorausgesetzt, daß diese Adresse nicht eine Zeile kennzeichnet, in der zu vermittelnde Sprachinformationen enthalten sind.This prevents the addressing of the voice mailbox 1 and the transmission of the voice information concerned, which results in the loss of the language information. Instead, the marker 9 provides maintenance personnel Control data are available, as well as the address at which this control data is stored in voice memory 1 provided that this address does not identify a line in which the voice information to be conveyed are included.

Die Kontrolldaten werden über die UND-Schaltung 10 und die zugehörige Adresse über die UND-Schaltung 14 übertragen.The control data are transmitted via the AND circuit 10 and the associated address via the AND circuit 14.

Das Auslesen der auf diese V/eise in den Sprachspeicher 1 gelangten Kontrolldaten wird wie üblich wiederum vom Adressenspeicher 2 gesteuert.Reading out the in this way in the voice memory 1 Control data received is again controlled by the address memory 2 as usual.

Soll eine Testreihe durchgeführt werden, die mehrere Zeilen des Sprachspeichers 1 betrifft, ,kann das Register 19 direkt auf 1 gesetzt werden, so daß in aufeinanderfolgende Zeilen Kontrolldaten eingeschrieben werden.If a test series is to be carried out which concerns several lines of the speech memory 1, the register 19 can directly can be set to 1 so that control data are written in successive lines.

5098 13/08035098 13/0803

Claims (3)

J.P. LagerJ.P. camp PatentansprücheClaims Einrichtung zur Einfügung von Kontrolldaten in den Sprachspeicher einer Zeitvielfachvermittlungsstelle, mit einem Adressenspeicher und logischen Schaltmitteln zur Lese- und Schreibsteuerung des Sprachspeichers, dadurch gekennzeichnet, daß ein Zusatzspeicher (l6) vorgesehen ist, der dem Sprachspeicher (l) zugeordnet ist und für je eine Zeile des Sprachspeichers (l) ein Zusatzbit enthält, und daß zusätzliche logische Schaltungen vorgesehen sind, über die entsprechend dem Wert des Zusatzbit (0 oder L) entweder eine eintreffende Sprachinformation oder Kontrolldaten in die betroffene Zeile des Sprachspeichers gelangen.Device for inserting control data into the voice memory of a time division switch, with an address memory and logic switching means for read and write control of the voice memory, characterized in that an additional memory (16) is provided which is assigned to the voice memory (1) and for one line each of the voice memory (1) contains an additional bit, and that additional logic circuits are provided via which either incoming voice information or control data get into the affected line of the voice memory according to the value of the additional bit (0 or L). 2) Einrichtung nach Anspruch 1, dadurch gekennzeichnet, daß bei einem Wert des Zusatzbit(0) die übliche zyklische Aaressierung des Sprachspeichers (1) und das Einschreiben der eingetroffenen Sprachinformation in die adressierte Zeile erfolgt und daß bei dem anderen Wert des Zusatzbit (L), die zyklische Adresse durch eine wählbare Adresse ersetzt wird und das Einschreiben von Kontrolldaten in die Zeile mit der ausgewählten Adresse erfolgt.2) Device according to claim 1, characterized in that with a value of the additional bit (0) the usual cyclical aare measurement of the voice memory (1) and the writing of the incoming voice information takes place in the addressed line and that with the other value of the additional bit (L) , the cyclic address is replaced by a selectable address and control data is written into the line with the selected address. 3) Einrichtung nach Anspruch 1, dadurch gekennzeichnet, daß dem Zusatzspeicher (l6) ein Register (19) nachgeschaltet ist, in das ein Bitwert (0 oder L) unabhängig vom Zusatzspeicher (l6) direkt eingeschrieben werden kann.3) Device according to claim 1, characterized in that the additional memory (l6) is followed by a register (19) into which a bit value (0 or L) can be written directly independently of the additional memory (l6). b ü 3 8 13/0803b ü 3 8 13/0803
DE2442673A 1973-09-18 1974-09-06 Device for inserting control data into the voice memory of a time division switch Expired DE2442673C2 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR7333395A FR2248758A5 (en) 1973-09-18 1973-09-18

Publications (2)

Publication Number Publication Date
DE2442673A1 true DE2442673A1 (en) 1975-03-27
DE2442673C2 DE2442673C2 (en) 1984-03-29

Family

ID=9125179

Family Applications (1)

Application Number Title Priority Date Filing Date
DE2442673A Expired DE2442673C2 (en) 1973-09-18 1974-09-06 Device for inserting control data into the voice memory of a time division switch

Country Status (6)

Country Link
US (1) US3920920A (en)
BE (1) BE820037A (en)
CH (1) CH589398A5 (en)
DE (1) DE2442673C2 (en)
FR (1) FR2248758A5 (en)
GB (1) GB1466433A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0042666B1 (en) * 1980-06-25 1984-03-21 THE PLESSEY COMPANY plc Time division multiplex telecommunication digital switching module

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4059729A (en) * 1976-06-09 1977-11-22 Martin Marietta Aerospace Method and system for selectively accessing multiplexed data transmission network for monitoring and testing of the network
US4298977A (en) * 1979-09-10 1981-11-03 Bell Telephone Laboratories, Incorporated Broadcast and alternate message time slot interchanger
US4296492A (en) * 1979-12-26 1981-10-20 Bell Telephone Laboratories, Incorporated Continuity verification arrangement
US4493073A (en) * 1982-08-30 1985-01-08 At&T Bell Laboratories Maintenance of stored program controlled switching systems
US4698802A (en) * 1986-03-07 1987-10-06 American Telephone And Telegraph Company And At&T Information Systems Inc. Combined circuit and packet switching system
US5347566A (en) * 1991-10-23 1994-09-13 Digital Transmission Systems, Inc. Retrofit subscriber loop carrier system with improved performance monitoring and remote provisioning

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1252555A (en) * 1970-02-17 1971-11-10
FR2142317A5 (en) * 1971-06-18 1973-01-26 Sits Soc It Telecom Siemens
US3860761A (en) * 1973-06-14 1975-01-14 Bell Telephone Labor Inc Digital progressively controlled switching system

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
NICHTS-ERMITTELT *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0042666B1 (en) * 1980-06-25 1984-03-21 THE PLESSEY COMPANY plc Time division multiplex telecommunication digital switching module

Also Published As

Publication number Publication date
DE2442673C2 (en) 1984-03-29
AU7323574A (en) 1976-03-18
BE820037A (en) 1975-03-18
CH589398A5 (en) 1977-06-30
GB1466433A (en) 1977-03-09
FR2248758A5 (en) 1975-05-16
US3920920A (en) 1975-11-18

Similar Documents

Publication Publication Date Title
DE2340547B2 (en) CIRCUIT ARRANGEMENT FOR TESTING LOGICAL CIRCUITS
DE2048670A1 (en) Storage maintenance arrangement for data processing systems
DE1474062B2 (en) DATA PROCESSING SYSTEM WITH A NUMBER OF BUFFER MEMORIES
DE2640756A1 (en) DEVICE FOR SECURE DATA TRANSFER IN TRACK-BASED VEHICLES
DE3111555C2 (en) Method and apparatus for storing information using prior recording
DE1927549A1 (en) Error checking device in electronic data processing systems
DE2952631C2 (en) Circuit arrangement for diagnosing a data processing system
DE2905676A1 (en) INTEGRATED CIRCUIT WITH A SINGLE CHIP
DE2062236A1 (en) Improvements to redundancy reduction systems and devices for use therein
DE1953364A1 (en) Choice execution circuit for program-controlled data processors
DE2442673A1 (en) DEVICE FOR INSERTING CONTROL DATA INTO THE VOICE MEMORY OF A TIME-MULTIPLE OPERATIONAL OFFICE
EP0185260A2 (en) Interface for direct information transfer
DE19934500A1 (en) Synchronous memory device
DE2242279C3 (en) Circuit arrangement for determining errors in a memory unit of a program-controlled data exchange system
DE3828289A1 (en) TERMINAL IDENTIFICATION CONTROL CIRCUIT
DE2036954B2 (en)
DE2527236C3 (en) Arrangement for inserting data in a register
DE3123379C2 (en)
DE2605066A1 (en) CHANNEL ASSIGNMENT CIRCUIT FOR ESTABLISHING A TIME-MULTIPLE BROADBAND CONNECTION
DE2446757A1 (en) CIRCUIT ARRANGEMENT FOR THE DETECTION OF ERRORS WHEN TRANSMITTING ENCODED INFORMATION IN MULTIPLE TIME TRANSFER SYSTEMS
DE3136586A1 (en) Method and circuit arrangement for transmitting signals between any control devices of a clock-controlled highway system which is operated as a function of direction
DE2025672A1 (en) Configuration indicators for peripheral units in a data processing system
DE2437392C3 (en) Circuit arrangement for transmitting asynchronous data signals
DE2413224A1 (en) ADDRESS MEMORY, IN PARTICULAR FOR TIME MULTIPLE TELEPHONE SWITCHING SYSTEMS
DE1499191C3 (en) Electronic device for a data processing system

Legal Events

Date Code Title Description
8110 Request for examination paragraph 44
D2 Grant after examination
8339 Ceased/non-payment of the annual fee