DE2223196C3 - Method and arrangement for pulse width control - Google Patents

Method and arrangement for pulse width control

Info

Publication number
DE2223196C3
DE2223196C3 DE2223196A DE2223196A DE2223196C3 DE 2223196 C3 DE2223196 C3 DE 2223196C3 DE 2223196 A DE2223196 A DE 2223196A DE 2223196 A DE2223196 A DE 2223196A DE 2223196 C3 DE2223196 C3 DE 2223196C3
Authority
DE
Germany
Prior art keywords
edge
pulses
pulse
delay
delayed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE2223196A
Other languages
German (de)
Other versions
DE2223196A1 (en
DE2223196B2 (en
Inventor
Joey Keith Longmont Col. Tuttle
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of DE2223196A1 publication Critical patent/DE2223196A1/en
Publication of DE2223196B2 publication Critical patent/DE2223196B2/en
Application granted granted Critical
Publication of DE2223196C3 publication Critical patent/DE2223196C3/en
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/04Shaping pulses by increasing duration; by decreasing duration
    • H03K5/06Shaping pulses by increasing duration; by decreasing duration by the use of delay lines or other analogue delay elements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/01Shaping pulses
    • H03K5/04Shaping pulses by increasing duration; by decreasing duration
    • H03K5/05Shaping pulses by increasing duration; by decreasing duration by the use of clock signals or other time reference signals

Description

5050

Die Erfindung betrifft ein Verfahren und eine Anordnung zur Impulsbreitensteuerung, wie sie in der elektronischen Datenverarbeitung zum Zwecke der Modifikation der die Daten repräsentierenden Signale Verwendung findet.The invention relates to a method and an arrangement for pulse width control as shown in FIG electronic data processing for the purpose of modifying the signals representing the data Is used.

Ankommende Impulsfolgen müssen häufig unter Berücksichtigung des geplanten Anwendungszweckes modifiziert werden, ohne daß die in den Impulsfolgen enthaltene Information beeinflußt wird. Beispielsweise sind die über einen Übertragungsweg empfangenen Signale oft so qualitätsmäßig verschlechtert, daß sie für gewöhnliche Empfangseinrichtungen nicht mehr brauchbar sind. Mit Hilfe eines Computers kann eine Analysis durchgeführt werden, die eine Richtigstellung der empfangenen Impulse gestattet, so daß sie verarbeitbar sind. Die Korrektur der Impulse wird dabei durch Impulsbreitensteuerung und definierte Impulsverzögerung erreicht. Bei bekannten Verfahren werden die einzelnen Impulse ober eine Verzögerungsschaltung geleitet, deren Verzögerungscharakteristik beispielsweise zeitlich veränderbar ist. Außerdem ist es bereits bekannt, eine Impulsflanke zur Steuerung eines Ausgangsimpulses zu verwenden.Incoming pulse trains often have to take into account the intended application can be modified without affecting the information contained in the pulse trains. For example the signals received via a transmission path are often so deteriorated in terms of quality that they are for Ordinary receiving devices are no longer usable. With the help of a computer, a Analysis can be performed, which allows the received pulses to be corrected so that they are processable. The correction of the impulses is done by means of impulse width control and a defined impulse delay achieved. In known methods, the individual pulses are generated using a delay circuit guided, their delay characteristics, for example is changeable over time. In addition, it is already known to use a pulse edge to control a Output pulse to use.

Eine derartige Anordnung ist beispielsweise der DE-AS 12 07 434 zu entnehmen. Dort ist insbesondere in F j g, 3 eine Schaltung, bestehend aus einem Fpp-Flop, gezeigt, dem am Setzeingang ein auslösender Setzimpuls zugeführt wird und dessen einer Ausgang über eine Verzögerungsschaltung auf den Rückstelleingang zurückgeführt ist Die Verzögerungszeit der Verzögerungsschaltung bestimmt die Impulsbreite eines aufgrund des Setzimpulses ausgelösten und aufgrund des Rückstellimpulses beendeten Ausgangsimpulses.Such an arrangement can be found in DE-AS 12 07 434, for example. There is in particular in Fig. 3 a circuit consisting of an Fpp flop, shown, which is supplied with a triggering set pulse at the set input and one output via a Delay circuit fed back to the reset input is The delay time of the delay circuit determines the pulse width of a triggered due to the setting pulse and due to the Reset pulse terminated output pulse.

Eine unabhängige Variation der Impulsbreite einer Mehrzahl aufeinander folgender Impulse ist mit dieser Anordnung nicht möglich.An independent variation of the pulse width of a plurality of successive pulses is with this Arrangement not possible.

Es ist die der Erfindung zugrunde liegende Aufgabe, ein Verfahren und eine Anordnung anzugeben, mit der sich die einzelnen Impulse einer Impulsfolge unabhängig voneinander hinsichtlich ihrer Impulsbreite und hinsichtlich ihres Auftretens variieren lassen.It is the object of the invention to provide a method and an arrangement with which the individual pulses of a pulse train are independent of each other in terms of their pulse width and vary in terms of their occurrence.

Gemäß der Erfindung wird diese Aufgabe durch ein Verfahren gelöst, das dadurch gekennzeichnet ist, daß eine Eingangsimpulsfplge in eine jeweils für Vorder- und Rückflanke jedes Impulses einen separaten Flankenimpuls aufweisende Flankenimpulsfolge umgewandelt wird, daß die einzelnen Flankenimpulse separat steuerbar verzögert werden, daß die verzögerten Flankenimpulse in bestimmter Weise kombiniert und in eine Ausgangsimpulsfolge umgewandelt werden, deren Impulsflanken durch die verzögerten Flankenimpulse definiert werden. Eine vorteilhafte Anordnung zur Durchführung des Verfahrens besteht darin, daß ein Flanken-lmpulsgenerator vorgesehen ist dem die Eingangsimpulsfolge zuführbar ist, daß dem Flankenimpulsgenerator steuerbare Verzögerungsschaltungen nachgeschaltet sind und daß die Veriiögerungsschaltungen mit einem Konverter verbunden sind, der aus der gebildeten verzögerten Flankenimpulsfolge die Ausgangsimpulsfolge bildetAccording to the invention, this object is achieved by a method which is characterized in that an input pulse train in one for each front and the trailing edge of each pulse is converted into an edge pulse sequence having a separate edge pulse is that the individual edge pulses are delayed separately controllable, that the delayed Edge pulses are combined in a certain way and converted into an output pulse train whose Pulse edges can be defined by the delayed edge pulses. An advantageous arrangement for Implementation of the method consists in that an edge pulse generator is provided for the Input pulse train can be fed that the edge pulse generator controllable delay circuits are connected downstream and that the delay circuits are connected to a converter, the output pulse train from the delayed edge pulse train formed forms

Weitere Einzelheiten ergeben sich aus der nachstehenden Beschreibung der in der Zeichnung dargestellten Ausführungsbeispiele. Es zeigtFurther details can be found in the following Description of the embodiments shown in the drawing. It shows

F i g. IA ein Blockschaltbild einer erfindungsgemäßen Anordnung,F i g. IA is a block diagram of an inventive Arrangement,

F i g. 1B ein die Wirkungsweise der Anordnung gemäß F i g. 1A erläuterndes Impulsdiagramm,F i g. 1B shows the mode of operation of the arrangement according to FIG. 1A explanatory timing diagram,

Fig.2 die in der Anordnung gemäß Fig. IA verwendete Taktschaltung,Fig.2 in the arrangement according to FIG clock circuit used,

F i g. 3A die Schaltung eines die Erfindung enthaltenden Systems,F i g. 3A shows the circuit of a system incorporating the invention;

F i g. 3B ein entsprechendes Flußdiagramm,F i g. 3B a corresponding flow chart,

Fig.3C ein die Wirkungsweise der Anordnung gemäß F i g. 3A erläuterndes Impulsdiagramm und3C shows the mode of operation of the arrangement according to FIG. 3A explanatory timing diagram and

Fig.4A und 4B Blockschaltbild und zugehöriges Impulsdiagramm für eine in dar Anordnung gemäß F i g. 3A verwendete logische Schaltung.Fig. 4A and 4B block diagram and associated Pulse diagram for an arrangement according to FIG. 3A logic circuit used.

Die in F i g, IA dargestellte Anordnung gestattet eine unabhängige Variation der Impulsbreiten einer Mehrzahl von Impulsen. Die über eine Leitung la zugeführten Eingangsimpulse werden in Abhängigkeit von auf Leitungen 5,16 und 17 zugeführten Verzögerungs- und Steuerinformationen verändert. Die veränderten Impulse erscheinen als Ausgangsimpulse auf einer Leitung 15, die einen aus einer Reihe von wählbaren AusgängenThe arrangement shown in F i g, IA allows one independent variation of the pulse widths of a plurality of pulses. The supplied via a line la Input pulses are dependent on the delay and delay lines fed to lines 5, 16 and 17 Tax information changed. The changed impulses appear as output pulses on a line 15, which is one of a number of selectable outputs

darstellt, FOr zusätzliche Eingangsleitungen ib—inund Ausgangsleitungen 15/b—15/? sind entsprechende Schaltungen gemäß Fig, 1A vorzusehen. Die externe Verzögerungsinformation wird Ober eine Leitung 5 oder zusätzliche, nicht dargestellte Leitungen zugeführt. Die Funktionsweise der Schaltung wird im folgenden lediglich für die Eingangsleitung la und die Ausgangsleitung 15a beschrieben.represents, For additional input lines ib — in and output lines 15 / b — 15 /? appropriate circuits as shown in Fig. 1A must be provided. The external delay information is supplied via a line 5 or additional lines, not shown. The mode of operation of the circuit is described below only for the input line la and the output line 15a.

Die eine Vorder- und eine Rückflanke aufweisenden über Leitung la zugeführten Eingangsimpulse gelangen zu einem Flankenimpuls-Generator 2, der für jede Impulsflanke der Eingangsimpulse einen separaten Impuls, den sog. Flankenimpuls, erzeugt Ein Ausführungsbeispiel für einen denirtigen Flankenimpuls-Generator wird anschließend anhand von F i g. 2 beschrieben. Die erzeugten Flankenimpulse werden dem Knoten 18 zugeführt, an den eine Reihe von Verzögerungsschaltungen 6- 7 und 8 angeschlossen sind. Die Größe der Verzögerung dieser Schaltungen kann extern dadurch gesteuert werden, daß eine entsprechende Information über eine Leitung 5 in ein Register 4 eingegeben wird. Die am Knoten 18 anstehenden Flankenimpulse werden dann in den Verzögerungsschaltungen 6, 7 und 8 entsprechend der äußeren Information um unterschiedliche Zeiten Δ\,Δ2 und Δ 3 verzögert Die verzögerten Flankenimpulse werden über von Signalen f 1, f 2 und ί 3 getastete Tore 9,10 und 11 auf Leitungen 19,20 und 21 verteilt Diese Impulse werden dann am Eingang einer UND-Schaltung 13 zusammengeführt Aufgrund eines Steuersignals am Eingang 17 der UND-Schaltung 13 betätigen die Impulse einen binären Trigger 14, der auf Leitung 15a die Ausgangsimpulse liefert Jeder der aufeinanderfolgenden Flankenimpulse schaltet dabei den Trigger 14 um. Um ein phasenrichtiges Arbeiten sicherzustellen, sollte ein synchronisierter Trigger verwendet werden. Eine zusätzliche Verzögerungsschaltung 319 ist an den Knoten 18 angeschlossen und liefert einer UND-Schaltung 12 ein Signal, wenn an Leitung 16 ein Steuersignal anliegt Die Verzögerung Δ 0 der Schaltung 319 liefert eine als Normal festgelegte Ausgangsimpulsfolge. Ist beispielsweise die Verzögerung Δ 1 der Verzögerungsschaltung 6 geringer als die Verzögerung Δ 0 der Verzögerungsschaltung 319, dann erscheint der verzögerte Flankenimpuls auf Leitung 19 früher als der entsprechende Flankenimpuls auf Leitung 18/7. Die Ausgangsimpulse können somit bezüglich der normalen, von der Verzögerungsleitung 319 gelieferten Ausgangsimpulse nach vor- und rückwärts zeitlich verschoben werden.The input pulses, which have a leading and a trailing edge, are fed via line la to an edge pulse generator 2, which generates a separate pulse, the so-called edge pulse, for each pulse edge of the input pulses i g. 2 described. The edge pulses generated are fed to node 18 to which a series of delay circuits 6-7 and 8 are connected. The size of the delay in these circuits can be controlled externally by inputting corresponding information into a register 4 via a line 5. The edge pulses present at node 18 are then delayed in delay circuits 6, 7 and 8 according to the external information by different times Δ \, Δ2 and Δ 3 The delayed edge pulses are gated via gates 9, f 1, f 2 and ί 3, 10 and 11 distributed on lines 19, 20 and 21 These pulses are then combined at the input of an AND circuit 13. Due to a control signal at input 17 of AND circuit 13, the pulses actuate a binary trigger 14, which delivers the output pulses on line 15a of the successive edge pulses switches the trigger 14 over. To ensure in-phase work, a synchronized trigger should be used. An additional delay circuit 319 is connected to the node 18 and supplies an AND circuit 12 with a signal when a control signal is present on the line 16. The delay Δ 0 of the circuit 319 supplies an output pulse sequence defined as normal. For example, if the delay Δ 1 of the delay circuit 6 is less than the delay Δ 0 of the delay circuit 319, then the delayed edge pulse on line 19 appears earlier than the corresponding edge pulse on line 18/7. The output pulses can thus be shifted forwards and backwards in time with respect to the normal output pulses supplied by the delay line 319.

Die Wirkungsweise der Anordnung gemäß Fig. IA wird anhand des Impulsdiagramms von Fig. IB erläutert Die Aufgabe der Schaltung gemäß Fig. IA besteht darin, die Vorder- und Rückflanken der Eingangsimpulse A, B und C definiert zu verschieben und entsprechende Ausgangsimpulse A', 5'und C" auf der Leitung 15a zu erzeugen. Dabei wandelt der Flankenimpuls-Generator 2 die Eingangsimpulse in eine Impulsfolge um, die jeweils für Vorder- und Rückflanke einen Impuls, den sog. Flankenimpuls, aufweist Der Flankenimpuls d\ entspricht der Vorderflanke des Impulses A, während der Flankenimpuls dl der Rückflanke des Impulses entspricht. In entsprechender Weise sind die Flankenimpulse d3—df> den Vorder- und Rückflanken der Impulse Sund Czugeordnet. Die Flankenimpulse di — d6 werden den Verzögerungsschaltungen 6—8 7'jgeführt und zeitlich durch die Signale M — 13 getastet, so daß verzögerte Flankenimpulse d\' auf Leitung 19, J2' auf Leitung 20 und dZ' auf Leitung 21 auftreten. Der Flankenimpuls d V entspricht dem um Δ 1 verzögerten Flankenimpuls dt Selbstverständlich könnte die Tastung der Verzögerungsschaftungen 6,7 und 8 ebenso am Eingang dieser Schaltungen erfolgen. Die ausgetasteten verzögerten Flankenimpulse auf den Leitungen 19, 20 und 21 werden der UND-Schaltung 13 zugeführt Die gesamte Flankenimpulsfolge Di-Dn, die um Δ0 verzögert ist, wird als Impulsfolge Dtn—D6n der UND-Schaltung 12 zuge-The operation of the arrangement of FIG. IA is measured by the timing diagram of FIG. IB illustrates the object of the circuit of FIG. IA is to move the leading and trailing edges of the input pulses A, B and C defined and corresponding output pulses A ', 5 'and C "on the line 15a. The edge pulse generator 2 converts the input pulses into a pulse train that has a pulse for the leading and trailing edge, the so-called edge pulse. The edge pulse d \ corresponds to the leading edge of the pulse A, while the edge pulse dl corresponds to the trailing edge of the pulse. In a corresponding manner, the edge pulses d3-df> are assigned to the leading and trailing edges of the pulses Sund C. The edge pulses di-d6 are fed to the delay circuits 6-8 7'j and timed by the Signals M- 1 3 sampled so that delayed edge pulses d \ 'appear on line 19, J2' on line 20 and dZ ' on line 21. The edge pulse d V corresponds to Not the edge pulse dt delayed by Δ 1, of course, the keying of the delay shafts 6, 7 and 8 could also take place at the input of these circuits. The blanked, delayed edge pulses on lines 19, 20 and 21 are fed to the AND circuit 13. The entire edge pulse sequence Di-Dn, which is delayed by Δ0 , is fed to the AND circuit 12 as a pulse sequence Dtn-D6n.

führt Solange an Leitung 17 ein Verzögerungssteuerungssignal anliegt, wird der Trigger 14 durch jeden der individuell verzögerten Flankenimpulse dl'—d3' umgeschaltet Sobald an Leitung 16 ein die Normalsteuerung betreffendes Signal an die UND-Schaltung 12 angelegt wird, erfolgt die Umschaltung des Triggers 14 jeweils bei Auftreten der um Δ 0 verzögerten Flankenimpulse d4n—d6n. Ein derartiger Ablauf ist in F i g. 1B in Betracht gezogen. Ein Vergleich zwischen den Eingangsimpulsen A, Sund Cund den Ausgangsimpulsen A', B'und C zeigt daß die Impulsbreite über eine entsprechende Verzögerung der ger.:^nten Flankenimpulse eingestellt wird.As long as a delay control signal is present on line 17, trigger 14 is switched by each of the individually delayed edge pulses dl'-d3 '. As soon as a signal relating to normal control is applied to AND circuit 12 on line 16, trigger 14 is switched over when the edge pulses d4n-d6n are delayed by Δ 0. Such a sequence is shown in FIG. 1B considered. A comparison between the input pulses A, S and C and the output pulses A ', B' and C shows that the pulse width is set by means of a corresponding delay in the lower edge pulses.

In Fig.2 ist ein Ausführungsbeispiel für den Flankenimpuls-Generator 2 dargestellt Die an LeitungIn Figure 2, an embodiment for the edge pulse generator 2 is shown The on line

la anliegenden Eingangsimpulse werden in eine auf Leitung 18 ausgegebene Impulsfolge umgewandelt die jeweils für die Vorder- und die Rückflanke der Eingdngsimpulse einen positiven Flankenimpuls aufweist Im Bedarfsfalle kann die Schaltung auch so modifiziert werden, daß nur negative Flankenimpulse gebildet werden. Ein Differenzierglied aus einer Kapazität 22 und einem Widerstand 23 liefert zwei entgegengesetzt gepolte Dioden 24 und 25, positive und negative, von den Impulsflanken abgeleitete Differenzierimpulse. Diese Differenzierimpulse stellen die Flankenimpulse dar. Dia positiven Flankenimpulse werden über die Diode 25 und die negativen Flankenimpulse werden über die Diode 24 übertragen. Ein Inverter 26 ist der Diode 24 nachgeschaltet, ip daß diese einer ODER-Schaltung 27 ein entsprechendes positives Signal anliefert Das über die Diode 25 übe.tragene positive Signal gelangt direkt zum anderen Eingang der ODER-Schaltung 27. Auf diese Weise werden die negativen und die positiven Fhnken der Eingangsimpulse festgestellt und in Form von positiven Flankenimpulsen an die Leitung 18 am Ausgang der ODER-Schaltung 27 weitergemeldetIa applied input pulses are converted into a pulse train output on line 18 has a positive edge pulse for the leading and trailing edges of the input pulses If necessary, the circuit can also be modified so that only negative edge pulses are formed. A differentiator composed of a capacitance 22 and a resistor 23 provides two oppositely polarized diodes 24 and 25, positive and negative differentiating pulses derived from the pulse edges. These differentiating pulses represent the edge pulses. The positive edge pulses are transmitted via diode 25 and the negative edge pulses are transmitted via diode 24. An inverter 26 is connected downstream of the diode 24, ip that this delivers a corresponding positive signal to an OR circuit 27 via the diode 25 The positive signal transmitted goes directly to the other input of the OR circuit 27. In this way the negative and positive flags of the input pulses are determined and in the form of positive ones Edge pulses reported to the line 18 at the output of the OR circuit 27

Anhand der Fig.3A wird nunmehr ein System beschrieben, bei dem die erfindungsgemäße AnordnungA system will now be described with reference to FIG. 3A in which the arrangement according to the invention

so zur Impulsbreitensteuerung angewendet ist Die über Leitung 18 zugeführten Flankenimpulse erscheinen als Ausgangsimpulse auf einer der Leitungen \—n, nachdem sie aufgrund einer externen Information definiert verzögert sind und nachdem eine entsprechende Leitungsselektion vorgenommen ist Die spezielle Verzögerung für b-tttimmte Vorder- und Utickflanken der Eingangssignale kann vorgewählt werden und kann in Abhängigkeit von äußeren Bedingungen, die während der Selektion auftreten, verändert werden. Es kann auch eine Kombination dieser Möglichkeiten in Verbindung mit den Verzögerungsselektionssignalen \—n den Ausgangsleitungsselektionssignalen \—n und den Verzögerungen Δ 1 —An in Betracht gezogen werden. Die Ausgangsimpulse werden in Abhängigkeit von den Leitungsselektionssignalen l — n an bestimmte Ausgangsleitungen 1 —/i augegeben.so used for pulse width control The edge pulses fed in via line 18 appear as output pulses on one of the lines \ -n after they have been delayed in a defined manner on the basis of external information and after a corresponding line selection has been made Input signals can be preselected and can be changed depending on external conditions that occur during the selection. A combination of these possibilities in connection with the delay selection signals n, the output line selection signals n and the delays Δ 1 -An can also be considered. The output pulses are output to specific output lines 1 - / i as a function of the line selection signals l - n.

Die Flankenimpulse auf Leitung 18, die im betrachteten Beispiel eine Impulsbreite von etwa 20 χ 10-' sec.The edge pulses on line 18, which in the example under consideration have a pulse width of about 20 χ 10- 'sec.

aufweisen, werden von einem Flankenimpuls-Generator, wie er beispielsweise in Fig.2 dargestellt ist, geliefert. Die Flankenimpulsfolge wird einer Verzögerungsschaltung 319, die entsprechend ihrer Verzögerung Δ 0 eine verzögerte Flankenimpulsfolge auf die Leitung 18n gibt und außerdem n-Verzögerungsschaltungen 300, 301, 302 einstellbarer Verzögerungszeiten zugeführt. Im betrachteten Beispiel werden die Verzögerungsschaltungen 300, 301 und 302 auf Verzögerungszeiten im Bereich von 10 Nanosekunden bis einer Millisekunde eingestellt. Die Einstellung erfolgt aufgrund einer von außen angelieferten und den Leitungen Δ 1 —Δ π zugeführten Informationen. Die Verzögerungsschaltungen 300, 301 und 302 werden über Verzögerungsselektionssignale Ι— η und Leitungsselektionssignale \—n zusammengeschaltet, so daß die gewünschten Verzögerungen Zustandekommen.have, are supplied by an edge pulse generator, as shown for example in Fig.2. The edge pulse sequence is fed to a delay circuit 319 which, in accordance with its delay Δ 0, sends a delayed edge pulse sequence to line 18n and also n- delay circuits 300, 301, 302 of adjustable delay times. In the example under consideration, the delay circuits 300, 301 and 302 are set to delay times in the range from 10 nanoseconds to one millisecond. The setting is made on the basis of information supplied from outside and fed to the lines Δ 1 -Δ π. The delay circuits 300, 301 and 302 are interconnected via delay selection signals Ι- η and line select signals \ -n, so that the desired delay occurrence.

Der Fig. 3B ist ein Beispiel für die Zusammenschaltung einer großen Anzahl von Verzögerungsschaltungen zu entnehmen. Die Verzögerungsschaltung 319 liefert die normal verzögerte Flankenimpulsfolge. Die Verzögerungsschaltungen 300 und 301 sind seriell mit der Leitung 18 verbunden, auf der die Flankenimpulsfolge ankommt. Die Serienschaltung der beiden Verzögerungsschaltungen wird mit Hilfe eines Verzögerungsselektionssignals I und eines Leitungsselektionssignals 2 herbeigeführt. Die Verzögerungsschaltung 332 liegt direkt an der die Flankenimpulse führenden Leitung 18 und ist aufgrund eines Ausgangsselektionssignals 4 und eines Verzögerungsselektionssignals 4 mit einem Eingang der ODER-Schaltung 315 verbunden. Die Verzögerungsschaltungen 333, 334 und 335 sind aufgrund eines Verzögerungsselektionssignals 7 und Ausgangsselektionssignals 9 in Serie geschaltet. In Verbindung mit Änderungen der Verzögerungen Δ \—Δη lassen sie sich auf diese Weise einstellen und, falls erwünscht, während des Verfahrensablaufes modifizieren. FIG. 3B shows an example of the interconnection of a large number of delay circuits. The delay circuit 319 supplies the normally delayed edge pulse train. The delay circuits 300 and 301 are connected in series to the line 18 on which the edge pulse train arrives. The series connection of the two delay circuits is brought about with the aid of a delay selection signal I and a line selection signal 2. The delay circuit 332 lies directly on the line 18 carrying the edge pulses and is connected to an input of the OR circuit 315 on the basis of an output selection signal 4 and a delay selection signal 4. The delay circuits 333, 334 and 335 are connected in series on the basis of a delay selection signal 7 and an output selection signal 9. In connection with changes in the delays Δ \ - Δη , they can be set in this way and, if desired, modified during the course of the process.

Die verzögerten Flankenimpulse werden über eine ODER-Schaltung 315 kombiniert, deren Ausgang 331 aufgrund von Leitungsselektionssignalen \—n mit Konvertern 336, 337, 338 usw. verbunden ist. Normalveränderte Ausgangsimpulsfolge R'. S' T. U' usw. oder als Normalimpulse R+, S+, T-f, U+ usw. am Ausgang zur Verfügung stehen. Die Normalimpulsfolge entspricht der Eingangsimpulsfolge, sie ist lediglich um einen durch die Verzögerungsschaltung 319 bestimmten Betrag zeitlich verzögert. Auf diese V/eise wird es ermöglicht, daß mit Hilfe der Verzögerungsschaltungen 300, 301, 302 usw. Ausgangsimpulse erzielt werden können, die entweder den Eingangsimpulsen zeitlichThe delayed edge pulses are combined via an OR circuit 315, whose output is connected, etc. 331 due to line selection signals \ -n converters 336, 337, 338th Normally changed output pulse train R '. S 'T. U' etc. or as normal pulses R +, S +, Tf, U + etc. are available at the output. The normal pulse sequence corresponds to the input pulse sequence; it is only delayed in time by an amount determined by the delay circuit 319. In this way it is made possible that with the aid of the delay circuits 300, 301, 302, etc., output pulses can be obtained which either correspond in time to the input pulses

ίο vor- oder nacheilen. Die Eingangsimpulsfolge auf Leitung Ie wird auf Leitung 18 in eine zugeordnete Flankenimpulsfolge umgewandelt. Die Leitung 18 ist mit den variablen Verzögerungsschaltungen 300, 301, 302 usw, die auf Leitung 331 verzögerte Flankenimpulse erzeugen, und mit der Verzögerungsschaltung 319 verbunden, die die Normal-Flankenimpulsfolge auf Leitung 18n erzeugt. Die den beiden Flanken des Eingangsimpulses R entsprechenden Flankenimpulse sind um jeweils den gleichen Betrag verzögert und können somit derselben Verzögerungsschaitung zugeführt werden. In entsprechender Weise können jeweils beide Flanken der Eingangsimpulse Sund Tuber eine Verzögerungsschaltung übertragen werden. Die Vorderflanke des Eingangsimpulses U wird nicht und die Rückflanke desselben Impulses wird über eine vierte Verzögerungsschaltung übertragen. Es könnte natürlich eine einzige Verzögerungsschaltung für sämtliche Eingangsimpulse verwendet werden, wenn die Verzögerung während des Operationsablaufes laufend geeignet variiert wird. Mit Hilfe der Leitungsselektionsselektionssignale 1 — η werden die Impulse auf den Leitungen 331 und 18n in gewünschter Weise auf die Ausgangsleitungen 1 — π des Ausganges 15a verteilt.
Anhand der Fig.4A und 4B wird nunmehr die Wirkungsweise eines Konverters erläutert, über den die Impulsverteilung erfolgt Ein typischer Konverter 336 ist mit dem einen Eingang direkt an die die Eingangsimpulse liefernde Leitung la angeschlossen. Ein weiterer Eingang ist mit dem Ausgang von UND-Schaltungen 316 und 323 über eine Leitung 326 verbunden. Außerdem weist der Konverter zwei komplementäre Ausgänge Q und ^ auf. Die über
ίο advance or lag. The input pulse train on line Ie is converted on line 18 into an associated edge pulse train. Line 18 is connected to variable delay circuits 300, 301, 302, etc., which generate delayed edge pulses on line 331, and to delay circuit 319, which generates the normal edge pulse train on line 18n. The edge pulses corresponding to the two edges of the input pulse R are each delayed by the same amount and can thus be fed to the same delay circuit. In a corresponding manner, both edges of the input pulses S and T can be transmitted via a delay circuit. The leading edge of the input pulse U is not transmitted and the trailing edge of the same pulse is transmitted via a fourth delay circuit. A single delay circuit could of course be used for all input pulses if the delay is continuously varied appropriately during the course of the operation. With the aid of the line selection selection signals 1 - η , the pulses on the lines 331 and 18n are distributed in the desired manner to the output lines 1 - π of the output 15a.
The mode of operation of a converter, via which the pulse distribution takes place, will now be explained with reference to FIGS. 4A and 4B. One input of a typical converter 336 is connected directly to the line 1 a supplying the input pulses. Another input is connected to the output of AND circuits 316 and 323 via a line 326. In addition, the converter has two complementary outputs Q and ^. The above

te Leitungen, sobald die zugeordneten UND-Schaltungen 323, 324, 325 usw. über entsprechende Leitungsselektionssignale 1 — π selektiert werden. Das Fehlen von Leitungsselektionssignalen bewirkt, daß Flankenimpulse über entsprechende UND-Schaltungen 316, 317, 318 usw. weitergeleitet werden. Durch Zufuhr separater Leitungsselektionssignale können Normal-Flankenimpulse auf bestimmte Leitungen und verzögerte Flankenimpulse auf a.idere Leitungen übertragen werden. Außerdem ist es möglich, auf bestimmte Leitungen überhaupt keine Flankenimpulse zu übertragen. Die Ausgangsleitungen 15a sind in der Lage, Signale für beliebige Verarbeitungs- und Steuerzwecke zu liefern. Die in Verbindung mit den F i g. 4A und 4B erläuterten Konverter setzen die Flankenimpulse zu der verzögerten Ausgangsimpulsfolge zusammen. Die Konverter können beispielsweise nach Art eines phasenunabhängigen Triggers aufgebaut sein.te lines as soon as the associated AND circuits 323, 324, 325 etc. are selected via corresponding line selection signals 1 - π. The absence of line selection signals has the effect that edge pulses are passed on via corresponding AND circuits 316, 317, 318, and so on. By supplying separate line selection signals, normal edge pulses can be transmitted to certain lines and delayed edge pulses to other lines. It is also possible not to transmit any edge pulses at all on certain lines. The output lines 15a are able to provide signals for any processing and control purposes. The in connection with the F i g. 4A and 4B explained converters combine the edge pulses to form the delayed output pulse train. The converters can, for example, be constructed in the manner of a phase-independent trigger.

Der Operationsablauf der Anordnung gemäß F i g. 3A ergibt sich aus dem Impulsdiagramm gemäß F i g. 3C. Die Eingangsimpulse R, S, T, U usw. werden so modifiziert, daß sie entweder als in ihrer ImpulsbreiteThe operational sequence of the arrangement according to FIG. 3A results from the timing diagram according to FIG. 3C. The input pulses R, S, T, U etc. are modified so that they are either as in their pulse width

-«. Im — ,rwtttilUi-io __- «. Im-, rwtttilUi-io __

Abhängigkeit von den als Taktsignalen verwendetenDependence on the used as clock signals

Flankenimpulsen auf Leitung 326 so beeinflußt daß der Ausgang Q zur Ausgangsleitung 1 dem Eingangsimpuls auf Leitung la folgt wenn der Flankenimpuls auf Leitung 326 vorhanden ist Durch Verriegelung des Konverters bleibt der Eingangsimpuls von Leitung la am Ausgang erhalten, wenn der Flankenimpuls abfällt Auf diese Weise werden die Rankenimpulse am Eingang 326 in Ausgangsimpulse umgewandelt, deren Flanken durch aufeinanderfolgende Flankenimpulse festgelegt werden. Im einfachsten Fall besteht der Konverter aus einem Trigger 14. Durch die gewählten Komponenten ergeben sich hinsichtlich der Operation gewisse Bedingungen. Wie beispielsweise durch den gestrichelt dargestellten Impuls S' in F i g. 3C angedeutet ergeben verzögerte Flankenimpulse, die erst nach dem Eingangsimpuls auftreten, keinen Ausgangsimpuls. Derartige Einschränkungen können jedoch durch Einsatz eines Verzögerungsgliedes beseitigt werden, das einen Puls länger als eine Periode speichern kann und/oder Einsatz eines synchronisierten Triggers oder eines entsprechenden Äquivalents.Edge pulses on line 326 influenced so that the output Q to output line 1 follows the input pulse on line la when the edge pulse is present on line 326.By locking the converter, the input pulse from line la remains at the output when the edge pulse falls Vine pulses at input 326 are converted into output pulses, the edges of which are determined by successive edge pulses. In the simplest case, the converter consists of a trigger 14. The selected components result in certain conditions with regard to the operation. As, for example, by the pulse S 'shown in dashed lines in FIG. Indicated in 3C, delayed edge pulses that only occur after the input pulse do not result in an output pulse. Such restrictions can, however, be eliminated by using a delay element that can store a pulse for longer than one period and / or using a synchronized trigger or a corresponding equivalent.

Hierzu 3 Blatt ZeichcnngenFor this purpose 3 sheets of drawings

Claims (6)

Patentansprüche;Claims; t. Verfahren zur Steuerung der Impulsbreiten einer Impulsfolge, dadurch gekennzeichnet, daß eine Eingangsimpulsfolge in eine jeweils für Vorder- und Rückflanke jedes Impulses einen separaten Flankenimpuls aufweisende Flankenimpulsfolge umgewandelt wird, daß die einzelnen Flankenimpulse separat steuerbar verzögert werden, daß die verzögerten Flankenimpulse in bestimmter Weise kombiniert und in eine Ausgangsimpulsfolge umgewandelt werden, deren Impulsflanken durch die verzögerten Flankenimpulse definiert werden.t. Method of controlling the pulse widths a pulse train, characterized in that an input pulse train in each For the leading and trailing edge of each pulse, a separate edge pulse has an edge pulse sequence is converted so that the individual edge pulses are delayed separately controllable, that the delayed edge pulses combined in a certain way and into an output pulse train whose pulse edges are defined by the delayed edge pulses will. 2. Verfahren nach Anspruch 1, dadurch gekennzeichnet, daß durch definierte Verzögerung der Eingangsimpulsfolge Normalimpulse erzeugt werden und daß die erzeugten Ausgangsimpulse zeitlich relativ zu diesen Normalimpulsen steuerbar festgelegt werden,2. The method according to claim 1, characterized in that that normal pulses are generated by a defined delay of the input pulse train and that the output pulses generated are set in a controllable manner in terms of time relative to these normal pulses will, 3. Anordnung zur Durchführung des Verfahrens nach Anspruch 1 und 2, dadurch gekennzeichnet, daß ein Flankenimpuls-Generator (2) vorgesehen ist, dem die Eingangsimpulsfolge zuführbar ist, daß dem Flankenimpuls-Generator (2) steuerbare Verzögerungsschaltungen (6, 7, 8) nachgeschaltet sind und daß die Verzögerungsschaltung mit einem Konverter (14) verbunden sind, der aus der gebildeten verzögerten Flankenimpulsfolge die Ausgangsim-. pulsfolge bildet3. Arrangement for performing the method according to claim 1 and 2, characterized in that an edge pulse generator (2) is provided to which the input pulse train can be fed that the Edge pulse generator (2) controllable delay circuits (6, 7, 8) are connected downstream and that the delay circuit are connected to a converter (14) which is formed from the delayed edge pulse train the output im-. pulse train forms 4. Anordnung nach Anspruch 3, dadurch gekennzeichnet, daß die Verzögerung-schaltungen (6, 7, 8) über zugeordnete Selektionsschaltungen mit dem Konverter verbunden sind.4. Arrangement according to claim 3, characterized in that the delay circuits (6, 7, 8) are connected to the converter via assigned selection circuits. 5. Anordnung nach den Ansprüchen 3 und 4, dadurch gekennzeichnet, daß die Anzahl der Verzögerungsschaltungen geringer ist als die Anzahl der zu verzögernden Flankenimpulse und daß die extern gesteuerte Verzögerung der einzelnen Verzögerungsschaltungen für unterschiedliche Flankenimpulse veränderbar ist5. Arrangement according to claims 3 and 4, characterized in that the number of Delay circuits is less than the number of edge pulses to be delayed and that the externally controlled delay of the individual delay circuits for different edge pulses is changeable 6. Anordnung nach den Ansprüchen 3 bis 5, dadurch gekennzeichnet, daß zur Erzeugung der Normalimpulse eine zusätzliche Verzögerungsschaltung (319) für die Eingangsimpulsfolge vorgesehen ist.6. Arrangement according to claims 3 to 5, characterized in that an additional delay circuit is used to generate the normal pulses (319) is provided for the input pulse train.
DE2223196A 1971-06-21 1972-05-12 Method and arrangement for pulse width control Expired DE2223196C3 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US15509171A 1971-06-21 1971-06-21

Publications (3)

Publication Number Publication Date
DE2223196A1 DE2223196A1 (en) 1972-12-28
DE2223196B2 DE2223196B2 (en) 1981-02-26
DE2223196C3 true DE2223196C3 (en) 1981-11-26

Family

ID=22554082

Family Applications (1)

Application Number Title Priority Date Filing Date
DE2223196A Expired DE2223196C3 (en) 1971-06-21 1972-05-12 Method and arrangement for pulse width control

Country Status (4)

Country Link
US (1) US3675133A (en)
DE (1) DE2223196C3 (en)
FR (1) FR2142964B1 (en)
GB (1) GB1357666A (en)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3737637A (en) * 1971-12-13 1973-06-05 Ibm Data generator
US4061950A (en) * 1974-08-13 1977-12-06 Victor Company Of Japan, Limited Pulse generating device for regulating the rotational speed of a body
US4105978A (en) * 1976-08-02 1978-08-08 Honeywell Information Systems Inc. Stretch and stall clock
US4191998A (en) * 1978-03-29 1980-03-04 Honeywell Inc. Variable symmetry multiphase clock generator
GB2036492A (en) * 1978-11-17 1980-06-25 Tektronix Inc Digital synchronizing signal generator with variable pulse width
DE2931437C2 (en) * 1979-08-02 1981-09-24 Siemens AG, 1000 Berlin und 8000 München Circuit arrangement for controlling a signal loudspeaker
US4511846A (en) * 1982-05-24 1985-04-16 Fairchild Camera And Instrument Corporation Deskewing time-critical signals in automatic test equipment
US5059837A (en) * 1989-02-13 1991-10-22 Ibm Data dependent variable time delay circuit
US5182468A (en) * 1989-02-13 1993-01-26 Ibm Corporation Current limiting clamp circuit
US5036230A (en) * 1990-03-01 1991-07-30 Intel Corporation CMOS clock-phase synthesizer
JP3381938B2 (en) * 1992-06-05 2003-03-04 株式会社東芝 Input transition detection pulse generation circuit
US5434523A (en) * 1994-04-05 1995-07-18 Motorola, Inc. Circuit and method for adjusting a pulse width of a signal
FR2718903B1 (en) * 1994-04-13 1996-05-24 Bull Sa Adjustable delay circuit.
WO2006045342A1 (en) * 2004-10-28 2006-05-04 Agilent Technologies, Inc. Arbitrary pulse generation
US7667513B2 (en) * 2004-11-12 2010-02-23 International Business Machines Corporation Digital duty cycle corrector
US7411437B2 (en) 2005-12-02 2008-08-12 Agilent Technologies, Inc. Triggering events at fractions of a clock cycle
EP4191883A1 (en) * 2021-12-06 2023-06-07 Nxp B.V. Circuitry for encoding a bus signal and associated methods

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3189835A (en) * 1961-05-01 1965-06-15 Anelex Corp Pulse retiming system
NL278226A (en) * 1961-05-10
DE1225236B (en) * 1964-08-11 1966-09-22 Telefonbau Circuit arrangement for lengthening a pulse of a pulse train and / or a pulse pause
US3440546A (en) * 1965-11-15 1969-04-22 Ibm Variable period and pulse width delay line pulse generating system
US3426218A (en) * 1966-04-08 1969-02-04 Western Electric Co Pulse generator employing two sequentially gated monostable multivibrators and delay circuit
US3593158A (en) * 1969-06-04 1971-07-13 Control Data Corp Variable frequency pulse generator
US3586985A (en) * 1969-12-17 1971-06-22 Gen Motors Corp Variable duty cycle control generator

Also Published As

Publication number Publication date
FR2142964B1 (en) 1973-07-13
US3675133A (en) 1972-07-04
GB1357666A (en) 1974-06-26
FR2142964A1 (en) 1973-02-02
DE2223196A1 (en) 1972-12-28
DE2223196B2 (en) 1981-02-26

Similar Documents

Publication Publication Date Title
DE2223196C3 (en) Method and arrangement for pulse width control
DE3544820C2 (en)
DE3643384C2 (en) Circuit for resynchronizing pulse signals, especially for the periphery of a microprocessor
DE1281194B (en) Linking network with a learning matrix
DE2406740A1 (en) PROCESS EQUIPMENT REGULATION SYSTEM
DE3111555C2 (en) Method and apparatus for storing information using prior recording
EP0021290A1 (en) Method and circuit arrangement for synchronisation of the transmission of digital information signals
DE3442613C2 (en)
DE3813068A1 (en) FILTER WITH SWITCHED CAPACITOR FOR A DIGITAL-ANALOG CONVERTER
DE2929248A1 (en) METHOD AND ARRANGEMENT FOR DECODING A CMI-ENCODED BINARY SIGNAL
DE3018509C2 (en) Shift register
DE2157515C3 (en) Digital data processing device
DE2628907C2 (en) Process for the simultaneous transmission of a main pulse and two auxiliary pulsations derived from it
DE2534518C3 (en) Circuit arrangement for the recovery of numerical information from binary phase-modulated received signals
CH656037A5 (en) METHOD AND DEVICE FOR SYNCHRONIZING A BINARY DATA SIGNAL.
DE1221671B (en) Arrangement for receiving pulse code modulated time division multiplex signals
EP0146865B1 (en) Method of generating pseudo-random trains of binary signals
DE1925917A1 (en) Binary pulse frequency multiplier circuit
DE2443869A1 (en) DIGITAL DATA TRANSFER SYSTEM
DE2263004A1 (en) TIME MULTIPLEX DEMULTIPLEX SYSTEM
DE3246211A1 (en) Circuit arrangement for detecting sequences of identical binary values
DE2131353A1 (en) Transponder
DE2935353C2 (en)
DE1437720A1 (en) Procedure and arrangement for data transmission
EP0073969A2 (en) Method and circuit to deliver refresh signals to a semiconductor memory

Legal Events

Date Code Title Description
OD Request for examination
C3 Grant after two publication steps (3rd publication)
8339 Ceased/non-payment of the annual fee