DE2109038C3 - Method and circuit arrangement for compensating for fluctuations in the time at which PCM message signals occur in a PCM receiving station with regard to the time at which the PCM message signals are forwarded - Google Patents

Method and circuit arrangement for compensating for fluctuations in the time at which PCM message signals occur in a PCM receiving station with regard to the time at which the PCM message signals are forwarded

Info

Publication number
DE2109038C3
DE2109038C3 DE19712109038 DE2109038A DE2109038C3 DE 2109038 C3 DE2109038 C3 DE 2109038C3 DE 19712109038 DE19712109038 DE 19712109038 DE 2109038 A DE2109038 A DE 2109038A DE 2109038 C3 DE2109038 C3 DE 2109038C3
Authority
DE
Germany
Prior art keywords
pcm
pulse
signal
time
flop
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE19712109038
Other languages
German (de)
Other versions
DE2109038B2 (en
DE2109038A1 (en
Inventor
Karlheinz 8000 München Neufang
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19712109038 priority Critical patent/DE2109038C3/en
Priority to IT2085572A priority patent/IT947778B/en
Publication of DE2109038A1 publication Critical patent/DE2109038A1/en
Publication of DE2109038B2 publication Critical patent/DE2109038B2/en
Application granted granted Critical
Publication of DE2109038C3 publication Critical patent/DE2109038C3/en
Expired legal-status Critical Current

Links

Description

In nach dem Zeitmultiplexprinzip arbeitenden Vermittlungsanlagen, insbesondere in PCM-Vermittlungsanlagen. ist es häufig erforderlich, Nachrichtensignale, und zwar insbesondere PCM-Nachrichtensi gnale, von einer Sendestelle über eine Überiragungsstrecke zu einer Empfangsstelle hin zu übertragen und in dieser Empfangsstelle aufzunehmen. Um die be treffenden Nachrichtensignale in der Empfangsstelle während der Dauer von Zeitfächern aufnehmen zu können, die in der betreffenden Empfangsstelle für die Aufnahme und Weiterleitung von Nachrichtensignalen benutzt werden, ist es häufig erforderlich, die über die Übertragungsstrecke der Empfangsstelle zugeführten Nachrichtensignale am Eingang diesel Empfangsstelle zunächst entsprechend zu verzögern. Dabei wird eine solche Verzögerung vorgenommen daß ein sogenannter Pulsrahmenausgleich zwischen den Pulsrahmen, in denen die für die Übertragung von Nachrichtensignalen über die Übertragungsstrecke dienenden Zeitfächer liegen, und den Pulsrahmcii, in denen die für die Aufnahme und Weiterleitung von Nachrichtensignalen in der betreffenden Empfangsstelle dienenden Zeitfächer liegen, auftritt Für diesen Pulsrahmenausgleich dienen normalerweise dem Eingang der jeweiligen Empfangsstelle vorgeschaltete Verzögerungsglieder.In switching systems working according to the time division multiplex principle, especially in PCM switching systems. it is often necessary to send message signals, in particular PCM messagesi signals, from a transmitting station via a transmission link to be transmitted to a receiving center and recorded in this receiving center. To the be to record relevant message signals in the receiving station for the duration of time slots can be used in the relevant receiving center for receiving and forwarding message signals are used, it is often necessary to use the transmission link supplied to the receiving station Delay message signals at the entrance of the receiving station accordingly. Such a delay is made that a so-called pulse frame compensation between the pulse frame in which the for the transmission of message signals over the transmission link serving time fans, and the pulse frame, in which those responsible for the reception and forwarding of message signals in the relevant Time slots serving the receiving point are normally used for this pulse frame equalization Delay elements connected upstream of the input of the respective receiving point.

Infolge von Laufzeitänderungen bei der Nachrichtensignalübertragung über die Übertragungsstreckc ist es von Zeit zu Zeit erforderlich, die Verzogerungszeit der betreffenden Verz.ögerungsglieder zu ändern um den gewünschten Pulsrahmenausgleich beizubehalten. In diesem Zusammenhang ist es bereits bekannt (Proceedings IEE, Vol. 1 1.1, Nr. V, Septembei iyf)6, Seiten 1420 bis 1428), den Eingar gen von zui Nachrichtensignalaufnahme dienenden PCM-Empfangsstcllen variable Verzögerungsglieder \ 01 zuschalten. Durch entsprechende Änderung bzw. Hinstellung dieser variablen Verzögerungsgliedcr erfolgt dann der zeitliche Ausgleich zwischen den die auf detAs a result of changes in transit time in the message signal transmission over the transmission route it is necessary from time to time to adjust the delay time to change the relevant delay elements in order to maintain the desired pulse frame compensation. In this connection it is already known (Proceedings IEE, Vol. 1 1.1, No. V, Septembei iyf) 6, pages 1420 to 1428), the inputs of zui PCM receiving stations that serve to record the message signal Connect variable delay elements \ 01. By changing or relocating accordingly This variable delay element is then compensated for over time between those on det

Ob°rlragungsstrecke auftretenden Zeitfächer umfassenden Pulsrahmen und den die in der jeweiligen Empfangsstelle benutzten Zeitfächer umfassenden Pulsrahmen. Diese Anordnung mach, einen relativ hohen Schaltungsaufwand erforderlich, um die jeweils geeignete Verzögerungszeit in dem jeweiligen Verzögerungsglied einzustellen und damit bei der Übertiagung von Nachrichtensignalen über die Übertragungsstrecke ZJ der jeweiligen Empfangsstelle hin auftretende Laufzeitänderungen auszugleichen.Whether the distance covered encompassing time subjects Pulse frame and the time fan used in the respective receiving point Pulse frame. This arrangement make a relatively high circuit complexity required to each set a suitable delay time in the respective delay element and thus during the transfer of message signals over the transmission link ZJ of the respective receiving point to compensate for any changes in runtime.

Ferner ist zur Losung des oben aufgezeigten Problemsbereitsein Vei fahren zur Aufnahme von Nachrichtensignalen in PCM-Vermittlungseinrichtungen bekannt - deutsche Oflenlegungsschrift 1 KOO678 in deren jeder die jeweils ankommenden Nachrichtenzeichen zunächst derart verzögert werden, daß jeweils ein Wort bildende, zusammengehörende Nachrichtenzeichen jeweils innerhalb eines für die Verarbeitung eines solchen Wortes vorgesehenen Zeitabschnittes in der jeweiligen Vermittlungseinrichtung verarbeitet werden. Dabei werden die Nachrichtenzeichen mit Hilfe von Taktimpulsen aufgenommen, deren Folgefrequen/ der mittleren Frequenz entspricht, mit der die Nachrici.lenzeichen auftreten, und deren Wirksamwerden bei Laufzeitänderungen der der jeweiligen Vermittlungseinrichtung zugeführten Nachrichtenzeichen derart geändert wird, daß eine Aufnahme jedes Nachrichtenzeichens durch einen Taktimpuls erfolgt. Obwohl mit Hilfe dieses bekannten Verfahrens die jeweiligen Nachrichtenzeichen mit dem für sie jeweils günstigsten Taktimpuls in der jeweiligen Vermittlungseinrichtung aufgenommen werden können, kann es insbesondere bei einem sogenannten Jittern im Zuge der Übertragung der betreffenden Nachrichtenzeichen zu der jeweiligen Vermittlungsstelle hin zu einem an sich nicht wünschenswerten entsprechend häufigen Wechsel der Taktimpulsfolge kommen, mit deren Taktimpulse die jeweiligen Nachrichtenzeichen in der betreffenden Vermittlungsstelle aufgenommen werden. Ein derartig häufiger Wechsel der Taktimpulsfolge, mit deren Taktimpulsen die jeweiligen Nachrichtenzeichen übernommen werden, ist dabei deshalb nicht erwünscht, weil es, wenn nicht besondere zusätzliche Maßnahmen getroffen sind, vorkommen kann, daß ein und dasselbe Nachrichtenzeichen zweimal in der betreffenden Vermittlungsstelle aufgenommen wird.Furthermore, one is ready to solve the problem outlined above Vei drive for receiving message signals in PCM switching equipment known - German Oflenlegungsschrift 1 KOO678 in each of which the incoming message characters are initially delayed in such a way that each Message characters that form a word and belong together, each within one for the Processing of such a word provided time segment in the respective switching device are processed. The message characters are recorded with the help of clock pulses, whose repetition rate / corresponds to the mean frequency with which the message characters occur, and their effectiveness in the event of changes in the runtime of the respective switching facility supplied message characters is changed in such a way that a recording of each message character by a clock pulse occurs. Although with the help of this known method the respective message characters recorded with the most favorable clock pulse for them in the respective switching device can be, it can in particular with a so-called jitter in the course of the transmission of the relevant Message signs to the respective exchange to an in itself undesirable accordingly frequent changes in the clock pulse sequence come with the clock pulses respective message characters are recorded in the relevant exchange. One of those frequent change of the clock pulse sequence, with their clock pulses the respective message characters are taken over, is therefore not desirable because it, if not special additional Measures are taken, it can happen that one and the same message character twice in the relevant Exchange is included.

Der Erfindung liegt nun die Aufgabe zugrunde, einen Weg zu zeigen, wie auf besonders einfache Weise von einer PCM-Sendestelle zu einer PCM-Empfangsstelle hin übertragene PCM-Nachrichtensignale auch bei Auftreten von Laufzeitschwankungen auf der Übertragungsstrecke zwischen der PCM-Sendestelle und der PCM-Empfangsstelle in der betreffenden PCM-Empiangsstelle aufgenommen werden können, ohne daß dazu ein allzu häufiger Wechsel der jeweils zu benutzenden Taktimpulsfolge erforderlich ist.The invention is now based on the object of showing a way of doing this in a particularly simple manner from a PCM transmitting station to a PCM receiving station PCM message signals transmitted towards it even if fluctuations in transit time occur on the Transmission path between the PCM transmitting station and the PCM receiving station in the relevant PCM Empiangsstelle can be included, without the need to change the clock pulse sequence to be used too frequently.

Gelöst wird die vorstehend aufgezeigte Aulgabe bei einem Verfahren zum Ausgleich von insbesondere durch Laufzeitänderungen bei der Übertragung von PCM-Nachrichtensignalen von einer PCM-Sendestelle über eine Übertragungsstrecke zu einer PCM-Empfangsstelle hin hervorgerufenen Änderungen des Zeitpunktes des Auftretens der betreffenden PCM-Nachrichtensignale in der PCM-Empfangsstelle in bezug auf den Zeitpunkt einer Weiterleitung der betreifenden PCM-Nachrichtensignale von der PCM-Empfanesstelle, wobei die das jeweilgie PCM-Nachrichtensignal bildenden, innerhalb eines Zeitfaches von zyklisch aufeinanderfolgend in Pulsrahmen auftreienden z'-iitlachern übertragenen Signalelemente von der PCM-Sendestelle zu der PCM-Empfangsstelle hin serienweise übertragen und in der PCM-Empfangsstelle innerhalb eines derartigen Zeitfaches in Parallelform weitergeleitet werden, erfindungsgemaß dadurch, daß ein die erfolgte Serien-Parallel-Un-.setzung eines PCM-Nachriehtensignals anzeigendes Signal mit einem Impuls einer innerhalb jedes Zeitfaches zumindest zwei Impulse liefernden Abfrageimpulsfolge zur Gewinnung eines Steuersignalt, verknüpft wird, weiches mit einem ihm unmittelbar folgenden Impuls einer Übernahmeimpulsfolge, deren jeder Impuls zwisehen zwei Impulsen der Abfrageimpulsfolge abgegeben wird, zur Weiterleitung der in Parallelform vorliegenden Signalelemente des betreffenden PCM-Nachrichtensignals verknüpft wird.The problem presented above is solved at a method for compensating for, in particular, changes in runtime when transmitting PCM message signals from a PCM transmitting station via a transmission link to a PCM receiving station changes caused by the time of occurrence of the relevant PCM message signals in the PCM receiving center with regard to the time of forwarding the data in question PCM message signals from the PCM receiving station, wherein the forming the respective PCM message signal, within a time factor of signal elements transmitted cyclically successively in pulse frames from the z'-iitlachern PCM transmitting station to the PCM receiving station in series and transmitted in the PCM receiving station be forwarded in parallel within such a time slot, according to the invention in that a signal indicating that a PCM post-row signal has been implemented in series-parallel with a Pulse of an interrogation pulse train which delivers at least two pulses within each time division Obtaining a control signal that is linked, soft with an immediately following impulse of a takeover impulse sequence, each of which is interposed two pulses of the interrogation pulse train is emitted, for forwarding the in parallel form present signal elements of the PCM message signal in question is linked.

Die Erfindung bringt den Vorteil mit sich, daß PCM-Nachrichtensignale, deren Auftrittszeitpunkte innerhalb relativ weiter Grenzen in den jeweiligen Zeitfächern schwanken, von der jeweiligen PCM-Empfangsstelle weitergeleitet werden können, ohne daß es dabei erforderlich ist, den Weiterleitungszeitpunkt innerhalb der jeweiligen Zeitfächer ändern zu müssen. Dabei können Schwankungen des Zeitpunkts des Auftretens des jeweiligen PCM-Nachrichtensignals um den Zeitpunkt des Auftretens eines Impulses der Abfrageimpulsfolge in der Weise ausgeglichenThe invention has the advantage that PCM message signals, their times of occurrence fluctuate within relatively wide limits in the respective time slots, from the respective PCM receiving point can be forwarded without the need for the forwarding time to have to change within the respective time subjects. There can be fluctuations in time the occurrence of the respective PCM message signal at the time of the occurrence of a pulse the interrogation pulse train balanced in the way

werden, daß jeweils nach Überlaufen des Zeitpunktes, zu dem an sich ein Wechsel des Zeitpunkts der Übernahme bzw. Weiterleitung der PCM-Nachrichtensignale innerhalb der folgenden Zeitfächer erfolgt, der betreffende Übernahmezeitpunkt von dem erstgenannten Zeitpunkt weg verlegt wird. Dies bedeutet praktisch einen Ausgleich von Schwankungen des Zeitpunkts des Auftretens von PCM-Nachrichtensignalen in der PCM-Vermittlungsstelle in zweifacher Hinsicht.that each time after the point in time has elapsed at which, per se, a change in the point in time at which the PCM message signals are taken over or forwarded takes place within the following timeframes, the relevant takeover time from the former Time is moved away. In practice, this means compensating for fluctuations in the Time of occurrence of PCM message signals in the PCM exchange twice Respect.

Zur Durchführung des Verfahrens gemäß der Erfindung ist es zweckmäßig, eine Schaltungsanordnung zu benutzen, die dadurch gekennzeichnet ist, daß eine bistabile Kippstufe vorgesehen ist, die jeweils mit Auftreten von ein PCM-Nachrichtensignal bildenden.To carry out the method according to the invention, it is expedient to use a circuit arrangement to use, which is characterized in that a bistable multivibrator is provided, each with Occurrence of forming a PCM message signal.

in Parallelform vorliegenden Signalelementen in ihren »L«-Zustand gelangt, daß diese bistabile Kippstufe ausgangsseitig mit einem Verknüpfungsnetzwerk verbunden ist, welchem die Impulse der Abirageimpulsfolge zugeführt werden und das von seinem Ausgang in dem Fall ein Steuersignal abgibt, daß mit Auftreten eines Impulses der Abfrageimpulsfolge die genannte bistabile Kippstufe im »L«-Zustand war, und daß dem Verknüpfungsnetzwerk eine weitere bistabile Kippstufe nachgeordnet ir.t, die ausgangsseitig mit einem weiteren Verknüpfungsnetzwerk verbunden ist, welchem die Impulse der Übernahmeimpulsfolge zugeführt werden und das ausgangsseitig die eigentliche Weiterleitung der das jeweilige PCM-Nachrichtensignale bildende Signalelemente bewirkende Impulse abgibt. Hierdurch ergibt sich der Vorteil eines relativsignal elements present in parallel form in their "L" state that this bistable multivibrator on the output side is connected to a linking network, which the pulses of the Abirageimpulssequence are supplied and which emits a control signal from its output in the event that with occurrence of a pulse of the interrogation pulse train said bistable multivibrator was in the "L" state, and that the Linking network a further bistable trigger stage downstream ir.t, the output side with a further linking network is connected, which the pulses of the takeover pulse train are supplied and on the output side the actual forwarding of the respective PCM message signals forming signal elements emits causing impulses. This has the advantage of being a relative

geringen schaltungstechnischen Aufwands lür die Durchführung des Verfahrens gemäß der Erfindung.low circuit complexity for the Implementation of the method according to the invention.

Ap. Hand von Zeichnungen wird die ErfindungAp. Hand of drawings becomes the invention

nachstehend an einem Ausführungsbeispiel näher erläutert. explained in more detail below using an exemplary embodiment.

Fig. 1 zeigt den Aufbau einer Schaltungsanordnung gemäß der Erfindung;1 shows the structure of a circuit arrangement according to the invention;

Fig. 2 zeigt ein Impulsdiagramm, an Hand dessenFig. 2 shows a timing diagram on the basis of which

die Arbeitsweise der in Fig. 1 dargestellten Schaltungsanordnung erläutert werden wird.the operation of the circuit arrangement shown in FIG will be explained.

Die in Fig. I dargestellte Schaltungsanordnung stellt einen Teil einer PCM-Emplangsstelle dar, die über eine hier als Leitung les ausgebildete PCM-Übertragungsstrecke mit einer PCM-Scndcstclle verbunden ist. Über die betreffende Leitung les mögen die zu jeweils einem im folgenden auch als PCM-Wort bezeichneten PCM-Nachrichtensignal gehörenden Signalelemente in Serienform übertragen werden. Die jeweils ein PCM-Wort bildenden Signalelemente mögen dabei innerhalb eines Zeitfaches eines der jeweiligen PCM-Nachrichtenverbindung zugeteilten Zeitkanals auftreten, wobei die Zeitfächer sämtlicher Zeitkanäle zeitlich ineinandergeschachtelt in aufeinanderfolgenden Pulsrahmen auftreten mögen. An die Leitung les ist gemäß Fig. 1 ein Serien-Parallel-Umsetzer .9PCmit seinem Eingang angeschlossen. Dieser Serien-Parallel-Umsetzer .SVC bewirkt eine Umsetzung der in Serienform auftretenden, jeweils ein PCM-Wort bildenden Signalelemente in Parallelform. Die jeweils in Parallelform umgesetzten bzw. vorliegenden Signalelementc werden von dem Scrien-Parallel-Umsetzer .SVC über eine der Anzahl von das jeweilige PCM-Nachrichtensignal bildenden Signalelementen entsprechende Anzahl von abgehenden Leitungen lap über eine in Fig. 1 nur durch einen einzigen Schalter Sr dargestellte Schalteinrichtung dem Eingang eines Speichers VS zugeführt. Ausgangsseitig ist dieser Speicher I '.S' mit einer entsprechenden Anzahl von abgehenden Leitungen lak verbunden, die zu dem eigentlichen Vermittlungstcil der PCM-Empfangsstelle hinführen, zu der die in Fig. 1 dargestellte Schaltungsanordnung gehört. Bezüglich des. Speichers VS sei hier noch bemerkt, daß es sich dabei um einen sogenannten Vollspeicher handelt, der die jeweils innerhalb eines Pulsrahmens auf der Leitung les auftretenden PCM-Nachrichtensignalc aulzunehmen und zwischenzuspeiehern vermag. Der Speicher VS kann damit zur sogenannten Kanal-Umsetzung für die PCM-Nachrichtenverhindungcn herangezogen werden.The circuit arrangement shown in Fig. I illustrates a portion of a PCM Emplangsstelle, via a les here as a line formed PCM transmission link with a PCM Scndcstclle is connected. The signal elements belonging to a PCM message signal, also referred to below as a PCM word, may be transmitted in series via the relevant line les. The signal elements forming a PCM word in each case may occur within a time slot of a time channel allocated to the respective PCM communication link, with the time slots of all time channels nested in one another in successive pulse frames. According to FIG. 1, a series-parallel converter .9PC is connected to its input on the line les. This series-parallel converter .SVC converts the signal elements that appear in series and each form a PCM word into parallel form. The signal elements c converted or present in parallel form are transmitted by the Scrien-parallel converter .SVC via a number of outgoing lines lap corresponding to the number of signal elements forming the respective PCM message signal via a switch Sr shown in FIG. 1 Switching device fed to the input of a memory VS. On the output side, this memory I '.S' is connected to a corresponding number of outgoing lines lak , which lead to the actual switching part of the PCM receiving station, to which the circuit arrangement shown in FIG. 1 belongs. With regard to the memory VS , it should be noted here that it is a so-called full memory which is able to receive and temporarily store the PCM message signals occurring within a pulse frame on the line les. The memory VS can thus be used for the so-called channel conversion for the PCM message connection.

Mit dem Serien-Parallel-Umsetzer Sl1C ist noch eine Steuerschaltung Cc mit ihrem Eingang verbunden. Diese Steuerschaltung Cc vermag von einem Ausgang Übernahmeimpulse für die Betätigung des Schalters Sr bzw. der diesen enthaltenden Schalteinrichtung abzugeben,'der bzw. die auf seine bzw. ihre Betätigung hin die durch den Serien-Parallel-Umsetzer SPC jeweils bereitsgestcllten Signalelemente in Parallelform in den Speicher VS zu übertragen gestattet. Die Steuerschaltung Cc weist eine erste bistabile Kippstufe KSl auf, die mit einem Signaleingang an einen Ausgang des Serien-Parallel-Umsetzers 5PC angeschlossen ist. Der betreffende Signaleingang der Kippstufe KSl bildet damit den Eingang der Steuerschaltung Cc. Der Takteingang der Kippstufe KSl ist an den Ausgang eines UND-Gliedes Gl angeschlossen. An einen Ausgang der Kippstufe Λ'51 ist ein erstes Verknüpfungsnetzwerk angeschlossen, das aus den beiden UND-Gliedern Gl und G2 besteht. Diese UND-Glieder Gl und Gl sind mit ihrem jeweils einen Eingang an den genannten Ausgang der Kippstufe KS angeschlossen. Die Ausgänge der beiden UND-Glieder Gl, Gl führen zu jeweils einem Steuereingang einer weiteren bistabilen Kippstufe K52hin. Der Takteingang dieser Kippstufe KSl ist an eine Taktsteuerklemmc eTa angeschlossen. Der jeweils andere Hingang der beiden UND-Glieder dl und G2 ist an eincTaktsteuerklemme t'Y4b/w. eil angeschlossen An die Ausgangsseite der genannten weiteren bistabilen Kippstufe KSl ist ein weiteres Verknüpfungsnetzwerk angeschlossen, das aus ilen beiden UND-Gliedern G3 und G4 besteht. Diese beiden UND-Gliedci Gi. G'4 sind dabei mit ihrem jeweils einen Eingang an jeweils einen Ausgang dieser Kippstufe KSl angeschlossen. Mit einem weiteren Eingang sind die beiden ίο UND-Glieder G3. G4 an den erwähnten Ausgang der erstgenannten bistabilen Kippstufe A..S" 1 auge schlossen. Jeweils ein weiterer Eingang der beiden UND-Cilieder Gi, GA ist an eine gesonderte Taktsteuerklcmnie cTi bzw. e'1'1 angeschlossen. Die Ausgänge der beiden UND-Glieder G3, G4 sind zwei weitere \ erknüpfungsglieder mit jeweils einem Eingang angeschlossen. Das eine Verknüpfungsglied ist dabei durch das ODER-Glied GS gebildet, das mit seinen Eingangen an die Ausgänge der erwähnten UND-Glieder G3 und (74 angeschlossen ist. und das andere Verknüpfungsglied ist durch das UND-Glied (j6 gebildet, das mit seinen neiden Eingängen ebenfalls an die Ausgänge der erwähnten UND-Glieder G3. G4 angeschlossen ist. Der Ausgang des ODEK-Gliedes GS ist an den Eingang eines UND-Gliedes GS angeschlossen, das mit einem weiteren Eingang an den erwähnten Ausgang der erstgenannten bistabilen Kippstufe KS\ angeschlossen ist. Der Ausgang des UND-Gliedes G6 ist mit einem Eingang des bereits erwähnten UND-Gliedes G7 verbunden, das mit einem weiteren Eingang an der Taktsteuerklcmme cTa angeschlossen ist. Der Ausgang des ODFR-Glie des G6 ist an einen Eingang eines weiteren UND-Gliedes, nämlich des UND-Gliedes G9 angesehlossen. das mit einem weiteren Eingang an der Taktstcuerklemme eTo angeschlossen ist.A control circuit Cc is also connected to its input with the series-parallel converter Sl 1 C. This control circuit Cc is able to emit transfer pulses from an output for the actuation of the switch Sr or the switching device containing it, which, upon its actuation, transfers the signal elements already provided by the series-parallel converter SPC in parallel form to the Storage VS allowed to be transferred. The control circuit Cc has a first bistable multivibrator KSl , which is connected with a signal input to an output of the series-parallel converter 5PC. The relevant signal input of the flip-flop KSl thus forms the input of the control circuit Cc. The clock input of the flip-flop KSl is connected to the output of an AND element Gl . A first logic network is connected to an output of the flip-flop Λ'51 and consists of the two AND gates Gl and G2. These AND gates Gl and Gl are each connected with their one input to said output of the flip-flop KS . The outputs of the two AND gates Gl, Gl each lead to a control input of a further bistable multivibrator K52. The clock input of this flip-flop KSl is connected to a clock control terminal eTa. The other input of the two AND gates dl and G2 is connected to a single clock control terminal t'Y4b / w. Eil connected A further logic network is connected to the output side of the mentioned further bistable flip-flop KSl , which consists of ilen two AND gates G3 and G4. These two AND gates Gi. G'4 are each connected with their one input to one output of this flip-flop KS1 . The two AND gates G3. G4 to the mentioned output of the first mentioned bistable multivibrator A..S "1 closed. Another input of the two AND-Cilieder Gi, GA is connected to a separate clock control terminal cTi or e'1'1 . The outputs of the two AND -Glieder G3, G4 are two other \ erknüpfungsglieder connected with a respective input. the linking member is formed by the OR gate OR, which of the aND gates G3 is connected and (74 with its entrances to the outputs mentioned. and Another logic element is formed by the AND element (j6, which is also connected to the outputs of the aforementioned AND elements G3. G4 with its neighboring inputs. The output of the ODEK element GS is connected to the input of an AND element GS , which is connected with a further input to the mentioned output of the first mentioned bistable multivibrator KS \ . The output of the AND element G6 is connected to an input of the already mentioned AND element G7, which is connected to the clock control terminal cTa with another input. The output of the ODFR element of the G6 is connected to an input of a further AND element, namely the AND element G9. which is connected to the clock control terminal eTo with another input.

Nachdem zuvor der Aufbau der in I ig. 1 daigestellten Schaltungsanordnung erläutert worden ist. soll nunmehr die Arbeitsweise dieser Schaltungsanordnung an Hand von I-ig. 2 näher erläutert werden. In Fig. "> sind in der obersten, mit Ci bezeichneten Zeile drei aufeinanderfolgende Zeitfächcr Zl. Zl. 73 dargestellt, die jeweils in acht Zeitfachclemente S\ bi* 58 unterteilt sind. Innerhalb jedes derartigen Zeitfadies können die ein PCM-Wort bzw. PCM-Nachrichtensignal bildenden Signalclemente (hier insgesamt acht Signalclemente) auftreten. Wie oben bereits aus geführt, treten derartige Signalelemente auf der Lei tung les in Serie auf. Die während der Dauer eine· solchen Zeitfaches auftretenden Signalelementc stehen damit erst nach Auftreten des letzten Zeitfachele ments 58 innerhalb des jeweiligen Zeitfaches in Par allelform für die weitere Verarbeitung bzw. Weiterlei tung zur Verfügung. Das Auftreten bzw. Vorhanden sein der ein PCM-Nachrichtensignal bzw. eir PCM-wortbildendcn Signalelemente bewirkt, wi« oben bereits angedeutet, daß die in Fig. 1 dargestellt Kippstufe KSi in ihren »L«-Zustand gesetzt wird wenn sie zuvor in ihrem anderen »O«-Zustand war im »L«-Zustand gibt die Kippstufe KSi von ihren bei der Schaltungsanordnung gemäß Fig. 1 beschalte ten Ausgang ein »L«-Signal ab. Dieses »L«-Signa wird dabei so lange abgegeben, bis die Kippstufe KS wieder in ihren »O«-Zustand zurückgestellt wird Bezüglich des Schaltzustands der Kippstufe KSl se zunächst angenommen, daß die Verhältnisse vorlie gen. wie sie in der mit A bezeichneten Zeile in Fig. angedeutet sind. Demcemäß möec die Kippstufe KS' After the structure of the I ig. 1 shown circuit arrangement has been explained. is now the mode of operation of this circuit arrangement on the basis of I-ig. 2 will be explained in more detail. In Fig. "> In the top line, labeled Ci , three successive time slots Zl. Zl. 73 are shown, each subdivided into eight time slot elements S \ bi * 58. Within each such time fadies, a PCM word or PCM Signal elements forming the message signal occur (here a total of eight signal elements). As already explained above, such signal elements occur in series on the line les The occurrence or presence of a PCM message signal or a PCM word-forming signal element, as already indicated above, that the in FIG The flip-flop KSi shown is set in its "L" state if it was previously in its other "O" state in the "L" state gives the flip-flop ufe KSi from their output wired in the circuit arrangement according to FIG. 1 from an "L" signal. This "L" -Signa is then given until the trigger circuit KS again "in their" O state reset will regard the switching state of the flip-flop KSL se initially assumed that the conditions vorlie gen. As the designated A line in Fig. Are indicated. Accordingly, the tilting stage KS '

nach Auftreten der Ruckllanke des in der /eile /1 in Fig. 2 dargestellten eisten Impulses vom »O — Zustand in den »!.«-Zustand gelangen. Bezüglich der in der Zeile /1 in Hg. 2 dargestellten Impulse und bezüglich der in den Zeilen /2, /'3 und 74 in I ig. 2 dargestellten Impulse sei bemerkt, daß es sieh dabei um Impulse von Impulsfolgen handelt, die an entsprechend bezeichneten Taktsteueiklemmen bei der Schaltungsanordnung gernaß I ig. 1 auftreten. So treten die Impulse der in der Zeile 71 in Fig. 2 angegebenen Impulsfolge an der in Fig. 1 mit el \ bezeichneten Taktsteuerklcmmc auf. In entsprechender Weise treten die Impulse der in den Zeilen 7'2. /3 und 74 angegebenen Impulsfolgen an den in I-ig. 1 mit i'7~2bzw. e7'3bzw. r74 bezeichneten Taktsteueiklemmen auf.after the occurrence of the back flank of the first impulse shown in Fig. 2 from the "0" state to the "!." state. With regard to the pulses shown in line / 1 in Hg. 2 and with regard to those in lines / 2, / '3 and 74 in Iig. 2, it should be noted that these are pulses of pulse trains that are connected to appropriately labeled timing control terminals in the circuit arrangement. 1 occur. Thus, the pulses of the pulse sequence indicated in line 71 in FIG. 2 occur at the clock control terminal designated in FIG. 1 with el \. The impulses of the in lines 7'2. / 3 and 74 to the pulse sequences given in I-ig. 1 with i'7 ~ 2 or e7'3 or r74 designated timing control terminals.

Zurückkommend au! die /u\ot angenommenen Verhältnisse sei bemerkt, dall mit Auftreten des in Fig. 2 am weitesten links dargestellten Impulses der in der Zeile 7"2 dargestellten Impulsfolge, im folgenden auch nur als Impulsfolge 72 bezeichnet, die Kippstufe A.V2 in ihren »O«-Zustand umgesteuert wird. Dies ist im rechten Teil der Fig. 2 angedeutet Die Umsteuerung der Kippstufe AW2 erfolgt dabei über das UND-Glied G2, dessen Koinziden/bedingung mit Auftreten des erwähnten Impulses der Impulsfolge 7 2 erfüllt ist und das damit von seinem Ausgang einen »!.«-Impuls abgibt. Hei im »O«-Zustand befindlicher Kippstufe AW2gibt diese an ihrem mit dem einen Eingangdes UND-Gliedes G4 verbundenen Ausgang ein »L«-Signal ab. An dem zweiten Eingang dieses drei Hingänge aufweisenden UND-Gliedes G4 liegt das »!.«-Signal vom Ausgang der Kippstufe A'.VI her an Mit Auftreten des in Fig. 2 am weitesten links dargestellten ersten Impulses der in der Zeile 73 dargestellten Impulsfolge, im folgenden auch nur kurz als Impulsfolge /3 bezeichnet, ist die Koinziden/bedingung des UND-Gliedes (74 erfüllt, woraufhin vom Ausgang dieses UND-Giicdes G4 ein »!.«-Impuls abgegeben wird. Das UND-Glied G3 gibt dabei ein »(!«-Signal von seinem Ausgang ab. Der vom Ausgang des UND-Gliedes (74 abgegebene »!.«-Impuls bewirkt zum einen, daß die Kippstufe KSl wieder in ihren »O«-Zustand zurückgestellt wird, und zum anderen, daß das von dem Serien-Parallcl-Umsetzer SPC bei der Schaltungsanordnung gemäß Fig. 1 bereitgestellte PCM-Wort mit den parallel vorliegenden Signalelemcntcn über den nunmehr geschlossenen Schalter S3 zu dem Speicher KV hin übertragen wird.Coming back ow! the assumed relationships should be noted, that with the occurrence of the pulse shown furthest to the left in FIG. This is indicated in the right part of FIG Its output emits a "!." impulse. When the flip-flop AW2 is in the "O" state, it emits an "L" signal at its output connected to one input of the AND gate G4 The "!." Signal from the output of the flip-flop A'.VI is applied to the AND gate G4 / 3, the coincidence / condition of the AND element (74 is fulfilled, whereupon the output of this AND element G4 emits a "!." Impulse. The AND gate G3 is this one "(" - signal from its output from the from the output of the AND gate (74 votes »« -.!. Pulse causes the one that the flip-flop KSL back in their "O" - State is reset, and on the other hand, that the PCM word provided by the series-parallel converter SPC in the circuit arrangement according to FIG. 1 with the signal elements present in parallel is transmitted to the memory KV via the now closed switch S3.

Um die beiden zuletzt betrachteten Vorgänge zu verdeutlichen, sei nochmals auf die in Fig. 1 dargestellte Schaltungsanordnung Bezug genommen. Mit Abgabe eines »L«-Impulses vom Ausgang des UND-Gliedes G4 und eines »!«-Signals vom Ausgang der Kippstufe A.Vl ist die Koinzidenzbedingung des UND-Gliedes G6 erfüllt, das daraufhin von seinem Ausgang einen »!.«-Impuls abgibt, der dem einen Eingang des UND-Gliedes G7 zugeführt wird. Dem anderen Eingang dieses UND-Gliedes Gl wird von der Taktklemme eTa her während der Dauer des Auftretens des zuvor erwähnten Impulses ein Taktimpuls der innerhalb der betrachteten PCM-Vermittlung.sstellc bzw. PCM-Empfangsstellc benutzten Taktimpulsfolge (Amtstakt) zugeführt. Damit gibt das UND-Glied G7 einen »!.«-Impuls an die Kippstufe KS ab, die daraufhin in ihren »O«-Zustand zurückgestellt wird. Wird nun von dem Serien-Parallel-Umsetzer SPC innerhalb des auf das gerade betrachtete Zeitlach /1 loluciulcn /eitlachcs Z2 an der glcii'hei Stelle ein Steuersignal an die Kippstule KSl abgcge hen wie innerhalb iles gerade betrachteten Zeitlache Zl, so wird die Kippstule KSl mit Aultreten eine derartigen Steuersignals gesetzt, und mit Auftretet eines Impulses der lmpulslolge /'2 gibt das UND Cilied G2 dann wieder von seinem Ausgang cinei .•!.«-Impuls ab. Dice I ■ -Impuls vermag jedoch dii Kippstufe A.S2 nicht mehr in den »O«-7ustand zu stelIn order to clarify the two processes last considered, reference is made again to the circuit arrangement shown in FIG. 1. When an "L" pulse is emitted from the output of the AND element G4 and a "!" Signal from the output of the flip-flop A.Vl, the coincidence condition of the AND element G6 is met, which then sends a "!." Emits a pulse which is fed to one input of the AND gate G7. The other input of this AND element Gl is fed from the clock terminal eTa during the duration of the occurrence of the aforementioned pulse, a clock pulse of the clock pulse sequence used within the considered PCM Vermittlung.sstellc or PCM receiving station (exchange rate). The AND element G7 thus emits a "!." Impulse to the flip-flop KS , which is then reset to its "O" state. If a control signal is now sent from the series-parallel converter SPC to the tilting module KS1 at the same point within the time slot Z1 just considered, as is the case within the time slot Z1 just considered, the tilting column KS1 such a control signal is set when it occurs, and when a pulse of the pulse sequence / '2 occurs, the AND cilied G2 then again emits a cinei. The I ■ pulse, however, is no longer able to set the flip-flop A.S2 to the "O" state

ίο lcn. da diese Kippstufe KS2 sich bcieits in diesen Zustand befindet. In dein der Kippstufe KS2 nachgc ordneten Vciknuplungsnetzwcrk spielen sich dam wieder die bleichen Vorgänge ab. wie sie zuvor erläutert woidcii nul.ίο lcn. since this flip-flop KS2 is already in this state. In the Vciknuplungsnetzwcrk arranged after the flip-flop KS2 , the pale processes take place again. as previously explained woidcii nul.

'5 Völlig entsprechende Vorgänge spielen sich aucl dann ab, wenn die in Zeilen ti und C gemäß Fig. ^ dargestellten Verhältnisse vorliegen. Bezüglich der ir der Zeile C in I ig. 2 dargestellten Verhältnisse se noch bemerkt, dall die Rückstellung der Kipstufe KS] Fully corresponding processes also take place when the relationships shown in lines ti and C according to FIG. 4 are present. Regarding the ir of line C in I ig. The conditions shown in FIG. 2 are noted that the resetting of the tilting stage KS]

so niit Auftreten des in der Zeile /'3 in Fig. 2 am weite sten links dargestellten Impulses der Impulsfolge T: erfolgen kann, da vorausgesetzt ist, dall die Kippstufe KS2 sich bereits in ihrem »O< -Zustand befindet, ir welchem sie ein »I —Signal an den einen Eingang de UND-Gliedes G4 abgibt.so NIIT occurrence of the line / '3 in Figure 2 sten the wide pulse of the pulse train T shown on the left. can be done is provided there, the trigger circuit KS2 Dall already in its "O <; state, which ir a "I write signal to one input de AND gate G4.

Tritt jedoch das von dem Serien-Parallel-Uinset/.ei .SVC an die Kippstufe A'.Vl abzugebende Steuersigna erst zu einem Zeitpunkt innerhalb des Zeitfaches Zl auf. wie dies in Zeile /) in Fig. 2 angenommen ist so ist dann die Koinziden/bedingung für das UND Glied Gl und nicht mehr für das UND-Glied G2 er füllt. Denmemäß bewirkt das Auftreten des in dei Zeile 74 in I ig. 2 am weitesten links dargestellter Impulses der Impulsfolge /'4. dall die Koinzidenzbedingung des UND-Gliedes Gl erfüllt ist. Damit gib das UND-Glied G'l einen ^!.«-Impuls ab. der dii Kippstule A'.V2 in ihren »I.· -Zustand umsteuert, wie dies im rechten Teil der Fig. 2 angedeutet ist. Somi liegt nunmehr an dem Ausgang der Kippstufe AWi ein »!.«-Signal, das mit dem einen Eingang de UND-Gliedes G3 verbunden ist. An dem mit den einen Eingang des UND-Gliedes G4 verbundener Ausuang der Kippstufe AW2 triu dabei ein MU-Signa auf.Mit Aultretcn des nächsten Impulses der Impuls folge 71 an der Taktimpulsklcmme (TI ist. da von Ausgang der Kippstufe A'.VI herein A. --Signal geliefert wird, die Koinzidenzbedingung des UND-Gliede: G3 erfüllt. Die mit Auftreten dieses >i «-Impulse: nunmehr ablaufenden Vorgänge entsprechen den zu vor betrachteten Wirgängen hinsichtlich der Ansteuc rung des UND-Gliedes (»9 sowie hinsichtlich der Bc tätigung des Schalters .Vr und hinsichtlich de Rückstellung der Kippstufe KSl. Die Kippstufe KS* verbleibt in ihrem »L«-Zustand nun so lange, wie di< Verhältnisse vorliegen, die in den Zeilen D1 E unc F in Fig. 2 angenommen sind. Erst wenn von den Serien-Parallel-Umsetzer .SVC bei der Schaltungsan Ordnung gemäß Fig. 1 ein Steuersigna! nach Auftre ten des Impulses der Impulsfolge Tl innerhalb de; jeweiligen Zeitfaches. wie des Zeitfaches Zl, abgege bcn wird, erfolgt eine Umsteuerung der Kippstuft A\V2. da in diesem Fall wieder die Koinzidenzbcdingung für das UND-Glied Gl erfüllt ist.If, however, the control signal to be output by the series-parallel Uinset / .ei .SVC to the flip-flop A'.Vl occurs only at a point in time within the time slot Zl. As is assumed in line /) in Fig. 2, then the coincidence / condition for the AND element Gl and no longer for the AND element G2 is fulfilled. Accordingly, the occurrence of the in line 74 in I ig. 2 leftmost pulse of the pulse train / '4. that the coincidence condition of the AND element Gl is fulfilled. The AND element G'l thus emits a ^ !. «impulse. the dii tilting column A'.V2 reverses into its »I. · state, as indicated in the right part of FIG. Somi is now up to the output of the flip-flop AWi a "!" -. Signal to one input de AND gate G3 is connected. At the output of the flip-flop AW2 connected to the one input of the AND element G4 , an MU signal is generated. When the next pulse occurs, the pulse train 71 is sent to the clock pulse terminal (TI comes in from the output of flip-flop A'.VI A. --Signal is delivered, the coincidence condition of the AND element: G3 is fulfilled. The processes that now take place with the occurrence of this> i "impulse: correspond to the processes previously considered with regard to the activation of the AND element (» 9 as well as with regard to the actuation of the switch .Vr and with regard to the resetting of the flip-flop KS1. The flip-flop KS * remains in its “L” state as long as the conditions exist in the lines D 1 E and F in FIG are accepted only when parallel converter serial .SVC in Schaltungsan order shown in Figure 1 a Steuersigna according occurring defects th of the pulse of the pulse train Tl within country from;..!. each time several times as the time times Zl, abgege bcn is, then a Reversal ng of the tilting stage A \ V2. since in this case the coincidence condition for the AND element Gl is fulfilled again.

Während zuvor Fälle betrachtet worden sind, gcWhile cases have been considered previously, gc

maß denen die Zeitpunkte des Auftretens bzw. dei Bereitstellung von ein PCM-Wort bildenden, in Paraüelform vorliegenden Signalelementen in bezug aul die bei iler jeweils zuvor bewirkten Übernahmr rinrvmeasured the times of occurrence or dei Provision of signal elements which form a PCM word and are present in parallel form in relation to aul the takeover previously effected at iler

PCM-Wortes benutzten Ühcrnahmezeitininktc innerhalb der jeweiligen Zeitlacher spater lagen, was bedeutet, daß die Ist-Freqiien/ bei der L bernahnie von PCM-Wörtern kleiner isi als die Soll-Frequenz (//</v),sollen nunmehr Vorgänge betrachtet weiden, gemäß denen der t'Jbcrnahme/eitpunkt für die Übernahme V(Mi PC'M-Wörtern von Zeitlach zu /.eitfach in bezug auf den wahrem! des jeweils vorangehenden /eitfaches benutzten Übernahmezeitpunkt früher liegt (//>/«)■ Hie betreffenden Verhaltnisse sind dabei in Zeilen //, /. K und /. in Fig. 2 angedeutet. Bevor auf die in diesen Zeilen dargestellten Verhaltnisse naher eingegangen wird, seien zuvor noch die in Zeile G in Fig. 2 angedeuteten Verhältnisse betrachtet, gemäß denen die Kippstufe KSi erst nach Auftreten des Impulses der Impulsfolge /1 wahrend der Dauer des Zeitfaches Zl in ihren »[.«-Zustand gesetzt werden konnte. Dadurch wird die Kippstufe KSl. wie im rechten Teil der Fig. 2 angedeutet ist, in ihren »O«-Zustand gesetzt. Die Umsteuerung der Kippstufe KSl erfolgt, wie dies in Zeile G in Fig. 2 angedeutet ist, mit Auftreten der Rückflanke des innerhalb des Zeitfachs Z2 auftretenden Impulses der Impulsfolge 73.PCM-words used take-over-time-instincts were later within the respective time period, which means that the actual frequencies / with the learning of PCM-words is less than the target frequency (// </ v), processes should now be considered, according to which the date of acceptance for the takeover V (Mi PC'M words from Zeitlach to /.eitfach is earlier than the true! Relationships are indicated in lines //, /. K and /. In Fig. 2. Before the relationships shown in these lines are discussed in more detail, the relationships indicated in line G in FIG Flip- flop KSi could only be set in its "[." State after the occurrence of the pulse of the pulse sequence / 1 during the duration of the time component Zl . As a result, the flip-flop KSl «-State set. The reversal the flip-flop KS1 takes place, as indicated in line G in FIG. 2, with the occurrence of the trailing edge of the pulse of the pulse train 73 that occurs within the time slot Z2.

Ausgehend von den Verhaltnissen, wie sie in Zeile G in Fig. 2 angedeutet sind, sei nunmehr angenommen, daß der Zeitpunkt des Auftretens eines die Kippstufe /CSl in den »!.«-Zustand setzenden Steuersignals bezogen auf den Zeitpunkt des Auftretens eines solchen Steuersignals innerhalb des vorhergehenden Zeitfaches (Zeile G in Fig. 2) früher liegt, z. B. nach Auftreten der Rückflanke des in Fig. 2 wahrend der Dauer des Zeitfachs ZX auftretenden Impulses der Impulsfolge 74. In diesem Fall erfolgt noch keine Umsteuerung der Kippstufe KSl, das der Kippstufe KSl nachgeordnete Verknüpfungsnetzwerk wird wie im zuvor betrachteten Fall (Zeile G in Fig. 2) mit Auftreten der Ruckflanke des innerhalb des Zeitfachs Zl auftretenden Impulses der Impulsfolge Zi angesteuert. Erst wenn der Zeitpunkt des Auftretens eines Steuersignals an der Kippstufe KSl von dem Serien-Parallel-Umsetzer SPC her mit dem Auftreten eines Impulses der Impulsfolge 7"4 zusammenfallt, wie mit dem Auftreten des innerhalb des Zeitfachs Zl liegenden Impulses der Impulsfolge 74. erfolgt eine Umsteuerung der Kippstufe KSl. wie dies im rechten Teil der Fig. 2 angedeutet ftt, und das der Kippstufe KSl nachgeordnete Verknüpfungsnetzwerk wird mit Auftreten der Rückflanke des innerhalb des Zeitrachs Zl auftretenden Impulses der Impulsfolge 71 angesteuert. Die Ansteuerung des betreffenden Verknüpfungsnetzwerks mit Hilfe von Impulsen der Impulsfolge 71 erfolgt dabei so lange, wie der Serien-Parallel-Umsetzer SPC an die Kippstufe KSl ein Steuersignal nach Auftreten der Rückflanke eines Impulses der Impulsfolge 72 abgibt (siehe hierzu die Verhältnisse in Zeile A' in Fig. 2). Erst wenn ein derartiges Steuersignal mit Auftreten eines Impulses der Impulsfolge 72oder vordem Auftreten eines Impulses dieser Impulsfolge 72 abgegeben wird, ergibt sich wieder eine entsprechende Änderung, wie dies in Zeile /. in Fig. 2 angedeutet ist.Based on the relationships as indicated in line G in FIG. 2, it is now assumed that the time of occurrence of a control signal setting the flip-flop / CS1 to the "!." State is related to the time of occurrence of such a control signal within the previous time slot (line G in Fig. 2) is earlier, e.g. B. after the occurrence of the trailing edge of the pulse while in Fig. 2 occurring the duration of the time bin ZX of the pulse train 74. In this case, no reversal of the flip-flop KSL that the flip-flop KSL downstream linking network is as in the previously considered case (row G in is Fig. 2) triggered with the occurrence of the trailing edge of the pulse of the pulse train Zi occurring within the time slot Zl . Only when the time of the occurrence of a control signal at the flip-flop KS1 from the series-parallel converter SPC coincides with the occurrence of a pulse of the pulse train 7 "4, as with the occurrence of the pulse of the pulse train 74 within the time slot Z1 reversal of the flip-flop KSL. as in the right part of FIG. 2 ftt indicated, and the flip-flop KSL downstream linking network is driven with occurrence of the trailing edge of the pulse occurring within the Zeitrachs Zl of the pulse train 71st the control of the respective link network by means of pulses the pulse train 71 takes place as long as the series-parallel converter SPC sends a control signal to the flip-flop KSl after the occurrence of the trailing edge of a pulse of the pulse train 72 (see the relationships in line A 'in FIG. 2) such a control signal with the occurrence of a pulse of the pulse train 72 or before the occurrence of a pulse this pulse sequence 72 is emitted, there is again a corresponding change, as shown in line /. is indicated in FIG.

lrn Zusammenhang mit den in Zeilen .1 bis /. in I ig. 2 angedeuteten Verhältnissen sei noch bemerkt, daß innerhalb der in i\cn betreffenden Zeilen jeweils schraffierten Bereiche ein mit seinen Signalelementen in Parallelform auftretendes PCM-Wort am Ende des icweiligen Bereichs übernommen werden kann. Dabei dürfte ersichtlich sein, daß der eigentliche Überuahniezeitruum für die Übernahme eines mit seinen Signalelenienten in Parallelform vorliegenden PCM Wortes zwischen einem Impuls der Impulsfolge 72 und einem Impuls der Impulsfolge 74 durch die zwischen den Impulsen dieser beiden Impulsfolgen 72, 74 auftretenden Impulse der Impulsfolgen 71, 73 in einen Ühernahmezeitraum verschoben worden ist, der durch ilen Abstand eines Impulses der Impulsfolge 71 \on einem Impuls der Impulsfolge 73 gegeben ist. Durch diese Verschiebung des eigentlichen Ubernahmezeitraums ist erreicht, daß Schwankungen des Zeitpunkts des Auftretens eines mit seinen Signalelemeinen in Parallelform vorliegenden PCM-Wortes um den Zeitpunkt des Auftretens eines Impulses der für die Übernahme des PCM-Wortes an sich vorgesehenen Impulsfolge 7 2 bzw. ΤΛ nicht dazu führen, daß jeweils mit einem Impuls einer anderen Impulsfolge die betreffenden PCM-Wörter übernommen werden. Mit anderen Worten ausgedrückt heißt dies, daß durch die Verwendung der Kippstufe KSl eine mit einer gewissen Hysterese behaftete Übernahme der jeweils ein PCM-Wort bildenden, in Paralleiform vorliegcnden Signalelemente von dem Serien-Parallel-Umsetzer SPC in den Speicher VS bei der Schaltungsanordnung gemäß Fig. I erfolgt.In connection with the in lines .1 to /. in I ig. 2, it should also be noted that within the respective hatched areas in the relevant lines in i \ cn , a PCM word occurring in parallel with its signal elements can be adopted at the end of the intermittent area. It should be evident that the actual overriding time for the takeover of a PCM word with its signal elements in parallel form between a pulse of the pulse train 72 and a pulse of the pulse train 74 is caused by the pulses of the pulse trains 71, 74 occurring between the pulses of these two pulse trains 72, 74. 73 has been shifted to a takeover period which is given by the distance between a pulse of the pulse train 71 and a pulse of the pulse train 73. This shift in the actual takeover period ensures that fluctuations in the time of occurrence of a PCM word present in parallel with its signal elements by the time of occurrence of a pulse of the pulse sequence 7 2 or ΤΛ provided for the takeover of the PCM word per se do not lead to the PCM words in question being taken over with a pulse of a different pulse train. In other words, this means that through the use of the flip-flop KS1 a transfer of the signal elements, which form a PCM word and are present in parallel form, from the series-parallel converter SPC into the memory VS in the circuit arrangement according to FIG . I done.

Es sei ferner bemerkt, daß, wie beschrieben, für die Ansteuerung der Taktimpulsklemmen eTl, i"72, e73 und c74 die in Fig. 2 mit 71, 72, 73 bzw. 74 bezeichneten Impulsfolgen verwendet werden Dies kann dabei in der Weise erfolgen, daß den betreffenden Taktsteuerklemmen jeweils eine entsprechende, gesondert erzeugte Impulsfolge zugeführt wird. Eine andere Möglichkeit besteht darin, daß die Taktsteuerklemmen eTl und r74 abwechselnd mit Impulsen einer Impulsfolge beaufschlagt werden, und daß die Taktstcuerklemmen eTl. e73 abwechselnd mit Impulsen einer entsprechenden Impulsfolge beaufschlagt werden. Die dem jeweiligen Taktsteuerklemmenpaar zugeführten Impulse setzen sich dabei aus den Impulsen der in Fig. 2 dargestellten Impulsfolgen 72 und 74 einerseits bzw. 71 und 73 andererseits zusammen. Eine noch weitere Möglichkeit zur Ansteuerung der erwähnten Taktstcuerklemmen besteht darin, diese Taktsteuerklemmen an den Ausgang eines Impulsverteilers zu schließen, der Impulse in der in Fig. in den Zeilen 71 bis 74 angedeuteten Reihenfolge an die entsprechenden Taktsteuerklemmen abgibt.It should also be noted that, as described, for the control of the clock pulse terminals eTl, i "72, e73 and c74, the pulse trains designated in FIG. Another possibility is that the clock control terminals eTl and r74 are alternately supplied with pulses of a pulse train, and that the clock control terminals eTl. e73 are alternately supplied with pulses of a corresponding pulse train. The pulses supplied to the respective pair of clock control terminals are composed of the pulses of the pulse trains 72 and 74 shown in Fig. 2 on the one hand and 71 and 73 on the other hand to conclude, the pulses in the in Fig. in the Lines 71 to 74 indicated sequence to the corresponding clock control terminals.

Bezüglich der der Taktsteuerklemme eTa der Steuerschaltung Cc in Fig. ! zugeführten Steuerimpulse sei abschließend noch bemerkt, daß die Folgefrequenz dieser Steuerimpulse höher sein kann als die Fcrtgefrequenz. mit der die einzelnen Signalelemente auf der Leitung les zwischen der betrachteten PCM-Empfangsstelle und einer PCM-Sendestelle auftreten.With regard to the clock control terminal eTa of the control circuit Cc in Fig.! Finally, it should be noted that the repetition frequency of these control impulses can be higher than the repetition frequency. with which the individual signal elements occur on the line les between the PCM receiving point under consideration and a PCM transmitting point.

Hierzu 2 Blatt ZeichnungenFor this purpose 2 sheets of drawings

Claims (7)

Patentansprüche:Patent claims: 1. Verfahren zum Ausgleich von insbesondere durch Laulzeitänderungen bei der Übertragung von PCM-Nachrichteiisignalen von einer PCM-Sendestelle über eine Übertragungsstrecke zu einer PCM-Einpfangsstelle hin hervorgerufenen Änderungen des Zeitpunktes des Auftretens der betreffenden PCM-NaehrichtensignaL· in eier *° PCM-Empfangsstelle in bezug auf den Zeitpunkt einer Weiterleitung der betreffenden PCM-Nachrichtensignale von der PCM-Empfangsstelle, wobei die das jeweilige PCM-Nachrichtcnsignal bildenden, innerhalb eines Zeitfaches von zyklisch 1S aufeinanderfolgend in Pulsrahmen auftretenden Zeitfächern übertragenen Signalelemente von der PCM-Sendestelle/u der PCM-EnipfangssteJJc hin serienweise übertragen und in der PCM-Empfangsstelle innerhalb eines derartigen Zeitfaches ao in Parallelform weitergeleitet werden, dadurch gekennzeichnet, daß in der PCM-Empfangsstelle ein die erfolgte Serien-Parallel-IJmsetzung eines PCM-Nachrichtensignals anzeigendes Signal mit einem Impuls einer innerhalb jedes Zeitfaches zumindest zwei Impulse liefernden Abfrageimpulsfolge ( 72, 7'4) zur Gewinnung eines Steuersignals verknüpft wird, welches mit einem ihm unmittelbar folgenden Impuls einer Übernahmeimpulsfolge (71, 73), deren jeder Impuls zwischen zwei impulsen der Abfrageimpulsfolge (72. 7*4) abgegeben wird, zur Weiterleitung der in Parallelform vorliegenden Signalelemente des genannten PCM-Nachrichtensignals verknüpft wird.1. A method to compensate for changes in the time of occurrence of the PCM message signal in question, caused in particular by changes in latency in the transmission of PCM message signals from a PCM transmission point over a transmission link to a PCM reception point in a * ° PCM reception point in with reference to the point in time when the relevant PCM message signals are forwarded from the PCM receiving station, the signal elements forming the respective PCM message signal, which are transmitted within a time period of cyclically 1 S consecutively in pulse frames from the PCM transmitting station / u of the PCM- EnipfangssteJJc transmitted in series and forwarded in parallel in the PCM receiving station within such a time slot, characterized in that in the PCM receiving station a signal indicating the serial-parallel conversion of a PCM message signal has been carried out with a pulse from within In order to obtain a control signal which is linked to an immediately following pulse of a transfer pulse train (71, 73), each pulse of which is between two pulses of the interrogation pulse train (72. 7 * 4) is output, is linked for forwarding the signal elements of the said PCM message signal, which are present in parallel form. 2. Verfahren nach Anspruch 1, dadurch gekennzeichnet, daß die innerhalb aufeinanderfolgender Zeitfächer mit gleicher relativer zeitlicher Lage auftretenden Impulse der Übernahmeimpulstolge ( 71, 73) jeweils von einer gesonderten Übernahrneimpulsfolge abgegeben werden.2. The method according to claim 1, characterized in that the within consecutive Time fan with the same relative temporal position occurring impulses of the takeover impulse sequence (71, 73) are each emitted by a separate takeover pulse sequence. 3. Verfahren nach Anspruch I oder 2, dadurch gekennzeichnet, daß die innerhalb aufeinanderfolgenden Zeitfächer mit gleicher relativer zeitlicher Lage auftretenden Impulse der Abfrageimpulsfolge ( 72, 74) jeweils von einer gesonderten Abfrageimpulsfolge abgegeben werden.3. The method according to claim I or 2, characterized in that the within consecutive Time fan with the same relative temporal position occurring pulses of the interrogation pulse train (72, 74) are each emitted by a separate interrogation pulse sequence. 4. Verfahren nach einem der Ansprüche 1 bis 3, dadurch gekennzeichnet, daß in der PCM-Empfangsstelle mit einer höheren Taktfrequenz gearbeitet wird als auf der Übertragungsstrecke zwischen der PCM-Sendestelle und der PCM-Empfangsstelle. 4. The method according to any one of claims 1 to 3, characterized in that in the PCM receiving point A higher clock frequency is used than on the transmission link between the PCM transmitting station and the PCM receiving station. 5. Schaltungsanordnung zur Durchführung des Verfahrens nach Anspruch 1. dadurch gekennzeichnet, daß eine bistabile Kippstufe (KSl) vorgesehen ist. die jeweils mit Auftreten von ein PCM-Nachrichtensignal bildenden, in Parallelform vorliegenden Signalelementen in ihren vL«-Zustand gelangt, daß diese bistabile Kippstufe [KSl) ausgangsseitig mit einem Vcrknüpfungsnetzwerk (CfI. (H) verbunden ist. welchem die Impulse der Abfrageimpulsfolge ( 72. 74) zugeführt werden und das von seinem Ausgang in dem lall ein Steuersignal abgibt, daß mit Auftreten eines Impulses der Abfrageimpulsfolge ( 72, 74) die genannte bislabile Kippstufe ( Α,'ΛΊ) im »L«-Zustand war, und daß dem Vcrknüpl'ungsnetzwerk (d'l. (ΊΪ) eine weitere bistabile Kippstufe (KSl) nachgeordnet ist, die ausgangssciti^ mit einem weiteren Vcrkr.üpfungsnetzwerk ( f,3 (74) verbunden ist, welchem die Impulse dei fjbernahmeimpulsl'olge (71, 73) zugeführt werden und das ausgangsseitig die eigentliche Weiterleitung der das jeweilige PCM-Nachrichtensigna bildenden Signa!eleme:ite bewirkende Impulsi abgibt.5. Circuit arrangement for performing the method according to claim 1, characterized in that a bistable multivibrator (KSl) is provided. the signal elements that form a PCM message signal and are present in parallel form in their vL «state, so that this bistable multivibrator [KSl] is connected on the output side to a link network (CfI. (H) to which the pulses of the interrogation pulse sequence (72 . 74) are supplied and that emits a control signal from its output in the Lall that with the occurrence of a pulse of the interrogation pulse sequence (72, 74) said unstable flip-flop (Α, 'ΛΊ) was in the "L" state, and that the Linking network (d'l. (ΊΪ) is followed by a further bistable flip-flop (KSl) , the output circuit is connected to a further linking network (f, 3 (74), to which the impulses of the takeover impulse sequence (71, 73) and which on the output side emits the actual forwarding of the signal elements that cause the respective PCM message signal. fi. Schaltungsanordnung nach Anspruch 5. da durch gekennzeichnet, daß als das erstgenannte Verknüpfungsnetzwerk (Gl, O"2) die Eingangsschaltung der/weitgenannten bistabilen Kippstufe ( KS2) mit ausgenutzt ist.fi. Circuit arrangement according to Claim 5, characterized in that the input circuit of the bistable multivibrator (KS2) mentioned above is also used as the first-mentioned linking network (Gl, O "2). 7. Schaltungsanordnung nach Anspruch 5 odei 6. dadurch gekennzeichnet, daß das zweitgenannt!. Verknüpfungsnetzwerk (6*3, G4) ausgangsseitig mit dem Takteingang der erstgenannten bistabile! Kippstufe (KSl) verbunden ist.7. Circuit arrangement according to claim 5 odei 6. characterized in that the second mentioned !. Linking network (6 * 3, G4) on the output side with the clock input of the first-mentioned bistable! Flip-flop (KSl) is connected. S. Schaltungsanordnung nach einem der Ansprüche 5 bis 7, dadurch gekennzeichnet, daß der Ausgang der erstgenannten bistabilen Kippstuft (KSl) mit einem gesonderten Signaleingang de-· zweitgenannten Verknüpfungsnetzwerkes (03 C/4) verbunden ist.Circuit arrangement according to one of Claims 5 to 7, characterized in that the output of the first-mentioned bistable multivibrator (KS1) is connected to a separate signal input of the second-mentioned linking network (03 C / 4).
DE19712109038 1971-02-25 1971-02-25 Method and circuit arrangement for compensating for fluctuations in the time at which PCM message signals occur in a PCM receiving station with regard to the time at which the PCM message signals are forwarded Expired DE2109038C3 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
DE19712109038 DE2109038C3 (en) 1971-02-25 Method and circuit arrangement for compensating for fluctuations in the time at which PCM message signals occur in a PCM receiving station with regard to the time at which the PCM message signals are forwarded
IT2085572A IT947778B (en) 1971-02-25 1972-02-22 SYSTEM AND CIRCUITAL ARRANGEMENT TO COMPENSATE FLUCTUATIONS IN THE INSTANT OF APPEARANCE OF PCM COMMUNICATION SIGNALS IN A PCM RECEIVING STATION WITH RESPECT TO THE FORWARDING INSTANT OF COMMON PCM SIGNALS

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19712109038 DE2109038C3 (en) 1971-02-25 Method and circuit arrangement for compensating for fluctuations in the time at which PCM message signals occur in a PCM receiving station with regard to the time at which the PCM message signals are forwarded

Publications (3)

Publication Number Publication Date
DE2109038A1 DE2109038A1 (en) 1972-09-07
DE2109038B2 DE2109038B2 (en) 1975-10-02
DE2109038C3 true DE2109038C3 (en) 1976-05-06

Family

ID=

Similar Documents

Publication Publication Date Title
DE2165667C3 (en) Time division multiplex transmission equipment
EP0053267B1 (en) Circuit for time-division multiplex exchanges for multi-channel connections
DE2212540A1 (en) PCM coupling network
DE2109038C3 (en) Method and circuit arrangement for compensating for fluctuations in the time at which PCM message signals occur in a PCM receiving station with regard to the time at which the PCM message signals are forwarded
DE2346984A1 (en) METHOD FOR TRANSMISSION OF DIGITAL INFORMATION OF A TIME MULTIPLEX REMOTE NETWORK
DE2437393A1 (en) MEDIATION OFFICE FOR ASYNCHRONOUS DATA OF UNKNOWN STRUCTURE
DE3604966C1 (en) Circuit arrangement for switching binary signals, in particular PCM signals
EP0063638B1 (en) Digital telecommunication system
EP0173274A2 (en) Method and circuit arrangement for realizing and maintaining a time division broadband connection
DE2512302B1 (en) CIRCUIT ARRANGEMENT FOR THE TRANSMISSION OF CHARACTER FRAME-RELATED DATA IN TIME MULTIPLEX SYSTEMS
DE2419566C3 (en) Method for the transmission of binary data via a clock-controlled time division multiplex exchange
DE2458388C2 (en) Electronic coupling group for data processing systems, in particular telecommunications systems
EP0342530A1 (en) Switching network for digital audio signals
DE2657243A1 (en) CIRCUIT ARRANGEMENT FOR TRANSMISSION OF SIGNALING PROCESSES
DE2109038B2 (en) PCM signal transmission system - with series-to-parallel converter at receiver supplying signal elements to store
DE1202346B (en) Circuit arrangement for telephone switching systems
DE2641488B1 (en) Circuit arrangement for phase compensation in PCM exchanges
WO1990009711A1 (en) A device for shortening a distributed queue
DE2502687C3 (en) Method for signaling signaling between exchanges of a time division multiplex telecommunications network
DE3142708C2 (en)
DE1913989B1 (en) Method and circuit arrangement for the delivery of data signals, in particular formed by switching indicators, from a PCM transmitting station and receiving such data signals in a PCM receiving station of a PCM telecommunications network
DE2048173C (en) Circuit arrangement for establishing hunt groups in a PCM telephone exchange
DE1296178C2 (en) CIRCUIT ARRANGEMENT WITH AN ULTRASONIC DELAY CABLE FOR DELAYING PULSES
DE1932718C3 (en) Circuit arrangement for the transmission of data signals associated with communication links connected through a PCM exchange via the PCM exchange
DE2543390C3 (en) Method and circuit arrangement for converting analog signals into digital signals and from digital signals into analog signals