DE1932506C - Circuit arrangement for a reversible electronic binary counter - Google Patents

Circuit arrangement for a reversible electronic binary counter

Info

Publication number
DE1932506C
DE1932506C DE1932506C DE 1932506 C DE1932506 C DE 1932506C DE 1932506 C DE1932506 C DE 1932506C
Authority
DE
Germany
Prior art keywords
flip
flop
negated
gate
outputs
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
Other languages
German (de)
Inventor
Hans Dipl Ing 8021 Hohen schaftlarn Herkert
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Publication date

Links

Description

Die Erfindung betrifft eine Schaltungsanordnung der den einzelnen Kippstufen nachgeschalteten Gatfür einen reversiblen elektronischen Binärzähler, ins- terschaltungen. Damit beim Zählrichtungswechse!The invention relates to a circuit arrangement for the gate for the individual flip-flops a reversible electronic binary counter, interconnections. So when changing counting direction!

besondere für Zählung im Dualcode. keine Invertierung des Zählerstandes stattfindet, wer-special for counting in dual code. the counter status is not inverted,

Digitale Zahlerschaltungen der genannten Art kann den die den Binärzähler bildenden Kippstufen vom man so aufbauen, daß je nach Zählrichtung nur die 5 bestehenden Schaltzustand in den anderen Schalt-Signale vom einen oder anderen Ausgang einer vor- zustand umgekippt.Digital counter circuits of the type mentioned can convert the multivibrators forming the binary counter from set up in such a way that, depending on the counting direction, only the 5 existing switching status in the other switching signals overturned by one or the other output of a previous state.

hergehenden bistabilen Kippstufe zum Eingang der Zu diesem Zweck "erfährt man nun so, daß die darauffolgenden Kippstufe geführt werden. Dabei dieZählrichtungbestimmendeZusatzkippstufeeinflC-müssen jedoch die Signale vom nichtbenötigten Aus- Glied aufweist, das den Kippvorgang beim Zählrichgang der vorhergehenden Kippstufe vom Eingang der io tungswechsel derart verzögert, daß an beiden Ausdarauffolgenden Kippstufe ferngehalten werden. Zu gangen der Zusatzkippstufe während der durch das diesem Zweck kann man Torschaltungen zwischen ÄC-Glied gegebenen Verzögerungszeit die gleichen die bistabilen Kippstufen des Binärzählers einfügen. Schaltzustände vorliegen, daß an den Eingängen und die /.um Zählrichtungswechsel umgesteuert werden. an den Ausgängen der Zusatzkippstufe je ein negier-Dies führt jedoch zu aufwendigen Schaltungsaufbau- 15 tes UND-Gatter liegt, deren Ausgänge mittelbar oder ten. unmittelbar verbunden sind, die jeweils dem Eingang Insbesondere ist aus der Zeitschrift »Elektronik«, einer jeden taktgesteuerten Kippstufe vorgeschaltet 1961, Nr. 5, S. 136 bis 138 ein umkf.irbarer Dual- sind.Upstream bistable flip-flop to the input of the "For this purpose" one now learns that the following flip-flops are performed. The additional flip-flop control that determines the counting direction must, however, have the signals from the unneeded element that has the flip-over process in the counting direction of the preceding flip-flop from the input of the change of direction in such a way Delayed that the two subsequent flip-flops are kept away. To go to the additional flip-flop during the delay time given by the gate circuits between the C element, the same bistable flip-flops of the binary counter can be inserted. Switching states exist that at the inputs and the /.um Change of counting direction can be reversed. At the outputs of the additional flip-flop one negating each, however, leads to complex circuit structures- 15 tes AND gates whose outputs are indirectly or directly connected, each of which is connected to the input in particular from the magazine "Elektroni k ”, each clock-controlled flip-flop stage connected upstream 1961, No. 5, pp. 136 to 138 are a reversible dual.

zähler mit Transistoren bekannt, bei dem jeweils Wenn man in dieser Art verfährt, werden beim beide Ausgänge einer vorhergehenden Kippstufe über ao Zählrichtungswechsel einerseits die Eingänge der den Dioden mit beiden Eingängen der folgenden Kipp- Kippstufen zugeordneten Gatterschaltungen unmittelstufe verbunden sind. Zur Festlegung der Zählrich- bar durch die Zusatzkippstufe umgeschaltet, d. h., tung sind wahlweise die an der einen oder an der daß an Stelle der einen Art der Kippstufenausgänge anderen Art der Kippstufenausgänge liegenden Di- nunmehr die dazu komplementäre Art für die Gatteroden über weitere Dioden, die zu den Ausgängen 35 schaltungen wirksam wird, andererseits wird eine einer Steuerstufe geführt sind, in Sperrichtung vor- jede Kippstufe des Binärzählers mittelbar über ein spannbar und daher für positive Zählimpulse un- negiertes UND-Gatter von der Zusatzkippstufe umdurchlässig. Damit sind nur die Zänlimpulse für den gekippt. Da dadurch sowohl die Schaltzustände an Zählvorgang wirksam, die über die nicht in Sperr- den beiden Ausgängen der Kippstufen als auch die richtung vorgespannten Dioden von der vorhergehen- 30 für den Zählvorgang herangezogene Art dei Kippden Kippstufe zu den Eingängen der folgenden Kipp- Stufenausgänge geändert werden, bleibt beim Zählstufe gelangen können. Durch diese Art der Zählricb- richtungswechsel das an den Au.-gängen der Gattertungsumschaltung ergibt sich jedoch der erhebliche schaltungen erreichte Zählergebnis erhalten. Die den Nachteil, daß das jeweilige Zählergebnis nicht an Kippstufen zugeordneten Gatterschaltungen sind daeinem Ausgang abzunehmen ist, sondern je nach 35 bei bevorzugt als negierte UND-ODER-Gatter ausge-Zählrichtung entweder an der einen Art der Kippstu- bildet.counter with transistors known, in each case If one proceeds in this way, are with both outputs of a previous flip-flop via ao change of counting direction on the one hand the inputs of the Diodes with gate circuits associated with both inputs of the following flip-flop and flip-flop stages are connected. To determine the counting direction, switched over by the additional flip-flop, d. H., direction are either the one or that instead of the one type of multivibrator outputs Another type of flip-flop outputs are now the complementary type for the gate electrodes Via further diodes, which are effective to the outputs 35 circuits, on the other hand is a a control stage are performed, in the blocking direction in front of each toggle stage of the binary counter indirectly via a tensionable and therefore non-negated AND gate from the additional flip-flop for positive counting pulses impermeable. This only tipped the bickering impulses for him. Since this means that both the switching states Counting process effective via the two outputs of the multivibrator not in blocking as well as the direction biased diodes of the type previously used for the counting process dei Kippden Flip-flop to the inputs of the following flip-flop outputs are changed, remains at the counting level can get. With this type of counting direction change, this is the case at the outputs of the changeover of the type However, the result is the significant circuits achieved counting result obtained. The the Disadvantage that the respective count results are not assigned to flip-flops Output is to be taken off, but depending on 35 with preferably as a negated AND-OR gate out-counting direction either in one type of tilting stage.

fenausgänge oder an der anderen Art. Des weiteren ist es ein Merkmal der Erfindung, Der Erfindung liegt nun die Aufgabe zugrunde, daß die Sperrung des Binärzählers mit Hilfe eines einen mit Kippstufen aufgebauten, reversiblen elek- negierten Mehrfach-UND-Gatters erfolgt, daß die tronischen Binärzähler, insbesondere für Zählung im 4° Eingänge des negierten Mehrfach-UND-Gatters mit Dualcode zu schaffen, der einfach im Aufbau und der einen Art der Ausgänge der Kippstufen und mit betriebssicher ist und der darüber hinaus eine ein- dem Ausgang des an den Ausgängen der Zusatzkippfache Ablesbarkeit des jeweiligen Zählerstandes ge- stufe liegenden negierten UND-Gatters verbunden währleistet. sind und daß der Ausgang des negierten Mehrfach-Gemäß der Erfindung wird der mit bistabilen 45 UND-Gatters zu Bedingungseingängen der ersten Kippstufen aufgebaute, reversible elektronische Bi- Kippstufe des Binärzählers geführt ist.
närzähler zur Lösung dieser Aufgabe so ausgebildet, Wenn an allen Eingängen des negierten Mehrfachdaß die Kippstufen derart in Reihe geschaltet sind, UND-Gatters der Zustand »eins« anliegt, wenn also daß jeweils nur der eine Ausgang einer vorhergehen- alle Kippstufen des Binärzählers auf die eine Seite den Kippstufe mittelbar oder unmittelbar mit dem 5" gekippt sind, dies entspricht bei der Vorwärtszählung Eingang einer nachfolgenden Kippstufe verbunden der Zahl 2", wenn mit η die Zahl der Kippstufen ist, daß zum Umkippen der Kippstufen bei der Zähl- bezeichnet ist, bei der Rückwärtszählung der Zahl 0, richtungsänderung Gatter (16 ... 19) vorgesehen und so sperrt das negierte Mehrfach-UND-Gatter. mit daß die jeweiligen Ausgänge der Kippstufen mit Gat- seinem Ausgang die erste Kippstufe. Damit werden tern (5,6,7) verbunden sind, an deren zweiten Ein- SS alle weiteren Kippstufen ebenfalls blockiert. Beim gangen das jeweilige Zählrichtungssignal anliegt, wo- Zählrichtungswechsel wird die erste Kippstufe durch bei die eine Art der Kippstufenausgänge für die Vor- einen negativen Impuls am negierten UND-Gatter, wärtszählrichtung und die hierzu inversen Ausgänge das an den Ausgängen der Zusatzkippstufe liegt, über für die RUckwMrtS2ählung dienen, daß eine Zusatz- das negierte Mehrfach-UND-Gatter wieder freigekippstufe das die Zählrichtung bestimmende Zähl- 60 geben.
fen outputs or another type. Furthermore, it is a feature of the invention. The invention is based on the object that the binary counter is blocked with the aid of a reversible, elec- tronized multiple AND gate constructed with trigger stages, that the tronic binary counter, especially for counting in the 4 ° inputs of the negated multiple AND gate with dual code, which is simple in structure and the one type of outputs of the flip-flops and with operational reliability and also the one output of the to the Outputs of the additional toggle area ensures readability of the respective counter reading level negated AND gate connected. and that the output of the negated multiple. According to the invention, the reversible electronic bi-multivibrator of the binary counter built with bistable 45 AND gates to condition inputs of the first flip-flops is performed.
Narrower counter designed to solve this problem, if at all inputs of the negated multiple that the flip-flops are connected in series, the AND gate has the status "one", so if only the one output of a preceding- all flip-flops of the binary counter to the one side of the flip-flops are tilted directly or indirectly with the 5 ", this corresponds to the up-counting input of a subsequent flip-flop connected to the number 2", if η is the number of flip-flops that is designated for overturning the flip-flops in the counting, When counting down the number 0, change of direction gates (16 ... 19) are provided and so the negated multiple AND gate blocks. with that the respective outputs of the flip-flops with gate output the first flip-flop. Thus tern (5,6,7) are connected, at whose second one SS all further flip-flops are also blocked. When the respective counting direction signal is applied, where the counting direction change is the first flip-flop through with one type of flip-flop outputs for the front, a negative pulse at the negated AND gate, upward counting direction and the inverse outputs that are at the outputs of the additional flip-flop, for The RUckwMrtS2ählung serve that an additional flip-flop stage, the negated multiple AND gate, gives the counting direction determining the counting direction.

richtungssignal liefert und daß der jeweilige Zähter- Schließlich ist es ein Merkmal der Erfindung, daß stand an den Ausgängen der Gatter (7) abnehmbar ist. der Binärzähler mit den ihm zugeordneten Gatter-Durch diese Maßnahmen erhält man eine digitale schaltungen entweder unmittelbar oder über ent-Zühlerschattung, die bei geringem Aufwand für Vor- koppelnde Schalttransistoren, die an den Ausgängen waits- und Rückwärtszählung verwendbar ist. Ferner 65 dieser Gatterschaltungen angeordnet sind, als stufenergibt sich der Vorteil, daß das jeweilige Zählergebnis weise veränderbarer Leitwert verwendbar ist. Dabei unabhängig von der Zühlrichtung immer an einem sind die Eingangskreise der Transistoren mit den Ausgang abgreifbar ist, nämlich an den Ausgängen Ausgängen der Gatterschaltungen verbunden, und improvides direction signal and that the respective counter- Finally, it is a feature of the invention that stood at the outputs of the gate (7) is removable. the binary counter with the gates assigned to it- Through these measures, one obtains a digital circuit either directly or via ent-Zühlerschatten, which with little effort for precoupling switching transistors at the outputs waits and countdown can be used. Furthermore, 65 of these gate circuits are arranged, as a step, there is the advantage that the respective counting result can be used, which can be changed in conductance. Included The input circuits of the transistors with the Output can be tapped, namely connected to the outputs outputs of the gate circuits, and in the

Laststromkreis eines jeden Transistors liegt ein gangen 13, 14 während des Umkippens der Schalt-Widerstand, dessen Große der Wertigkeit der jeweils zustand »eins« vor, und das negierte UND-Gatter 15, zugehörigen, aus Kippsture und Gatterschaltung be- das an diesen Ausgängen 13, 14 liegt, gibt einen ncstelicnden Zahlstufe entspricht. Auf diese Art erhält gativen Impuls ab, der über die negierten UND-man einen Leitwert, der gemäß dem Stand des Binär- 5 Gatter 16, 17, 18, 19 geführt wird und alle Kippzahlers zu- oder abnimmt, wobei die Stufenzahl 2" stufen 1', 1 in die entgegengesetzte Lage kippt. Zum beiragt. Darüber hinaus ist dieser Leitwert klirrarm Umkippen der ersten Kippstufe 1' mit Hilfe des neuiut beispielsweise im Gegenkopplungskreis eines gierten UND-Gatters 16 findet ein weiteres negiertes Vc, ,nirkers als Stellglied zur Verstärkungseinstellung UND-Gatter22 Verwendung, dessen Eingänge mit ν·,-· vcndhar. 10 den Eingängen 11, 12 der Zusatzkippstufe verbundenThe load circuit of each transistor is input 13, 14 during the overturning of the switching resistor, the size of which is the value of the respective state "one", and the negated AND gate 15, associated, from the tipping gate and gate circuit, at these outputs 13, 14 is, there is a next number corresponding to it. In this way, negative impulse is obtained, which via the negated AND-one a conductance value, which is carried out according to the status of the binary 5 gates 16, 17, 18, 19 and all toggle counter increases or decreases, the number of steps 2 "steps 1 ', 1 tilts into the opposite position. In addition, this conductance value is low-distortion. Overturning of the first flip-flop 1' with the help of the new, for example, in the negative feedback circuit of a yawed AND gate 16 finds another negated Vc,, nirkers as an actuator for the gain setting AND gate22 use, whose inputs are connected with ν ·, - · vcndhar. 10 to the inputs 11, 12 of the additional flip-flop

ι >;e Erfindung wird im folgenden an Hand der in sind. Die entweder am Eingang 11 oder am Eingang dr..·. hguren dargestellten Ausführungsbeispiele näher 12 der Zusatzkippstufe anliegenden Zählimpulse werc-i.iutert. Im einzelnen zeigt den über den Ausgang 23 des negierten UND-Gattersι>; e invention is in the following on the basis of are. Either at entrance 11 or at the entrance dr .. ·. In the exemplary embodiments shown in the drawings, 12 counting pulses applied to the additional flip-flop are processed. In detail it shows the output 23 of the negated AND gate

i ig. 1 das Blockschaltbild einer digitalen Zähler- 22 zum negierten UND-Gatter 16 und von dort zur sr on llung, bei der die den Kippstufen zugeordneten 15 Kippstufe 1' geführt und "ezählt. Kommen Zähl-C-.-iiierschaltungen als negierte UND-ODER-Gatter impulse auf den Eingang 12, so wird in Vorwärtsrichu>.:s°ebildet sind, tung gezählt, gelangen Zählimpulse auf den Eingangi ig. 1 the block diagram of a digital counter 22 to the negated AND gate 16 and from there to the sr on llung, in which the 15 flip-flop 1 'assigned to the flip-flops are guided and counted. Come counting C -.- iii circuits as negated AND-OR gridset impulse to the input 12, then are Vorwärtsrichu> s .: ° ebildet counted tung, get counts on receipt

i·' i g. 2 das Blockschaltbild einer digitalen Zähler- 11, so erfolgt Rückwärtszählung, wobei die Umschals. !laltung, bei der beim Zählrichtungswechsel ein tung der Zählrichtung jeweils mit dem ersten Zähl-.; ;ung im Zählerstand vermieden wird, ao impuls erfolgt. Der Schaltzustand »eins« an den Ausig. 3 das Blockschaltbild einer digitalen Zähler- gangen 13, 14 der Zusatzkippstufe wird während des s'-!v\ltung, bei der beim Erreichen des höchsten Umschaltens durch ein aus den Widerständen R1,i · 'i g. 2 shows the block diagram of a digital counter 11, then counting down takes place, with the changeover. ! arrangement, in which when the counting direction is changed, the counting direction is set with the first counting; ; ung in the counter reading is avoided, ao impulse occurs. The switching status »one« to the output. 3 the block diagram of a digital counter 13, 14 of the additional flip-flop is displayed during the s' -! V \ ltung, when the highest switchover is reached by one of the resistors R 1,

7. Verstandes eine Sperrung erfolgt, und Rl und dem Kondensator C gebildetes ÄC-ölied ge-F i g. 4 eine Transistorschaltung, mit deren Hilfe währleistet, das zwischen die Ausgänge 13, 14 und 7. Mind a blocking takes place, and Rl and the capacitor C formed ÄC-oilied ge-F i g. 4 a transistor circuit, with the help of which ensures that between the outputs 13, 14 and

tii·. in Fig.3 gezeigte Zählerschaltung als stufenweise as die Eingänge 20, 21 der negierten UND-Gatter 8, 9 \ !-änderbarer Leitwert verwendbar ist. eingefügt ist und wird entsprechend der Zeitkonstan-tii ·. The counter circuit shown in FIG. 3 as stepwise as the inputs 20, 21 of the negated AND gates 8, 9 \! -changeable master value can be used. is inserted and is according to the time constant

F i g. 1 stellt eine digitale Zählerschaltung mit ten des ÄC-GIiedes aufrechterhalten. Auf diese Weise einem asynchronen Binärzähler dar, der aus η = 4 wird erreicht, daß der Zählerstand beim Zählrich-Kippstufen 1', 1 aufgebaut ist. Die erste Kippstufe 1', tungswechsel an den Ausgängen 10 der aus den die die Wertigkeit 2° hat, wird an ihrem Eingang 4 30 UND-Gattern 5, 6 und den negierten ODER-Gatmit Rechteckimpulsen angesteuert. Bei dieser An- tern? gebildeten negierten UND-ODER-Gatter ersicuerung zählen die Ausgänge 2 der Kippstufen 1', 1, halten bleibt.F i g. 1 represents a digital counter circuit maintained by the AC element. In this way, an asynchronous binary counter, which is achieved from η = 4, is such that the counter reading is built up in the counting direction flip-flops 1 ', 1. The first flip-flop 1 ', change of direction at the outputs 10 of which has the valence 2 °, is controlled at its input 4 30 AND gates 5, 6 and the negated OR gate with square pulses. With this anter? formed negated AND-OR gate ersicuerung count the outputs 2 of the flip-flops 1 ', 1, hold remains.

die jeweils zum Eingang der nachfolgenden, höher- Die Sperrung des Binärzählers bei der größten voneach to the input of the following, higher- The disabling of the binary counter at the largest of

wertigen Kippstufe geführt sind, im Dualsystem vor- ihm erreichbaren Zahl, also bei der Zahl 2" und bei wärts, die Kippstufenausgänge 3 rückwärts. Die Kipp- 35 der Zahl 0, wird, wie in F i g. 3 gezeigt, mit Hilfe Mufenausgänge 2, 3 einer jeden Kippstufe 1', 1 sind eines einzigen negierten Mehrfach-UND-Gatters 24 über negierte UND-ODER-Gatter zusammengefaßt, bewirkt. Dabei bedeutet η die Gesamtzahl der Kippilie jeweils aus zwei UND-Gattern 5, 6 und einem ne- stufen 1', 1; in den dargestellten Ausführungsbeispießierten ODER-Gatter 7 bestehen. Je nach dem len beträgt sie vier, sie kann aber jede beliebige ganze Schaltzustand der aus den negierten UND-Gattern 40 Zahl sein. Das negierte Mehrfach-UND-Gatter 24,valued flip-flop are performed, in the dual system achievable number before it, so with the number 2 "and with upward, the flip-flop outputs 3 backwards. The flip-flop 35 of the number 0, as shown in FIG 2, 3 of each flip-flop 1 ', 1 are brought together by negated AND-OR gates of a single negated multiple AND gate 24. η means the total number of flip-flops consisting of two AND gates 5, 6 and one ne - stages 1 ', 1; exist in the illustrated embodiment example OR gate 7. Depending on the len it is four, but it can be any whole switching state of the number from the negated AND gates 40. The negated multiple AND gate 24,

8, 9 gebildeten Zusatzkippstufe werden nun entweder dessen Eingänge mit den Kippstufenausgängen 3 verdie UND-Gatter 6 oder die UND-Gatter 5 der negier- bunden sind, sperrt mit seinem Ausgang, der zu den ten UND-ODER-Gatter für den Zählvorgang wirk- Bedingungseingängen J, K der ersten Kippstufe 1' gesam, so daß an Jan Ausgängen 10 entweder eine führt ist, die Kippstufe 1', wenn an allen seinen Ein-Vorwärts- oder Rückwärtszählung erfolgt. Ein Zähl- 45 gangen der Zustand »eins« anliegt, wenn also alle richtu^gswechsel wird durch ein Umkippen der Zu- Kippstufen 1', 1 auf die eine Seite gekippt sind. Bei «atzkippstufe ausgelöst. Zu diesem Zweck wird ent- der Vorwärtszählung wird dieser Zustand bei der weder auf den Eingang 11 oder den Eingang 12 der Zahl 2" erreicht, bei der Rückwärtszählung bei der Zusatzkippstufe ein Umschaltesignal gegeben, je Zahl 0. Nachdem die Kippstufe 1' gesperrt ist, sind nachdem, ob von Vorwärts- auf Rückwärtszählung 50 alle weiteren, höherwertigen Kippstufen 1 ebenfalls oder in umgekehrter Richtung umgeschaltet werden gesperrt. Wie bereits beschrieben, entsteht beim Zähl-10II. richtungswchsel am Ausgang des negierten UND-8, 9 formed additional flip-flop, either its inputs with the flip-flop outputs 3, the AND gates 6 or the AND gates 5 are negated, blocks with its output, which acts on the th AND-OR gates for the counting process. Condition inputs J, K of the first flip-flop 1 'total, so that either one is leading at Jan outputs 10, the flip-flop 1' if it is all counted in, up or down. The status "one" is present for one count, ie when all changes in direction are tipped over to one side of the tilting stages 1 ', 1. Triggered with «atz tilting stage. For this purpose, this state is reached either on input 11 or input 12 of the number 2 "when counting upwards, and when counting downwards at the additional flip-flop a changeover signal is given for each number 0. After flip-flop 1 'is blocked, are blocked depending on whether all further, higher-order flip-flops 1 are switched from up to down counting 50 as well or in the opposite direction. As already described, the counter 10II. changes in direction at the output of the negated AND

Beim Zählrichtungswechsel entsteht in der Zahlen- Gatters 15, dessen Eingänge mit den Ausgängen 13, folge ein Sprung. Stand der Zähler z. B. auf 1110, so 14 der aus den negierten UND-Gattern 8, 9 gebildewird er bei der in F i g. 1 gezeigten Zählerschaltung 55 ten Zusatzkippstufe verbunden sind, ein negativer nach dem Zählrichtungswechsel auf 0001 stehen. Wie Impuls, der zu den Eingängen der negierten UND-in Fig. 2 gezeigt, bleibt der erreichte Zählerstand Gatter 16, 17, 18, 19 geführt wird. Darüber hinaus jedoch dann erhalten, wenn einerseits alle Kippstufen ist der Ausgang des negierten UND-Gatters 15 rioch 1', 1 des Binärzählers beim Zählrichtungswechsel mit einem Eingang des negierten Mehrfach-UND-vom bestehenden Schaltzustand in den anderen um- 60 Gatters 24 verbunden, wodurch die Sperrung der gekippt werden, und wenn andererseits mit Hilfe der ersten Kippstufe 1' beim Zählrichtungswechsel durch Zusatzkippstufe, je nach der gewünschten Zählrich- den vom negierten UND-Gatter 15 ausgehenden netung, entweder dk UND-Gatter 5 oder die UND- gativen Impuls wieder aufgehoben wird. Demzufolge Gatter 6 der den Kippstufen 1', 1 zugeordneten ne- ist auch die Sperrung der Kippstufen 1 aufgehoben, gierten UND-ODEiUGatter wirksam gemacht wer- 65 und an den Ausgängen 10 der aus den UND-Gattern den. Wird die aus den negierten UND-Gattern 8, 9 5, 6 und den negierten ODER-Gattern 7 aufgebauten gebildete Zusatzkippstufe zum Zwecke des Zählrich- negierten UND-ODER-Gatter erfolgt eine Weitertungswechsels umgekippt, so liegt an den beiden Aus- führung des Zählerstandes. When the counting direction changes, a jump occurs in the number gate 15, whose inputs connect to the outputs 13. Status of the counter z. B. to 1110, so 14 is formed from the negated AND gates 8, 9 in the case of the FIG. 1 counter circuit 55 th additional flip-flop are connected, a negative one after the counting direction change to 0001. Like the pulse that is sent to the inputs of the negated AND in Fig. 2, the count reached gates 16, 17, 18, 19 remains. In addition, however, if on the one hand all flip-flops are connected the output of the negated AND gate 15 is 1 ', 1 of the binary counter when the counting direction changes with an input of the negated multiple AND from the existing switching state to the other gate 24, whereby the blocking of the are flipped, and if on the other hand with the help of the first flip-flop 1 'when changing counting direction by additional flip-flop, depending on the desired counting direction from the negated AND gate 15, either dk AND gate 5 or the AND negative pulse is canceled again. Accordingly, gate 6 of the flip-flops 1 ', 1 associated with the blocking of the flip-flop 1 is canceled, yawed AND-ODEiU gates are made effective and at the outputs 10 of the AND gates. If the additional flip-flop formed from the negated AND gates 8, 9 5, 6 and the negated OR gates 7 is switched over for the purpose of the count direction negated AND-OR gate, then the counter reading is due to the two versions .

F i g. 4 zeigt eine Transistorschaltung zur Umwandlung der an den Ausgängen 10 erhaltenen digitalen Information in einen Leitwert. Diese Schaltung wird an den Klemmen 25,26 von der ßatteriespannung Vn gespeist und weist Schalttransistoren Ti, Tl, Ti, Ti 5 auf, in deren Kollektorkreisen die Widerstände R 4, RS, R6, Rl liegen. Die Transistoren Ti, Tl, Ti, 74 werden Über Basis vorwiderstände Rv von der in Fig. 3 gezeigten Zählerschaltung angesteuert, indem die Ausgänge 10 der negierten UND-ODER-Gattcr gemäß der gestrichelten Linien mit den Eingängen 10' der Transistorschaltung verbunden werden. Wenn man in dieser Weise verfährt, erhält man an den Klemmen 27, 28 der Transistorschaltung einen Leitwert, der bei entsprechender Dimensionierung der Widerstände R3, A4, RS, Rb, Rl bei Zählung des Binärzählers in gleichmäßigen Stufen zu- oder abnimmt. Die Zahl der Stufen entspricht der größten mit dem Binärzähler erreichbaren Zahl, also 2". Der Kondensator C0 dient der Trennung der Batterie- ao spannung von der an den Klemmen 27, 28 angelegten Wechselspannung. Bei der Dimensionierung der Widerstände A4, ÄS, R6, R1 ergibt sich, wenn man die Wertigkeit der zugehörigen taktgesteuerten Kippstufen Γ, 1 des Binärzählers in Fig. 3 berücksichtigt und die Größe des Widerstandes R 4 — R9 annimmt:F i g. 4 shows a transistor circuit for converting the digital information received at the outputs 10 into a conductance. This circuit is fed by the battery voltage V n at terminals 25, 26 and has switching transistors Ti, Tl, Ti, Ti 5, in whose collector circuits the resistors R 4, RS, R6, Rl are located. The transistors Ti, Tl, Ti, 74 are controlled via base resistors R v from the counter circuit shown in Fig. 3 by connecting the outputs 10 of the negated AND-OR gates according to the dashed lines to the inputs 10 'of the transistor circuit. If you proceed in this way, you get a conductance at the terminals 27, 28 of the transistor circuit, which increases or decreases in regular steps when the resistors R 3, A4, RS, Rb, Rl are dimensioned appropriately when the binary counter is counted. The number of steps corresponds to the largest number that can be achieved with the binary counter, i.e. 2 ". The capacitor C 0 serves to separate the battery voltage from the alternating voltage applied to terminals 27, 28. When dimensioning the resistors A4, ÄS, R 6, R1 results if the value of the associated clock-controlled multivibrators Γ, 1 of the binary counter in Fig. 3 is taken into account and the size of the resistor R 4 - R 9 is assumed:

RS =- RS = -

Λ.Λ.

Ä6 =Ä6 =

R. 4 R. 4

Λ7Λ7

Der so an den Klemmen 27, 28 erhaltene Leitwert ist klirrarm und beispielsweise in Gegenkoppiungskreisen von Verstärkern als Stellglied zur Verstärkungseinstellung verwendbar.The conductance obtained in this way at the terminals 27, 28 has little distortion and can be used, for example, in counter-coupling circuits of amplifiers as an actuator for setting the gain.

Claims (6)

Patentansprüche:Patent claims: 1. Schaltungsanordnung für einen reversiblen elektronischen Binärzähler, insbesondere für Zählung im Dualcode, dadurch gekennzeichnet, daß die bistabilen Kippstufen derart in Reihe geschaltet sind, daß jeweils nur der eine Ausgang einer vorhergehenden Kippstufe mittelbar oder unmittelbar mit dem Eingang einer nachfolgenden Kippstufe verbunden ist. daß zum Umkippen der Kippstufen bei der Zählrichtungsänderung Gatter (16... 19) vorgesehen und daß die jeweiligen Ausgänge der Kippstufen mit Gattern (5. 6. 7) verbunden sind, an deren zweiten Fingängen das jeweilige Zählrichtungssignal1. Circuit arrangement for a reversible electronic binary counter, in particular for counting in dual code, characterized in that the bistable flip-flops are in such a way Are connected in series that in each case only one output of a preceding trigger stage directly or indirectly with the input of a subsequent flip-flop is connected. that gates (16 ... 19) are provided for overturning the flip-flops when changing the counting direction and that the respective outputs of the flip-flops are connected to gates (5. 6. 7), at whose second fingertips the respective counting direction signal anliegt, wobei die eine Art der Kippstufenaus gänge für die Vorwärtszählrichtung und die hierzi inversen Ausgänge für die Rückwärtszählunj dienen, daß eine Zusatzkippstüfe das die Zähl richtung bestimmende Zählrichtungssignal liefer und der jeweilige Zählerstand an den Ausgängei der Gatter (7) abnehmbar ist.is applied, the one type of Kippstufeaus outputs for the upward counting direction and the hierzi inverse outputs for the backward counting serve that a Zusatzkippstüfe that the count direction-determining counting direction signal deliver and the respective count at the outputsi the gate (7) is removable. 2. Schaltungsanordnung nach Anspruch 1, da durch gekennzeichnet, daß die Kippstufen bein Zählrichiungswechsel vom bestehenden Schalt zustand umgekippt werden.2. Circuit arrangement according to claim 1, characterized in that the flip-flops leg Change of counting direction can be overturned from the existing switching state. 3. Schaltungsanordnung nach Anspruch 2, da durch gekennzeichnet, daß die die Zählrichtunj bestimmende Zusatzkippstufe ein KC-Glied auf weist, das den Kippvorgang beim Zählrichtungs wechsel derart verzögert, daß an beiden Aus gangen der Zusatzkippstufe während der durcl das ÄC-Glied gegebenen Verzögerungszeit di< gleichen Schaltzustände vorliegen, daß an dei Eingängen und an den Ausgängen der Zusatz kippstufe je ein negiertes UND-Gatter liegt, derci Ausgänge mittelbar oder unmittelbar mit dei Eingängen der negierten UND-Gatter (16 ... 19 verbunden sind, die jeweils dem Eingang eine jeden Kippstufe vorgeschaltet sind.3. Circuit arrangement according to claim 2, characterized in that the counting direction determining additional flip-flop a KC member has that the tilting process in the counting direction change so delayed that on both exits the additional tilting stage during durcl the ÄC element given delay time di < The same switching states exist that the addition at the inputs and at the outputs flip-flop a negated AND gate is located, derci outputs directly or indirectly with dei Inputs of the negated AND gates (16 ... 19 are connected, each of the input a are connected upstream of each flip-flop. 4. Schaltungsanordnung nach einem der An Sprüche 1 bis 3. dadurch gekennzeichnet, dall dii den Kippstufen zugeordneten Gattcrschaltiingei negierte UND-ODF.R-Gatter sind.4. Circuit arrangement according to one of Proverbs 1 to 3, characterized in that dall dii gate circuitry associated with the flip-flops are negated AND-ODF.R gates. 5. Schaltungsanordnung nach einem der An sprüche 3 und 4, dadurch gekennzeichnet, d.il die Sperrung des Binärzählers beim Erreichen de höchsten Zählerstandes mit Hilfe eines negiertet Mehrfach-UND-Gatters erfolgt, daß die Eingang des negierten Mehrfach-UND-Gatters mit de einen Art der Ausgänge der Kippstufen und nii dem Ausgang des an den Ausgängen der Zusat ■ kippstufe liegenden negierten UND-Gatters ve: blinden sind und daß der Ausgang des negiertet Mehrfach-UND-Gatters zu Bcdingungseingänet 1 der ersten Kippstufe des Binärzählers geführt 1 15. Circuit arrangement according to one of claims 3 and 4, characterized in that d.il the blocking of the binary counter when the highest count is reached with the help of a negated Multiple AND gate takes place that the input of the negated multiple AND gate with de a type of the outputs of the flip-flops and nii the output of the at the outputs of the additional ■ flip-flop lying negated AND gate ve: are blind and that the output of the negated Multiple AND gates for condition input 1 the first flip-flop of the binary counter 1 1 6. Schaltungsanordnung nach einem der Λ sprüche 1 bis 5. dadurch gekennzeichnet, daß d. Binärzähler mit den ihm zueeordncten Gatu schaltungen entweder unmittelbar oder über en koppelnde Schalttransistoren, die an 'Jen \ gangen dieser Gatterschaltungen angeordnet vp i als stufenweise veränderbarer Leitwert \er-.\.".: bar ist.6. Circuit arrangement according to one of claims 1 to 5, characterized in that d. Binary counter with the Gatu assigned to it circuits either directly or via switching transistors which are coupled to 'Jen \ gates of these gate circuits arranged vp i as a stepwise changeable conductance \ er -. \. ".: is cash. Hierzu 1 Blatt Zeichnungen1 sheet of drawings

Family

ID=

Similar Documents

Publication Publication Date Title
DE2917174C2 (en) Overcurrent protection device
EP0285961A1 (en) Infrared detector
DE1011181B (en) Matrix circuit
DE2923026C2 (en) Process for analog / digital conversion and arrangement for carrying out the process
DE1153553B (en) Tax register
DE2129427A1 (en) Display device with a cathode ray tube
DE1932506C (en) Circuit arrangement for a reversible electronic binary counter
DE1269172B (en) Bistable tilting circle
DE4242201A1 (en) Delay circuitry variable while operating - stores discrete signal samples at intervals determined by clock signal in sequence in chain of memory elements
DE2812375C2 (en) Analog-to-digital converter
DE2703570C2 (en)
DE1932506B2 (en) CIRCUIT ARRANGEMENT FOR A REVERSIBLE ELECTRONIC BINARY COUNTER
DE963615C (en) Transistor counting circuitry
DE1086068B (en) Numerical indicator with ten display elements
DE1146921B (en) Circuit arrangement for binary counters
DE2203952C3 (en) Slide projection device
DE1240928B (en) DC-coupled electronic binary counter
DE1524774C (en) Electronic storage element
DE1524774B1 (en) ELECTRONIC MEMORY ELEMENT
DE1814710C (en) Circuit arrangement for zeroing adjustment
DE2016983C3 (en) Method and circuit for digital frequency division with any integer division ratio for output signals with a duty cycle of 1 to 1
DE2200937C3 (en) Bistable relay toggle switch
DE1591984C3 (en) Digital voltmeter
DE1173704B (en) Logical circuit unit
DE2200937B2 (en) Bistable relay toggle switch