DE1814677B2 - Arrangement for secure data transmission - Google Patents

Arrangement for secure data transmission

Info

Publication number
DE1814677B2
DE1814677B2 DE19681814677 DE1814677A DE1814677B2 DE 1814677 B2 DE1814677 B2 DE 1814677B2 DE 19681814677 DE19681814677 DE 19681814677 DE 1814677 A DE1814677 A DE 1814677A DE 1814677 B2 DE1814677 B2 DE 1814677B2
Authority
DE
Germany
Prior art keywords
data
memory
transmitter
source
control device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19681814677
Other languages
German (de)
Other versions
DE1814677C3 (en
DE1814677A1 (en
Inventor
Dieter Dipl.-Ing. Matejka
Tibor Scherfel
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Telefunken Patentverwertungs GmbH
Original Assignee
Telefunken Patentverwertungs GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Telefunken Patentverwertungs GmbH filed Critical Telefunken Patentverwertungs GmbH
Priority to DE19681814677 priority Critical patent/DE1814677C3/en
Priority claimed from DE19681814677 external-priority patent/DE1814677C3/en
Priority to FR6942793A priority patent/FR2026156A1/fr
Priority to GB6101969A priority patent/GB1301113A/en
Publication of DE1814677A1 publication Critical patent/DE1814677A1/en
Publication of DE1814677B2 publication Critical patent/DE1814677B2/en
Application granted granted Critical
Publication of DE1814677C3 publication Critical patent/DE1814677C3/en
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/10Aspects relating to interfaces of memory device to external buses
    • G11C2207/107Serial-parallel conversion of data or prefetch
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)
  • Communication Control (AREA)

Description

Die Erfindung betrifft eine Anordnung zur gesicher ten Übertragung binär codierter Daten, mit einem Speicher mit wahlfreiem Zugriff, dessen Eingang die von einer Datenquelle gelieferten Daten zugeführt und zyklisch in die getrennt ansteuerbaren Speicherzellen eingespeichert werden, und dessen Ausgang mit dem Eingang eines Senders verbunden ist, dem die zyklisch ausgelesenen Daten zugeführt werden, um zu einem entfernten Empfänger gesendet zu werden, und der im Fall einer vom Empfänger angeforderten Datenwiederholungssendung ein erneutes Auslesen bereits gesendeter Daten gestattetThe invention relates to an arrangement for secure th transmission of binary coded data, with a random access memory, the input of which the data supplied by a data source and fed cyclically into the separately controllable memory cells and whose output is connected to the input of a transmitter to which the cyclic read out data are supplied to be sent to a remote receiver, and the im In the event of a data retransmission requested by the recipient, data that have already been sent can be read out again

Eine solche Anordnung ist aus der DT-AS 12 02 311Such an arrangement is from DT-AS 12 02 311

bekannt Ist bei einer derartigen Anordnung die Quelle z. B. ein Lochstreifenleser mit einer maximalen Lesegeschwindigkeit von 300 Zeichen pro Sekun.He und ist die Sendegeschwindigkeit durch die Eigenschaften des Senders oder des Übertragungskanals auf eine geringere Sendegeschwindigkeit beschränkt, so ergibt sich das Problem, die höhere Geschwindigkeit der Quelle an die geringere Geschwindigkeit des Senders anzupassea Bei Verwendung der eingangs erwähnten Anordnung würde der Lochstreifenleser durch häufiges Starten und Stoppen (vor bzw. nach dem Füllen jeder Speicherzelle) mechanisch stark beansprucht Eine andere Möglichkeit wäre, einen Lochstreifenleser zu verwenden, dessen Lesegeschwindigkeit veränderbar ist Ein derartiger Lochstreifenleser ist aber sehr aufwendig. ,With such an arrangement, the source is known z. B. a tape reader with a maximum reading speed of 300 characters per second and is the transmission speed due to the properties of the The transmitter or the transmission channel is limited to a lower transmission speed, this results Problem to match the higher speed of the source to the lower speed of the transmitter When using the arrangement mentioned at the beginning, the punched tape reader would be started up frequently and stopping (before or after filling each storage cell) mechanically heavily stressed Another possibility would be to use a tape reader whose reading speed can be changed One such The punched tape reader is very expensive. ,

Ein ähnliches Problem der Anpassung verschiedener Geschwindigkeiten von Quelle und Sender ergibt sich dann, wenn die Quelle langsamer arbeitet als der Sender und es erreicht werden soll, daß der Sender mit verhältnismäßig wenig Unterbrechungen jeweils über längere Zeit arbeitet.A similar problem of matching different source and transmitter speeds arises when the source works slower than the transmitter and it is to be achieved that the transmitter works with works relatively few interruptions over a long period of time.

Die Aufgabe der vorliegenden Erfindung besteht dann, die in den genannten Fällen bei der Geschwindigkeitsanpassung zwischen einer Datenquelle und dem Datensender auftretenden Probleme in einfacher Wei se zu lösen. Die Erfindung löst diese Aufgabe dadurch, daß sie es gestattet, den Speicher gleichzeitig als Pufferspeicher zu verwenden.The object of the present invention then consists in adapting the speed in the cases mentioned Problems occurring between a data source and the data sender in simple terms to solve se. The invention solves this problem by that it allows the memory to be used as a buffer memory at the same time.

Die Erfindung besteht darin, daß eine Steuereinrichtung vorgesehen ist die das zyklische Einspeichern und das zyklische zerstörungsfreie Auslesen des Speichers bewirkende Schaltmittel, die Datenquelle und den Sender derart steuert, daß dann, wenn die Datenquelle langsamer arbeitet als der Sender, bei Beginn einer Datenübertragung zunächst der Speicher gefüllt wird und, sobald der Speicher nahezu gefüllt ist, mit dem Auslesen und Senden begonnen wird, während mit dem zyklischen Einschreiben fortgefahren wird, und daß dann, wenn die Datenquelle schneller arbeitet als der Sender, bei Beginn einer Datenübertragung das Auslesen und Senden unmittelbar nach Beginn des Einspeicherns beonnen wird; und daß bei Anforderung einer Datenwiederholungssendung in an sich bekan >er Weise ein nochmaliges Auslesen und Senden berci's gesendeter Daten, beginnend bei der Speicherzelle, deren Inhalt als fehlerhaft empfangen gemeldet wurde, veranlaßt wird.The invention consists in that a control device is provided for the cyclic storage and the cyclic non-destructive reading of the memory causing switching means, the data source and the transmitter controls such that when the data source works slower than the transmitter, at the beginning of a data transmission first the memory is filled and, as soon as the memory is almost full, with the readout and sending is started while cyclic writing is continued, and then, if the data source works faster than the transmitter, at the beginning of a data transmission the readout and Sending is started immediately after the start of storing; and that when a data retransmission is requested in a manner known per se, a repeated reading out and sending of berci's sent Data, starting with the memory cell, the content of which was reported as having been received incorrectly will.

Gemäß einer Weiterbildung der Erfindung wird in Anlagen, die im Duplexbetrieb arbeiten, der gleiche Speicher auch zur zwischen Empfang und Weitergabe an die Datensenke erforderlichen Zwischenspeicherung verwendetAccording to a further development of the invention, the same occurs in systems that work in duplex mode Memory also for intermediate storage required between reception and forwarding to the data sink used

Die Erfindung wird im folgenden in einem Beispiel an Hand der Zeichnungen erläutert Es zeigtThe invention is explained below in an example with reference to the drawings

F i g. 1 eine erfindungsgemäße Anordnung,F i g. 1 an arrangement according to the invention,

F i g. 2, 3 und 4 den zeitlichen Verlauf von Einschreiben und Auslesen aus dem Speicher bei verschiedenen Betriebszuständen.F i g. 2, 3 and 4 show the course of registered mail over time and reading out from the memory in different operating states.

In F i g. 1 ist eine Quelle 1 über ein zur Parallel-Serienumwandlung dienendes Schieberegister Γ mit einem Eingang eines Kernspeichers 2 verbunden, der Eingang eines Senders 3 ist mit einem Ausgang des Speichers verbunden. De? Ausgang des Senders 3 ist über einen Sendekanal 4 mit einem nicht dargestellten entfernten Empfänger verbunden. Der Kernspeicher 2 besteht aus einer Ebene mit 64 Zeilen und 16 Spalten. Der Inhalt einer Spalte entspricht einem Datenblock. Zur Ansteuerung des Speichers, die nur schematisch angedeutet ist, dienen verschiedene Zähler die jeweils die ihrer Stellung entsprechenden Kerne des Speichers zwecks Einspeicherung bzw. Auslesen ansteuern. Es sina dies zum Auslesen ein erster Lesezähler 5, der die jeweilige Spalte und damit den Datenblock ansteuert und ein zweiter Lesezähler 6, der die jeweilige Zeile des Speichers und damit das ßinzelnr Bit eines Datenblocks ansteuert In analoger Weise dient zum Einspeichern ein erster Speicherzähler 7 und ein zweiter Speicherzähler 8. Der entfernte Empfänger stellt fest ob er die ausgesandte Information fehlerfrei empfangen hat und gibt Ober einen Quittungskanal 9 an einen Quittungsempfänger 10 Quittungssignale bzw. Falsch-Sj^nale für jeden richtig bzw. falsch empfangenen Datenblock ab. Der Quittungsempfänger 10 speist einen Quittungszähler 11, der mit einem Verzögerungszähler 12 verbunden ist Der Verzögerungszähler 12 eilt dem Quittungszähler 11 immer in eine bestimmte Zahl von Schritten, z. B. drei, nach. Alle Zähler sowie Quelle 1, Schieberegister Γ und Sender 3 sind mit einer Steuereinrichtung 13 verbunden. Die Elemente 14 bis 19 in F i g. 1 werden später erläutertIn Fig. 1 is a source 1 via a shift register used for parallel-to-serial conversion Γ connected to an input of a core memory 2, the input of a transmitter 3 is connected to an output of the Memory connected. De? The output of the transmitter 3 is via a transmission channel 4 with a not shown remote receiver connected. The core memory 2 consists of a level with 64 rows and 16 columns. The content of a column corresponds to a data block. To control the memory, only schematically is indicated, different counters are used, each of the cores of the memory corresponding to their position for the purpose of storing or reading out. It sina this for reading out a first read counter 5, which the respective column and thus the data block and a second read counter 6, which controls the respective line of the memory and thus controls the individual bit of a data block a first memory counter 7 and a second memory counter 8. The remote receiver determines whether he has received the transmitted information error-free and gives over an acknowledgment channel 9 to a Acknowledgment receiver 10 acknowledgment signals or false signals for each correctly or incorrectly received data block. The receipt receiver 10 feeds one Acknowledgment counter 11, which is connected to a delay counter 12. The delay counter 12 leads the way Receipt counter 11 always in a certain number of steps, e.g. B. three, after. All counters as well as source 1, Shift register Γ and transmitter 3 are with a control device 13 connected. Elements 14 through 19 in FIG. 1 will be explained later

Es sei zunächst der Fall betrachtet daß die Quelle 1 schneller arbeitet als der Sender 3. Zu Beginn einer Sendung stellt die Steuereinrichtung 13 alle Zähler 5 bis 8 auf 1 sowie 11 auf 0 und 12 auf 0-3=13 und startet die Quelle 1 (Zähler 12 zählt modulo 16). Die Quelle sei z. B. ein Lochstreifenleser, der das parallel abgelesene Zeichen in das Schieberegister Γ überträgt, durch das eine Parallel Serienumwandlung vorgenommen und ein sehr schnelles Einschieben des Zeichens im Speichertakt in den Speicher ermöglicht wird. Das erste Bit des Speichers wird entsprechend der Stellung der Speicherzähler 7 und 8 in Spalte 1 und Zeile 1 abgespeichert, das zweite Bit in Spalte 1, Zeile 2 usw. Wenn die Quelle 1 das nächst Zeichen an das Schieberegister Γ übergibt, ist infolge der hohen Speichergeschwindigkeit der vorherige Inhalt des Registers 1 bereits in den Speicher 2 geschoben. Ist die Spalte 1 des Speichers gefüllt, so wird durch die Steuereinrichtung der erste Speicherzähler 7, der modulo 16 zählt um eins weitergeschaltet und der zweite Speicherzähler 8, del modulo 64 zählt, wird wieder auf 1 zurückgeschaltet Das durch die Speicherzähler 7 und 8 gesteuerte Einschreiben in den Speicher erfolgt so, daß informationen, die von früheren Einschreibevorgängen herrühren, überschrieben werden.Let us first consider the case that the source 1 works faster than the transmitter 3. At the beginning of a Transmission sets the control device 13 all counters 5 to 8 to 1 and 11 to 0 and 12 to 0-3 = 13 and starts source 1 (counter 12 counts modulo 16). The source is z. B. a tape reader that reads the parallel Characters are transferred to the shift register Γ through which a parallel serial conversion is carried out and a very fast insertion of the character in the memory cycle is made possible in the memory. The first bit of the Memory is stored according to the position of memory counters 7 and 8 in column 1 and row 1, the second bit in column 1, row 2 etc. If the source 1 is the next character to the shift register Γ passes, the previous content of register 1 is already in the Store 2 pushed. If column 1 of the memory is filled, the first Memory counter 7, the modulo 16 counts up by one and the second memory counter 8, del modulo 64 counts, it is switched back to 1 The writing in the memory is done in such a way that information originating from previous writing processes is overwritten will.

Das Auslesen der gespeicherten Bits und ihre Zuführung zum Sender 3 erfolgt in analoger Weise unter der Steuerung der Lesezähler 5 und 6, die ebenfalls wie die Speicherzähler 7 und 8 modulo 16 bzw. modulo 64 zählen, wodurch ein zyklisches Auslesen ermöglicht wird. Bei dem hier besprochenen Betriebszustand, daß die Quelle 1 schneller arbeitet als der Sender 3, wird das erste Bit des ersten Zeichens zweckmäßigerweise möglichst unmittelbar nach seiner Einspeicherung ausgelesen. Das ausgelesene Bit wird dem Sender 3 zugeführt, der es in eine aussendungsfähige Form umwandelt und gleichzeitig in bekannter Weise durch Hinzufügung von Redundanz die Prüfbarkeit ausgesandter Bitfolgen beim entfernten Empfänger ermöglicht Das Auslesen der Information aus dem Speicher 2 soll zerstörungsfrei erfolgen, um bei einem Fehler in der Datenübertragung eine Wiederholung zu ermöglichen; jeweils nach dem Auslesen eines Bits aus den Speicher 2 ist daher ein Wiedereinschreiben erforderlich. Die hierfür erforderlichen Maßnahmen und Einrichtungen sind dem Fachmann geläufig und daher nicht dargestellt. Da derThe stored bits are read out and fed to the transmitter 3 in an analogous manner under the Control of read counters 5 and 6, which, like memory counters 7 and 8, count modulo 16 or modulo 64, whereby a cyclic readout is made possible. In the operating condition discussed here, that the Source 1 works faster than transmitter 3, the first bit of the first character is expediently as possible read out immediately after it has been saved. The bit read is fed to the transmitter 3, which converts it into a broadcastable form and at the same time in the known way by adding Redundancy The ability to test sent bit sequences at the remote receiver enables readout the information from the memory 2 should be non-destructive in order to avoid an error in the data transmission to allow repetition; each time a bit has been read out from the memory 2 re-registration required. The measures and facilities required for this are the Known to those skilled in the art and therefore not shown. Since the

Speicher 2 ebenfalls sehr viel schneller als der Sender arbeitet, ist ein zeitlich verschachteltes Zusammenarbeiten von Speicher 2 und Quelle 1 einerseits und Speicher 2 und Sender 3 andererseits möglich. Dies wird durch die Steuereinrichtung 13 gesteuert.Memory 2 is also much faster than the transmitter works, a temporally interleaved cooperation of memory 2 and source 1 on the one hand and memory 2 and transmitter 3 on the other hand is possible. this will controlled by the control device 13.

Im folgenden wird an Hand der F i g. 2 die gegenseitige Abhängigkeit von Einschreiben und Auslesen aus dem Speicher 2 erläutert; die zeitliche Verschachtelung der beiden Vorgänge ist aus F i g. 2 nicht ersichtlich. Die Zeitachse des Diagramms ist waagerecht aufgetragen, in der Senkrechten sind die 1024 Speicherplätze des Kernspeichers 2 aufgetragen, und zwar entspricht die Richtung von unten nach oben der Aufeinanderfolge der Speicherplätze beim Einschreiben bzw. Auslesen. Das Einschreiben ist durch eine durchgehende Li- nie dargestellt, das Auslesen durch eine gestrichelte Linie. Zum Zeitpunkt 0 wird das Einschreiben bei Adresse 1 begonnen. Eine kurze Zeit später wird das Auslesen bei Adresse 1 begonnen. Zum Zeitpunkt a sind alle Speicherplätze durch Einschreiben gefüllt, und es beginnt erneutes Einschreiben bei Adresse 1 mit Löschen des vorherigen Inhalts, da die niedrigen Adressen schon längere Zeit ausgelesen sind und für eine Wiederholung nicht mehr benötigt werden. Zum Zeitpunkt b ist der ganze beim ersten Durchlauf in den Speicher eingeschriebene Inhalt ausgelesen, und das weitere Auslesen beginnt wieder bei Adresse 1. Zum Zeitpunkt c ist der Speicher zum zweiten Male gefüllt. Zum Zeitpunkt d wird das Einschreiben gestoppt, da bei weiterem Einschreiben Speicherplätze überschrieben würden, deren Inhalt bei einer eventuellen Datenwiederholung zur abermaligen Aussendung benötigt würde. Das Einschreiben wird erst beim Zeitpunkt e wieder gestartet, bei dem nahezu die ganze bisher eingeschriebene Information ausgelesen ist. Beim Zeit- punkt /erfolgt wegen eines Fehlers in der Datenübertragung eine Datenwiederholung. Dies geschieht durch einen Rücksprung auf niedrigere Adressen beim Auslesen.In the following, on the basis of FIG. 2 explains the mutual dependency of writing and reading from the memory 2; the time interleaving of the two processes is shown in FIG. 2 not apparent. The time axis of the diagram is plotted horizontally, the 1024 storage locations of the core memory 2 are plotted on the vertical, and the direction from bottom to top corresponds to the sequence of storage locations during writing and reading. The writing is represented by a continuous line, the reading out by a dashed line. At time 0, writing is started at address 1. A short time later, reading is started at address 1. At time a , all storage locations are filled by writing, and a new writing begins at address 1 with the previous content being deleted, since the lower addresses have been read out for a long time and are no longer required for a repetition. At time b , all of the content written into the memory during the first run has been read out, and further reading begins again at address 1. At time c , the memory is filled for the second time. The writing is stopped at time d , since further writing would overwrite memory locations whose content would be required for repeated transmission in the event of a possible data repetition. The writing is only started again at the point in time e, at which almost all of the information previously written has been read out. At time / a data repetition takes place due to an error in the data transmission. This is done by jumping back to lower addresses when reading out.

Die soeben geschilderten Vorgänge zu den Zeitpunkten d, e und f laufen unter Steuerung durch die Steuereinrichtung 13, den Quittungszähler 11, den Verzögerungszähler 12 und den ersten Lesezähler 5 ab, wie im folgenden erläutert wird. Vom Quittungsempfänger 10 werden die vom entfernten Empfänger gesandten Quittungssignale bzw. Falsch-Signale empfangen. Die Quittungssignale für den richtigen Empfang werden an den Quittungszähler 11 weitergeleitet, dessen Stand somit immer demjenigen Datenblock im Speicher 2 entspricht, dessen Empfang vom Empfänger zuletzt als so richtig gemeldet worden ist Wird dem Quittungsempfänger 10 ein Signal zugeleitet, das einen fehlerhaften Empfang eines Datenblocks meidet, so gibt der Quittungsempfänger an die Steuereinrichtung 13 ein Signal ab. Die Steuereinrichtung 13 stoppt nach der vollstendigen Aussendung des gerade in der Aussendung befindlichen Datenblocks das Senden, durch die Steuereinrichtung 13 wird der Stand des Quittungszählers 11 in den ersten Lesezähler 5 fibertragen, um eins erhöht und ein erneutes Auslesen des bereits ausgelesenen Datenblocks und der folgenden Datenblöcke veranlaßt. Eine derartige Datenwiederholung ist zum Zeitpunkt f in F i g. 2 dargestellt Ergibt sich bei der Datenwiederholung wiederum ein Fehler, so ermöglicht es der Verzögerungszähler IZ dessen Zählerstand dem Quit- <>5 tungszähler 11 immer um drei Einheiten nacheilt, zur Erhöhung der Sicherheit der Datenwiederholung bereits als richtig empfangen gemeldete DatenblöckeThe processes just described at times d, e and f run under control by the control device 13, the acknowledgment counter 11, the delay counter 12 and the first read counter 5, as will be explained below. The acknowledgment signals or false signals sent by the remote receiver are received by the acknowledgment receiver 10. The acknowledgment signals for correct reception are forwarded to the acknowledgment counter 11, the status of which therefore always corresponds to that data block in memory 2, the receipt of which was last reported as correct by the receiver , the receipt receiver sends a signal to the control device 13. The control device 13 stops sending after the data block currently being sent has been completely sent, the control device 13 transfers the status of the receipt counter 11 to the first read counter 5, increases it by one and reads out the data block that has already been read out and the subsequent data blocks caused. Such a data repetition is at time f in FIG. If an error occurs again during data repetition, the delay counter IZ enables the counter reading of which always lags behind the acknowledgment counter 11 by three units, in order to increase the security of data repetition, data blocks that have already been correctly received nochmals zu senden. Hierzu überträgt die Steuereinrichtung 13 den Stand des Verzögerungszählers 12 in den ersten Lesezähler 5 und startet die Datenwiederholung.to send again. For this purpose, the control device 13 transmits the status of the delay counter 12 in the first read counter 5 and starts the data repetition.

Die für eine eventuelle Datenwiederholung erforderlichen Bereiche des Speichers 2 dürfen beim Einschreiben nicht überschrieben werden. Dies wird dadurch sichergestellt, daß die Steuereinrichtung 13 den Stand der Speicherzähler 7 und 8 und des Verzögerungszählers 12 vergleicht und das Einschreiben dann unterbricht, wenn derjenige Datenblock in den Speicher 2 eingeschrieben ist, der unmittelbar vor demjenigen Block, dessen Nummer im Verzögerungszähler 12 steht, liegt. In F i g. 2 entspricht der senkrechte Abstand der beiden Linien für Einschreiben und Auslesen zum Zeitpunkt d, bei dem das Einschreiben gestoppt wird, diesem für eine eventuelle Datenwiederholung benötigten Bereich. Das Einschreiben wird am Ende eines Blocks gestoppt, und gestartet, wenn das erste Bit des betreffenden Blocks gesendet wird Damit erhält man eine Pufferzeit (Übertragungszeit für einen Block) zum Anlaufen der Quelle. Noch größere Verzögerungszeiten der Quelle werden durch die Steuereinrichtung zusätzlich berücksichtigtThe areas of the memory 2 required for a possible data repetition must not be overwritten when writing. This is ensured by the fact that the control device 13 compares the status of the memory counters 7 and 8 and of the delay counter 12 and then interrupts the writing process when the data block is written into the memory 2 which is immediately before the block whose number is in the delay counter 12, lies. In Fig. 2 corresponds to the vertical distance between the two lines for writing and reading out at time d, at which writing is stopped, this area required for a possible data repetition. Writing is stopped at the end of a block and started when the first bit of the relevant block is sent. This gives a buffer time (transmission time for a block) to start the source. Even greater delay times of the source are also taken into account by the control device

In Fig.2 wird zum Zeitpunkt e das Einschreiben wieder gestartetIn FIG. 2, the registered letter is at time e started again

An Hand der F i g. 3 ist dargestellt wie die Steuereinrichtung 13 Einschreiben und Auslesen zweckmäßigerweise steuert, wenn die Datenquelle langsamer arbeitet als der Sender, und der Sender mit möglichst wenig Unterbrechungen arbeiten soll. Hier wird zunächst der Speicher 2 durch Einschreiben möglichst weit gefüllt, ehe mit dem Auslesen und Senden begonnen wird. Nachdem der Speicher zum Zeitpunkt Λ nahezu gefüllt ist beginnt das Auslesen, und beginnend bei Adresse 1 wird mit dem Einschreiben in den Speicher fortgefahren. Zum Zeitpunkt / hat der Auslesevorgang die letzte eingeschriebene Information erreicht was die Steuereinrichtung 13 durch Vergleich des Stands der Zähler 5, 6, 7, 8 feststellt und das Auslesen wird gestoppt. Zum Zeitpunkt j liegen zwischen Einschreibeadresse und Ausleseadresse drei ganze Datenblöcke, und mit dem Auslesen wird wieder begonnen. Zum Zeitpunkt k findet eine Datenwiederholung statt.On the basis of FIG. 3 shows how the control device 13 expediently controls writing and reading out when the data source works more slowly than the transmitter and the transmitter should work with as few interruptions as possible. Here, the memory 2 is first filled as far as possible by writing, before reading and sending can begin. After the memory is almost full at time Λ, reading out begins, and writing to the memory is continued, starting at address 1. At the point in time / the readout process has reached the last written information, which the control device 13 determines by comparing the status of the counters 5, 6, 7, 8 and the readout is stopped. At time j there are three whole data blocks between the write-in address and read-out address, and read-out is started again. A data repetition takes place at time k.

Mit der in F i g. 1 dargestellten Anordnung können auch Daten, die von einem beim entfernten Empfänger angeordneten entfernten Sender gesendet werden, der mit der dargestellten Anordnung im Duplex arbeitet, auf dem Weg von einem hierfür vorgesehenen Empfänger 14 zu einer Datensenke 15 zwischengespeichert werden. Hierfür sind zwei weitere Speicherzähler 16 und 17 sowie zwei weitere Lesezähler 18 und 19 vorgesehen, die, wie Empfänger 14 und Datensenke 15 mit der Steuereinrichtung 13 verbunden sind. Die Zähler 16 bis 19 steuern, in gleicher Weise wie die Zähler 5 bis 8, das Einschreiben und Auslesen von zwischenzuspeichernden Daten. Für die Zwischenspeicherung der empfangenen Daten ist der Speicher 2 zweckmäßigerweise so unterteilt daß einige Speicherspalten nur von den Zählern 16 bis 19 ansteuerbar sind und der Rest des Speichers nur von den Zählern 5 bis 8 ansteuerbar ist Einspeichern und Auslesen der zu sendenden Daten und der empfangenen Daten wird von der Steuereinrichtung 13 zeitlich verschachtelt gesteuert.With the in F i g. 1 arrangement shown can also include data received from a remote receiver arranged remote transmitter, which works with the arrangement shown in duplex, Cached on the way from a receiver 14 provided for this purpose to a data sink 15 will. For this purpose, two further memory counters 16 and 17 and two further read counters 18 and 19 are provided, which, like receiver 14 and data sink 15, are provided the control device 13 are connected. Counters 16 to 19 control, in the same way as counters 5 to 8, the writing and reading of data to be temporarily stored. For the caching of the received data, the memory 2 is expediently divided so that some memory columns only from the counters 16 to 19 can be controlled and the rest of the memory can only be controlled by the counters 5 to 8 The data to be sent and the data received are stored and read out by the control device 13 in a time-interleaved manner.

An Hand der F i g. 4 wird nun die gegenseitige Abhängigkeit von Einspeichern und Auslesen beim Zwischenspeichern der empfangenen Daten erläutert Hierbei is« vorausgesetzt daß die Datensenke DatenOn the basis of FIG. 4 the mutual dependency of storing and reading out when temporarily storing the received data will now be explained It is assumed that the data sink is data

schneller aufnehmen kann, als sie der Empfänger 14 liefert. Der umgekehrte Fall, daß der Empfänger 14 die Daten schneller liefert, als sie die Senke 15 aufnehmen kann, wird hier nicht betrachtet, da hierbei eine dauernde Datenübertragung nicht möglich ist. Das Einschreiben beginnt zum Zeitpunkt O bei Adresse 1. Zum Zeitpunkt 1 ist der Speicher nahezu gefüllt, und es beginnt das Auslesen bei Adresse 1. Zum Zeitpunkt η stoppt die Steuereinrichtung das Auslesen, da der Empfänger 14 festgestellt hat, daß der mit Beginn des Zeipunkts m empfangene Datenblock einen Fehler enthält. Die Steuereinrichtung stoppt nun auch das Einschreiben und startet das Einschreiben erst wieder (Zeitpunkt p), wenn richtige Datenblöcke empfangen werden. Der eingeschriebene, falsch empfangene Block wird dabei überschrieben. Zum Zeitpunkt q ist der Speicher wieder mit richtig empfangenen Blöcken gefüllt, und das Auslesen wird wieder gestartet.can record faster than the receiver 14 delivers. The reverse case, in which the receiver 14 delivers the data faster than the sink 15 can accept, is not considered here, since continuous data transmission is not possible in this case. Writing begins at time O at address 1. At time 1, the memory is almost full, and reading out begins at address 1. At time η , the control device stops reading because the receiver 14 has determined that the beginning of the time m received data block contains an error. The control device now also stops writing and only starts writing again (time p) when correct data blocks are received. The written, incorrectly received block will be overwritten. At time q , the memory is again filled with correctly received blocks and reading is started again.

Die erforderliche Größe des Speichers 2 richtet sich einmal danach, wie viele Daten durch die schnelle Quelle im Fall der F i g. 2 bzw. durch den schnellen Sender bzw. die schnelle Datensenke in F i g. 3 und 4 ohne Unterbrechung abgegeben bzw. aufgenommen werden sollen; zum zweiten ist die Größe des Speichers 2 vom Geschwindigkeitsunterschied von Quelle 1 und Sender 3 bzw. Empfänger 14 und Datensenke 15 abhängig: Bei einem kleinen Geschwindigkeitsunterschied gestattet eine bestimmte Speichergröße einen längeren ununterbrochenen Betrieb als bei einem größeren Geschwindigkeitsunterschied. The required size of the memory 2 depends once on how much data through the fast source in the case of FIG. 2 or by the fast transmitter or the fast data sink in FIG. 3 and 4 without interruption should be submitted or accepted; second is the size of memory 2 from Speed difference of source 1 and transmitter 3 or receiver 14 and data sink 15 dependent: At with a small speed difference, a given memory size allows a longer uninterrupted period Operation than at a greater speed difference.

Eine Steuereinrichtung, die in der geschilderten Weise arbeitet, aufzubauen, bereitet dem Fachmann keine Schwierigkeiten. Ein etwa durch Wechseln der Datenquelle erforderliches Umschalten der Arbeitsweise der Steuereinrichtung kann entweder von Hand erfolgen oder selbsttätig auf Grund einer Erfassung der Geschwindigkeit der Datenquelle.A person skilled in the art does not need to set up a control device that works in the manner described Trouble. Switching the operating mode of the The control device can either be done manually or automatically based on a detection of the speed the data source.

Hierzu 1 Blatt Zeichnungen1 sheet of drawings

Claims (7)

Patentansprüche:Patent claims: L Anordnung zur gesicherten Übertragung binär codierter Daten, mit einem Speicher mit wahlfreiem Zugriff, dessen Eingang die von einer Datenquelle gelieferten Daten zugeführt und zyklisch in die getrennt ansteuerbaren Speicherzellen eingespeichert werden, und dessen Ausgang mit dem Eingang eines Senders verbunden ist, dem die zyklisch ausgelesenen Daten zugeführt werden, um zu einem entfernten Empfänger gesendet zu werden, und der im Fall einer vom Emfpänger angeforderten Datenwiederholungssendung ein erneutes Auslesen bereits gesendeter Daten gestattet, dadurch gekenn- zeichnet, daß eine Steuereinrichtung (13) vorgesehen ist, die das zyklische Einspeichern und das zyklische zerstörungsfreie Auslesen des Speichers (2) bewirkende Schaltmittel (5, 6, 7, 8), die DatenquelleL Arrangement for the secure transmission of binary coded data, with a memory with optional Access, the input of which is supplied with the data supplied by a data source and stored cyclically in the separately controllable memory cells and the output of which is connected to the input of a transmitter to which the cyclically read-out data are fed in order to be sent to a remote receiver, and which in the case a data retransmission requested by the receiver is permitted to read out data that has already been sent again, thereby identifying indicates that a control device (13) is provided which enables the cyclical storage and the cyclical non-destructive reading of the memory (2) causing switching means (5, 6, 7, 8), the data source (1) und den Sender (3) derart steuert, daß dann, wenn die Datenquelle langsamer arbeitet als der Sender, bei Beginn einer Datenübertragung zunächst der Speicher gefüllt wird und, sobald der Speicher nahezu gefüllt ist, mit dem Auslesen und Senden begonnen wird, während mit dem zyklisehen Einschreiben fortgefahren wird, und daß dann, wenn die Datenquelle schneller arbeitet als der Sender, bei Beginn einer Datenübertragung das Auslesen und Senden unmittelbar nach Beginn des Einspeicherns begonnen wird; und daß bei Anforderung einer Datenwiederhokingssendung in an sich bekannter Weise ein nochmaliges Auslegen und Senden bereits gesendeter Daten, beginnend bei der Speicherzelle, deren Inhalt als fehlerhaft empfangen gemeldet wurde, veranlaßt wird.(1) and the transmitter (3) controls so that when the data source works slower than the Transmitter, at the beginning of a data transmission, the memory is first filled and, as soon as the The memory is almost full, the reading and sending are started while the cyclical writing is continued, and that when the data source works faster than the transmitter, that is when a data transmission begins Reading out and sending is started immediately after the start of storage; and that when a data repeat transmission is requested in itself As is known, a repeated interpretation and sending of data that has already been sent, starting with the Memory cell, the content of which has been reported as received incorrectly, is initiated. 2. Anordnung nach Anspruch 1, dadurch gekennzeichnet, daß die Steuereinrichtung (U) dann, wenn die Quelle (I) schneller arbeitet als der Sender (3), bei Beginn einer Sendung Quelle und Sender nahezu gleichzeitig startet und die Quelle stoppt, unmit- telbar bevor sie noch nicht als richtig empfangen gemeldete früher eingespeicherte Daten überschreibt, daß die Steuereinrichtung die Quelle etwa dann wieder startet, wenn der Sender die zuletzt eingespeicherten Daten gesendet hat.2. Arrangement according to claim 1, characterized in that the control device (U) when the source (I) works faster than the transmitter (3), at the beginning of a broadcast the source and transmitter start almost simultaneously and the source stops immediately remotely, before it overwrites previously stored data that has not yet been reported as correctly received, that the control device about the source then starts again when the transmitter has sent the last saved data. 3. Anordnung nach Anspruch 1, dadurch gekennzeichnet daß die Steuereinrichtung (13) dann, wenn die Quelle (t) langsamer arbeitet als der Sender (3), bei Beginn einer Sendung zunächst die Quelle startet, und den Sender dann startet, wenn der Speicher3. Arrangement according to claim 1, characterized in that the control device (13) when the source (t) works slower than the transmitter (3), at the beginning of a transmission the source starts first, and the transmitter starts when the memory (2) nahezu gefüllt ist, jedoch auf jeden Fall so rechtzeitig, daß für eine eventuelle Wiederholung zum Zeitpunkt der vollständigen Füllung des Speichers benötigte Daten noch nicht überschrieben sind, daß die Steuereinrichtung den Sender etwa dann stoppt, $5 wenn er die zuletzt eingeschriebenen Daten gesendet hat, und den Sender etwa dann wieder startet, wenn die Quelle alle früher eingespeicherten Daten bis auf einen für eine eventuelle Wiederholung benötigten Rest überschrieben hat.(2) is almost full, but in any case in good time that a possible repetition of the When the memory is completely filled, the data required have not yet been overwritten the control device stops the transmitter about $ 5 when it has sent the last written data, and then starts the transmitter again about, if the source has overwritten all previously stored data with the exception of a remainder required for a possible repetition. 4. Anordnung nach einem oder mehreren der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß bei Verwendung eines Kernspeichers als Speicher (2), der aus einer n-zeiligen Ebene besteht, deren m Spalten die Speicherzellen bilden, die Schalt- 6s mittel einen ersten Lesezähler (5) und einen ersten Speicherzähler (7) enthalten, die beide modulo m zählen, sowie einen zweiten Lesezähler (6) und4. Arrangement according to one or more of the preceding claims, characterized in that when using a core memory as a memory (2) which consists of an n-row plane, the m columns of which form the memory cells, the switching 6s means a first read counter ( 5) and a first memory counter (7), both of which count modulo m , and a second read counter (6) and einen zweiten Speicherzähler (8), die beide modulo π zählen, und die von der Steuereinrichtung (13) eingestellt und fortgeschaltet werden.a second memory counter (8), both of which count modulo π , and which are set and incremented by the control device (13). 5. Anordnung nach Anspruch 1 und 4, dadurch gekennzeichnet, daß ein von einem Quittungsempfänger (10) gesteuerter, modulo m zählender Quittungszäbler (11) vorgesehen ist, der mit der Steuereinrichtung (13) derart verbunden ist, daß bei jeder Meldung für richtigen Empfang eines den Inhalt einer Speicherzelle bildenden Datenblocks der Quittungszähler um eins weitergeschaltet wird, so daß dessen Stand immer diejenige Speicherzelle angibt, deren Inhalt zuletzt als richtig empfangen gemeldet wurde, und daß der Quittungsempfänger bei einer Meldung for fehlerhaften Empfang ein Signal an die Steuereinrichtung abgibt, die daraufhin eine Datenwiederholungssendung, beginnend bei der Speicherzelle, deren Inhalt als fehlerhaft empfangen gemeldet wurde, veranlaßt5. Arrangement according to claim 1 and 4, characterized in that one of a receipt receiver (10) controlled, modulo m counting receipt counter (11) is provided which is connected to the control device (13) such that each message for correct reception a data block forming the content of a memory cell, the receipt counter is incremented by one, so that its status always indicates the memory cell whose content was last reported as correctly received, and that the receipt receiver sends a signal to the control device in the event of a faulty reception message, which then initiates a data retransmission, starting with the memory cell, the content of which has been reported as having been received incorrectly 6. Anordnung nach Anspruch 1 für Übertragung im Duplexbetrieb, bei der ein Empfänger zur Aufnahme von Daten eines entfernten Senders vorgesehen ist, die zu einer Datensenke (15) weitergeleitet werden, deren Arbeitsgeschwindigkeit größer ist als r!ie Geschwindigkeit der empfangenen Daten, dadurch gekennzeichnet, daß der Speicher (2) in zwei Bereiche unterteilt ist von denen der eine nur durch die Schaltmittel (5,6,7.8) ansteuerbar ist; daß weitere Schaltmittel (16,17,18,19) vorgesehen sind, durch die nur der andere Bereich ansteuerbar ist, und die das zyklische Einschreiben der empfangenen Daten und das zyklische Auslesen gestatten; und daß die Steuereinrichtung (13) mit dem weiteren Empfänger (14), der Datensenke (15) und den weiteren Schaltmitteln verbunden ist und die Dateiisenke und das Einschreiben und Auslesen so steuert, daß bei Beginn eines Empfanges einer Datensendung zunächst eingeschrieben wird und das Auslesen erst dann gestartet wird, wenn der andere Bereich nahezu gefüllt ist daß ohne Unterbrechung in die ausgelesenen Speicherzellen erneut empfangene Daten eingeschrieben werden, und daß das Auslesen erst gestoppt wird, wenn die letzten oder nahezu letzten eingeschriebenen Daten ausgelesen sind.6. Arrangement according to claim 1 for transmission in duplex mode, in which a receiver is provided for receiving data from a remote transmitter which are forwarded to a data sink (15) whose operating speed is greater as r! he speed of the received data, characterized in that the memory (2) in is divided into two areas, one of which can only be controlled by the switching means (5,6,7.8); that further switching means (16,17,18,19) are provided, through which only the other area can be controlled and which allow the cyclic writing of the received data and the cyclic reading out; and that the control device (13) with the further receiver (14), the data sink (15) and the further switching means is connected and the file sink and the writing and reading out so controls that at the beginning of a reception of a data transmission is first written and that Reading is only started when the other area is almost full that without interruption again received data are written into the read out memory cells, and that the Reading is only stopped when the last or almost the last written data has been read out are. 7. Anordnung nach einem oder mehreren der vorhergehenden Ansprüche, dadurch gekennzeichnet, daß Einspeichern und Auslesen sowohl der gesendeten Daten als auch gegebenenfalls der empfangenen Daten zeitlich verschachtelt erfolgen.7. Arrangement according to one or more of the preceding claims, characterized in that that storing and reading out both the sent data and, if necessary, the received data take place interleaved in time.
DE19681814677 1968-12-14 1968-12-14 Arrangement for secure data transmission Expired DE1814677C3 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
DE19681814677 DE1814677C3 (en) 1968-12-14 Arrangement for secure data transmission
FR6942793A FR2026156A1 (en) 1968-12-14 1969-12-10
GB6101969A GB1301113A (en) 1968-12-14 1969-12-15 Device for the error-correcting transmission of data

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19681814677 DE1814677C3 (en) 1968-12-14 Arrangement for secure data transmission

Publications (3)

Publication Number Publication Date
DE1814677A1 DE1814677A1 (en) 1970-06-25
DE1814677B2 true DE1814677B2 (en) 1975-07-17
DE1814677C3 DE1814677C3 (en) 1976-03-04

Family

ID=

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3235243A1 (en) * 1982-09-23 1984-03-29 Siemens AG, 1000 Berlin und 8000 München Circuit arrangement for a universally usable buffer store

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3235243A1 (en) * 1982-09-23 1984-03-29 Siemens AG, 1000 Berlin und 8000 München Circuit arrangement for a universally usable buffer store

Also Published As

Publication number Publication date
GB1301113A (en) 1972-12-29
DE1814677A1 (en) 1970-06-25
FR2026156A1 (en) 1970-09-11

Similar Documents

Publication Publication Date Title
DE1076170B (en) Memory arrangement for receiving and reproducing code characters, in particular for telex exchanges
DE2334867A1 (en) INTERFACE ADAPTATION CIRCUIT FOR CONTROLLING A DATA FLOW
DE1153056B (en) Method for faster transmission of messages by means of facsimile devices
DE1296182B (en) Method for transmitting binary-coded information signals and coders for outputting such signals and decoders that can be operated with them
DE2115971C3 (en) Data processing system
DE2133661C2 (en) Buffer storage device with a memory
DE3248978C2 (en)
DE1487799B2 (en) TIME MULTIPLEX TRANSMISSION SYSTEM FOR CODE CHARACTERS BIT DIFFERENT TYPE OF CODING AND SIGNAL SPEED
DE1956843A1 (en) Redundancy reduction system
DE2935905C3 (en) Device sending and receiving information
DE1942235A1 (en) Device for transmitting digital information
DE2312415A1 (en) CIRCUIT ARRANGEMENT FOR CONNECTING A DATA PROCESSING UNIT WITH A VARIETY OF TRANSMISSION LINES
DE1814677C3 (en) Arrangement for secure data transmission
DE2442673C2 (en) Device for inserting control data into the voice memory of a time division switch
DE1814677B2 (en) Arrangement for secure data transmission
DE1154657B (en) Procedure for data transfer
DE868918C (en) Pressure telegraph system with two-way traffic, especially for wireless transmission
DE1524133B1 (en) Buffer controlled by a computer
DE1588397B2 (en) REMOTE RECEIVER FOR THE RECEPTION OF TIME MULTIPLEX TRANSMITTED PULSE CODE MODULATED WORDS
DE1922999B2 (en) REMOTE SIGNALING PROCEDURE FOR A TELEGRAPHIC CONNECTION WITH AUTONOMOUS ERROR CORRECTION AND REPEAT
DE1921056A1 (en) Arrangement for secure data transmission
DE1437360B2 (en) DEVICE FOR TRANSMISSION OF DIGITAL INFORMATION
DE1901294A1 (en) Data-controlled character generator
DE1437360C3 (en) Device for the transmission of digital information
DE2915708C2 (en) Pager

Legal Events

Date Code Title Description
C3 Grant after two publication steps (3rd publication)
E77 Valid patent as to the heymanns-index 1977
EHJ Ceased/non-payment of the annual fee