DE10335643A1 - Vorrichtung und Verfahren zum Steuern des Zugriffs von mehreren Datenverarbeitungseinrichtungen auf einen Speicher - Google Patents
Vorrichtung und Verfahren zum Steuern des Zugriffs von mehreren Datenverarbeitungseinrichtungen auf einen Speicher Download PDFInfo
- Publication number
- DE10335643A1 DE10335643A1 DE10335643A DE10335643A DE10335643A1 DE 10335643 A1 DE10335643 A1 DE 10335643A1 DE 10335643 A DE10335643 A DE 10335643A DE 10335643 A DE10335643 A DE 10335643A DE 10335643 A1 DE10335643 A1 DE 10335643A1
- Authority
- DE
- Germany
- Prior art keywords
- data processing
- access
- memory
- controlling
- processing devices
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1006—Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/14—Protection against unauthorised use of memory or access to memory
- G06F12/1458—Protection against unauthorised use of memory or access to memory by checking the subject access rights
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/24—Memory cell safety or protection circuits, e.g. arrangements for preventing inadvertent reading or writing; Status cells; Test cells
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Security & Cryptography (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Storage Device Security (AREA)
- Multi Processors (AREA)
Abstract
In einer Vorrichtung zum Steuern des Zugriffs von mehreren Datenverarbeitungseinrichtungen auf einen Speicher ist jeder Datenverarbeitungseinrichtung (10, 11, 12) ein jeweiliger Adressbereich zugeordnet, der den Teil der Adressen des Speichers (13) angibt, auf den die jeweilige Datenverarbeitungseinrichtung zugreifen kann. Eine Steuereinrichtung (21) blockiert einen Zugriff einer Datenverarbeitungseinrichtung auf den Speicher (13), wenn die Zugriffsadresse nicht in dem Adressbereich liegt, der der jeweiligen Datenverarbeitungseinrichtung (10, 11, 12) zugeordnet ist.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE10335643A DE10335643B4 (de) | 2003-08-04 | 2003-08-04 | Vorrichtung und Verfahren zum Steuern des Zugriffs von mehreren Datenverarbeitungseinrichtungen auf einen Speicher |
US10/911,319 US8135920B2 (en) | 2003-08-04 | 2004-08-04 | Apparatus and method for controlling the access operation by a plurality of data processing devices to a memory |
US13/412,537 US20120166722A1 (en) | 2003-08-04 | 2012-03-05 | Apparatus and method for controlling the access operation by a plurality of data processing devices to a memory |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE10335643A DE10335643B4 (de) | 2003-08-04 | 2003-08-04 | Vorrichtung und Verfahren zum Steuern des Zugriffs von mehreren Datenverarbeitungseinrichtungen auf einen Speicher |
Publications (2)
Publication Number | Publication Date |
---|---|
DE10335643A1 true DE10335643A1 (de) | 2005-03-10 |
DE10335643B4 DE10335643B4 (de) | 2007-10-31 |
Family
ID=34111896
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE10335643A Expired - Fee Related DE10335643B4 (de) | 2003-08-04 | 2003-08-04 | Vorrichtung und Verfahren zum Steuern des Zugriffs von mehreren Datenverarbeitungseinrichtungen auf einen Speicher |
Country Status (2)
Country | Link |
---|---|
US (2) | US8135920B2 (de) |
DE (1) | DE10335643B4 (de) |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB2448151B (en) * | 2007-04-03 | 2011-05-04 | Advanced Risc Mach Ltd | Memory domain based security control within data processing systems |
GB2448149B (en) * | 2007-04-03 | 2011-05-18 | Advanced Risc Mach Ltd | Protected function calling |
JP2010267135A (ja) * | 2009-05-15 | 2010-11-25 | Toshiba Corp | メモリコントローラ |
JP5395838B2 (ja) * | 2011-03-25 | 2014-01-22 | 株式会社東芝 | マルチコアシステム |
KR101867336B1 (ko) * | 2011-07-11 | 2018-06-15 | 삼성전자주식회사 | 다중 프로세서를 지원하는 인터럽트 발생을 위한 장치 및 방법 |
DE102013203365A1 (de) * | 2013-02-28 | 2014-08-28 | Siemens Aktiengesellschaft | Verfahren und Schaltungsanordnung für kontrollierte Zugriffe auf Slave-Einheiten in einem Ein-Chip-System |
GB2511794B (en) * | 2013-03-13 | 2020-12-02 | Advanced Risc Mach Ltd | A Protection Unit and Method for Controlling Access by Plural Processes to a Storage Unit |
US10534553B2 (en) * | 2017-08-30 | 2020-01-14 | Micron Technology, Inc. | Memory array accessibility |
US10761983B2 (en) | 2017-11-14 | 2020-09-01 | International Business Machines Corporation | Memory based configuration state registers |
US10698686B2 (en) | 2017-11-14 | 2020-06-30 | International Business Machines Corporation | Configurable architectural placement control |
US10635602B2 (en) | 2017-11-14 | 2020-04-28 | International Business Machines Corporation | Address translation prior to receiving a storage reference using the address to be translated |
US10761751B2 (en) | 2017-11-14 | 2020-09-01 | International Business Machines Corporation | Configuration state registers grouped based on functional affinity |
US10496437B2 (en) | 2017-11-14 | 2019-12-03 | International Business Machines Corporation | Context switch by changing memory pointers |
US10592164B2 (en) | 2017-11-14 | 2020-03-17 | International Business Machines Corporation | Portions of configuration state registers in-memory |
US10901738B2 (en) | 2017-11-14 | 2021-01-26 | International Business Machines Corporation | Bulk store and load operations of configuration state registers |
US10642757B2 (en) | 2017-11-14 | 2020-05-05 | International Business Machines Corporation | Single call to perform pin and unpin operations |
US10552070B2 (en) | 2017-11-14 | 2020-02-04 | International Business Machines Corporation | Separation of memory-based configuration state registers based on groups |
US10558366B2 (en) | 2017-11-14 | 2020-02-11 | International Business Machines Corporation | Automatic pinning of units of memory |
US10664181B2 (en) | 2017-11-14 | 2020-05-26 | International Business Machines Corporation | Protecting in-memory configuration state registers |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4669043A (en) * | 1984-02-17 | 1987-05-26 | Signetics Corporation | Memory access controller |
US20020021690A1 (en) * | 1999-09-13 | 2002-02-21 | Frank Preiss | Integrated access device controller |
US20020178337A1 (en) * | 2001-05-23 | 2002-11-28 | Wilson Kenneth Mark | Method and system for creating secure address space using hardware memory router |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS4930578B1 (de) * | 1970-09-30 | 1974-08-14 | ||
EP0481735A3 (en) * | 1990-10-19 | 1993-01-13 | Array Technology Corporation | Address protection circuit |
US5627987A (en) * | 1991-11-29 | 1997-05-06 | Kabushiki Kaisha Toshiba | Memory management and protection system for virtual memory in computer system |
US5398211A (en) * | 1993-10-14 | 1995-03-14 | Integrated Device Technology, Inc. | Structure and method for providing prioritized arbitration in a dual port memory |
US5845129A (en) * | 1996-03-22 | 1998-12-01 | Philips Electronics North America Corporation | Protection domains in a single address space |
GB2325061B (en) * | 1997-04-30 | 2001-06-06 | Advanced Risc Mach Ltd | Memory access protection |
US6317872B1 (en) * | 1997-07-11 | 2001-11-13 | Rockwell Collins, Inc. | Real time processor optimized for executing JAVA programs |
US6209064B1 (en) * | 1998-01-07 | 2001-03-27 | Fujitsu Limited | Cache coherence unit with integrated message passing and memory protection for a distributed, shared memory multiprocessor system |
US6480941B1 (en) * | 1999-02-23 | 2002-11-12 | International Business Machines Corporation | Secure partitioning of shared memory based multiprocessor system |
US6201272B1 (en) * | 1999-04-28 | 2001-03-13 | International Business Machines Corporation | Method for simultaneously forming a storage-capacitor electrode and interconnect |
US6813522B1 (en) * | 2000-12-29 | 2004-11-02 | Emc Corporation | Method of sharing memory in a multi-processor system including a cloning of code and data |
US6976136B2 (en) * | 2001-05-07 | 2005-12-13 | National Semiconductor Corporation | Flash memory protection scheme for secured shared BIOS implementation in personal computers with an embedded controller |
US6775750B2 (en) * | 2001-06-29 | 2004-08-10 | Texas Instruments Incorporated | System protection map |
US7139890B2 (en) * | 2002-04-30 | 2006-11-21 | Intel Corporation | Methods and arrangements to interface memory |
US6760818B2 (en) * | 2002-05-01 | 2004-07-06 | Koninklijke Philips Electronics N.V. | Memory region based data pre-fetching |
US7725663B2 (en) * | 2007-10-31 | 2010-05-25 | Agere Systems Inc. | Memory protection system and method |
-
2003
- 2003-08-04 DE DE10335643A patent/DE10335643B4/de not_active Expired - Fee Related
-
2004
- 2004-08-04 US US10/911,319 patent/US8135920B2/en not_active Expired - Fee Related
-
2012
- 2012-03-05 US US13/412,537 patent/US20120166722A1/en not_active Abandoned
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4669043A (en) * | 1984-02-17 | 1987-05-26 | Signetics Corporation | Memory access controller |
US20020021690A1 (en) * | 1999-09-13 | 2002-02-21 | Frank Preiss | Integrated access device controller |
US20020178337A1 (en) * | 2001-05-23 | 2002-11-28 | Wilson Kenneth Mark | Method and system for creating secure address space using hardware memory router |
Also Published As
Publication number | Publication date |
---|---|
US20120166722A1 (en) | 2012-06-28 |
US20050030824A1 (en) | 2005-02-10 |
US8135920B2 (en) | 2012-03-13 |
DE10335643B4 (de) | 2007-10-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE10335643A1 (de) | Vorrichtung und Verfahren zum Steuern des Zugriffs von mehreren Datenverarbeitungseinrichtungen auf einen Speicher | |
ATE514128T1 (de) | Verfahren und vorrichtung zum wählen eines passworts | |
DE60119400D1 (de) | Datenverarbeitungssystem, tragbare elektronische Vorrichtung, Zugangsvorrichtung zur tragbaren elektronischen Vorrichtung, und Verfahren zum Gebrauch von Speicherraum | |
DE50005750D1 (de) | System zur automatisierten behandlung von fluiden, mit aneinanderreihbaren, austauschbaren prozessmodulen | |
DE59601333D1 (de) | Verfahren zum Steuern und/oder Regeln von landwirtschaftlichen Bearbeitungs- und/oder Verteilmaschinen. | |
DE602004007534D1 (de) | Verfahren und anordnung zum zuweisen von namen zu einrichtungen in einem netzwerk | |
DE60223394D1 (de) | Verfaren und vorrichtung zum einteilen von anforderungen für einen dynamischen direktzugriffsspeicherbaustein | |
DE69719420T2 (de) | Ein Serversteuerung zur Speicherung und Wiedergabe von Bildschirmsequenzen, die von einem Hauptrechner weitergeleitet wurden | |
DE50012539D1 (de) | Neuronales netz zum computergestützten wissensmanagement | |
ATE488009T1 (de) | Flash-speichersystem-steuerverfahren | |
DE69326195D1 (de) | Vorrichtung zum Entwurf von Informationskontrollnetzen für Prozessmodellierung | |
DE60319661D1 (de) | Datenverarbeitungsverfahren und Vorrichtung zum Einfügen und Auffinden von Wasserzeichen | |
DE50207822D1 (de) | Verfahren, gerätesystem und computerprogramm zum speichern und abrufen von druckdaten in einem netzwerk | |
DE60215332D1 (de) | System und Verfahren zum Verabreiten eines gemeinsamen Geheimnisses | |
ATE408882T1 (de) | Verfahren und vorrichtung zum teilweisen auffrischen von drams | |
DE69416485D1 (de) | Datenverarbeitungsgerät zum Behandeln von mehreren, geteilten Unterbrechungen | |
DE60231422D1 (de) | Verfahren und Vorrichtung zum Starten von Leseoptimierungen in Speicher-Verbindungen | |
TW200516404A (en) | Appartus and method for simnltaneous multi-thread processing | |
ATE532129T1 (de) | Verfahren und vorrichtung zum parallelzugriff auf mehrere speichermodule | |
ATE474278T1 (de) | Datenverarbeitungsgerät mit mitteln zum entgegenwirken von analyseverfahren zur entdeckung eines geheimen charakteristischen wertes | |
MY149827A (en) | Information processing apparatus, information processing system and information processing method | |
ATE450003T1 (de) | Komputergesteuerte verfahren und system zum implementieren von verteilten anwendungen | |
ATE271707T1 (de) | Lehrsystem | |
DE59913491D1 (de) | Kommunikationssystem und ein hierfür geeignetes verfahren zum betreiben eines kommunikationssystems | |
DE60335724D1 (de) | Vorrichtung und verfahren zur verarbeitung von geschachtelten unterbrechungen |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
8364 | No opposition during term of opposition | ||
R119 | Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee |