DE102019134170A1 - Organische lichtemittierende anzeigevorrichtung und pixel-erfassungsverfahren derselben - Google Patents

Organische lichtemittierende anzeigevorrichtung und pixel-erfassungsverfahren derselben Download PDF

Info

Publication number
DE102019134170A1
DE102019134170A1 DE102019134170.1A DE102019134170A DE102019134170A1 DE 102019134170 A1 DE102019134170 A1 DE 102019134170A1 DE 102019134170 A DE102019134170 A DE 102019134170A DE 102019134170 A1 DE102019134170 A1 DE 102019134170A1
Authority
DE
Germany
Prior art keywords
pixel
voltage
detection
period
pxl2
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE102019134170.1A
Other languages
English (en)
Inventor
Osung DO
Changwoo Lee
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Display Co Ltd filed Critical LG Display Co Ltd
Publication of DE102019134170A1 publication Critical patent/DE102019134170A1/de
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0294Details of sampling or holding circuits arranged for use in a driver for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

Eine Anzeigevorrichtung umfasst ein Anzeigepanel (10), eine Ansteuerschaltung (23), eine Erfassungsschaltung (22) und eine Kompensationsschaltung (31). Das Anzeigepanel (10) umfasst ein erstes Pixel (PXL1) und ein zweites Pixel (PXL2). Die Ansteuerschaltung (23) stellt eine voreingestellte Erfassungsspannung (V-SEN) an das erste Pixel (PXL1) des Anzeigepanels (10) bereit und stellt eine Dummy-Spannung (V-DUM) an das zweite Pixel (PXL2) des Anzeigepanels (10) bereit. Ein erster Kanal (CI1) einer Erfassungsschaltung (22) erzeugt ein erstes integriertes Spannungssignal (Vout1), das eine Größe eines ersten Pixelstroms (Isen1) angibt, der von dem ersten Pixel (PXL1) erzeugt wird. Ein zweiter Kanal (CI2) der Erfassungsschaltung (22) erzeugt ein zweites integriertes Spannungssignal (Vout2), das eine Größe eines ersten Dummy-Stroms (Idum) angibt, der durch das zweite Pixel (PXL2) erzeugt wird. Die Kompensationsschaltung (31) ermittelt einen Kompensationsbetrag aus einer Differenz zwischen einer Ausgabe des ersten und zweiten Kanals (CI1, CI2) der Erfassungsschaltung (22) und kompensiert eine Anzeigespannung (V-DIS) des ersten Pixels (PXL1) um den Kompensationsbetrag.

Description

  • QUERVERWEIS AUF VERWANDTE ANMELDUNGEN
  • Diese Anmeldung beansprucht den Vorteil der am 20. Dezember 2018 eingereichten koreanischen Patentanmeldung Nr. 10-2018-0166699 .
  • HINTERGRUND
  • Gebiet der Technik
  • Die vorliegende Offenbarung betrifft eine organische lichtemittierende Anzeigevorrichtung.
  • Diskussion der bezogenen Technik
  • Eine organische lichtemittierende Anzeigevorrichtung vom Aktivmatrixtyp ordnet die Pixel, die jeweils eine organische Leuchtdiode OLED, einen Treiber-Dünnfilmtransistor TFT in einer Matrixform an und steuert die Leuchtdichte des in den Pixeln dargestellten Bildes gemäß Graustufen von Bilddaten. Der Ansteuer-TFT steuert den durch die OLED fließenden Pixelstrom gemäß der zwischen einer Gate-Elektrode und einer Source-Elektrode des Ansteuer-TFT angelegten Spannung (im Folgenden als Gate-Source-Spannung bezeichnet). Die von der OLED emittierte Lichtmenge und die Leuchtdichte eines Bildschirms werden gemäß dem Pixelstrom ermittelt.
  • Da die Schwellenspannung und die Elektronenbeweglichkeit des Ansteuer-TFTs, die Betriebspunktspannung der OLED und dergleichen die Ansteuereigenschaften eines Pixels bestimmen, müssen die Eigenschaften aller Pixel gleich sein. Aufgrund verschiedener Ursachen, wie z. B. Prozesseigenschaften, zeitveränderlichen Eigenschaften und dergleichen, werden die Ansteuereigenschaften zwischen den Pixeln unterschiedlich. Ein solcher Unterschied in der Ansteuereigenschaften verursacht eine Leuchtdichteabweichung, die eine Einschränkung bei der Anzeige des Bildes als gewünschte Qualität darstellt. Als ein Verfahren zum Kompensieren der Leuchtdichteabweichung zwischen Pixeln ist das externe Kompensationsschema bekannt, das die Ansteuereigenschaften von Pixeln erfasst und Eingangsbilddaten basierend auf den Erfassungsergebnissen anpasst.
  • ZUSAMMENFASSUNG
  • In einer Kompensationstechnik gibt es ein Verfahren zum Erfassen eines Pixelstroms, der durch einen Ansteuer-TFT fließt, unter Verwendung eines Stromintegrators, um die Ansteuereigenschaften eines Pixels zu erfassen. Dieses Verfahren ermittelt eine Änderung eines Pixelstroms unter Verwendung der Spannungsdifferenz zwischen einer integralen Referenzspannung und einer integralen Ausgangsspannung.
  • Der Stromintegrator ist mit jedem Pixel über eine Erfassungsleitung in einem Anzeigepanel verbunden. Somit kann ein gemeinsames Rauschen des Anzeigepanels in dem Pixelstrom reflektiert sein, der durch den Stromintegrator erfasst wird. Das gemeinsame Rauschen des Panels kann durch verschiedene Ursachen verursacht werden, wie z. B. Prozesscharakteristika, Ansteuerumgebung usw., und kann die jeweiligen Erfassungskanäle in unterschiedlichen Maßen beeinflussen. Dieses gemeinsame Rauschen wird durch einen Integralverstärker verstärkt und verzerrt die integrale Ausgangsspannung, so dass die Erfassungsergebnisse zwischen den Stromintegratoren variieren können, selbst wenn ein gleicher Pixelstrom erfasst wird.
  • Somit stellt die vorliegende Offenbarung eine organische lichtemittierende Anzeige und ein Verfahren zum Erfassen von Pixeln der organischen lichtemittierenden Anzeige bereit, die die Erfassungsgenauigkeit und die Erfassungszuverlässigkeit verbessern können, indem der Einfluss des gemeinsamen Rauschens minimiert wird.
  • Verschiedene Ausführungsformen stellen eine Anzeigevorrichtung und ein Verfahren zum Erfassen von Pixeln der Anzeigevorrichtung gemäß den unabhängigen Ansprüchen 1 und 12 bereit. Weitere Ausführungsformen sind in den abhängigen Ansprüchen beschrieben. Ausführungsformen betreffen eine Anzeigevorrichtung mit einem Anzeigepanel, einer Ansteuerschaltung, einer Erfassungsschaltung und einer Kompensationsschaltung. Das Anzeigepanel enthält ein erstes Pixel und ein zweites Pixel. Die mit dem Anzeigepanel gekoppelte Ansteuerschaltung liefert eine voreingestellte Erfassungsspannung an das erste Pixel des Anzeigepanels und liefert eine Dummy-Spannung an das zweite Pixel des Anzeigepanels. Die mit dem Anzeigepanel gekoppelte Erfassungsschaltung erfasst einen Strom, der von dem ersten und zweiten Pixel erzeugt wird. Die Erfassungsschaltung enthält einen ersten und zweiten Kanal. Der erste Kanal erzeugt ein erstes integriertes Spannungssignal, das eine Größe eines ersten Pixelstroms anzeigt, der von dem ersten Pixel in Reaktion auf die Erfassungsspannung erzeugt wird. Der zweite Kanal erzeugt ein zweites integriertes Spannungssignal, das eine Größe eines ersten Dummy-Stroms anzeigt, der von dem zweiten Pixel in Reaktion auf die Dummy-Spannung erzeugt wird. Die mit dem Anzeigepanel gekoppelte Kompensationsschaltung ermittelt einen ersten Kompensationsbetrag aus einer Differenz zwischen einer Ausgabe des ersten und zweiten Kanals der Erfassungsschaltung. Darüber hinaus kompensiert die Kompensationsschaltung eine Anzeigespannung des ersten Pixels mittels des ermittelten ersten Kompensationsbetrags in einem nachfolgenden Anzeigerahmen der Anzeigevorrichtung.
  • In einigen Ausführungsformen kann der erste Kanal einen ersten Verstärker, einen ersten Rückkopplungskondensator und einen ersten Rücksetzschalter umfassen. Der erste Verstärker kann einen ersten Eingangsanschluss, der eine Referenzspannung empfängt, und einen zweiten Eingangsanschluss, der mit dem ersten Pixel zum Empfangen des ersten Pixelstroms gekoppelt ist, aufweisen. Der erste Rückkopplungskondensator kann zwischen den zweiten Eingangsanschluss des ersten Verstärkers und einen Ausgang des ersten Verstärkers gekoppelt sein. Der erste Rücksetzschalter kann zwischen den zweiten Eingangsanschluss des ersten Verstärkers und den Ausgang des ersten Verstärkers gekoppelt sein.
  • Darüber hinaus kann der zweite Kanal einen zweiten Verstärker, einen zweiten Rückkopplungskondensator und einen zweiten Rücksetzschalter aufweisen. Der zweite Verstärker kann einen ersten Eingangsanschluss aufweisen, der die Referenzspannung empfängt, und einen zweiten Eingangsanschluss aufweisen, der mit dem zweiten Pixel zum Empfangen des ersten Dummy-Stroms gekoppelt ist. Der zweite Rückkopplungskondensator kann zwischen den zweiten Eingangsanschluss des zweiten Verstärkers und einen Ausgang des zweiten Verstärkers gekoppelt sein. Der zweite Rücksetzschalter kann zwischen den zweiten Eingangsanschluss des zweiten Verstärkers und den Ausgang des zweiten Verstärkers gekoppelt sein.
  • In einigen Ausführungsformen kann der erste Rücksetzschalter geschlossen werden, um die Ausgabe des ersten Verstärkers auf die Referenzspannung zu initialisieren. Darüber hinaus kann der erste Rücksetzschalter geöffnet werden, nachdem der Ausgabe des ersten Verstärkers initialisiert wurde. Zusätzlich kann der zweite Rücksetzschalter geschlossen werden, um die Ausgabe des zweiten Verstärkers auf die Referenzspannung zu initialisieren, und kann geöffnet werden, nachdem die Ausgabe des zweiten Verstärkers initialisiert wurde.
  • In einigen Ausführungsformen kann die Dummy-Spannung höher als eine Daten-Spannung von schwarzer Graustufe und niedriger als die Referenzspannung sein.
  • In einigen Ausführungsformen kann die Erfassungsspannung größer als die Referenzspannung sein.
  • In einigen Ausführungsformen kann die Ansteuerschaltung ferner eingerichtet sein, um die Dummy-Spannung an das erste Pixel und die Erfassungsspannung an das zweite Pixel bereitzustellen. Der erste Kanal kann ferner eingerichtet sein, um ein drittes integriertes Spannungssignal zu erzeugen, das eine Größe eines zweiten Dummy-Stroms anzeigt, der von dem ersten Pixel in Reaktion auf die Dummy-Spannung erzeugt wird. Der zweite Kanal kann ferner eingerichtet sein, um ein viertes integriertes Spannungssignal zu erzeugen, das eine Größe eines zweiten Pixelstroms anzeigt, der von dem zweiten Pixel in Reaktion auf die Erfassungsspannung erzeugt wird. Die Kompensationsschaltung kann ferner eingerichtet sein, um einen zweiten Kompensationsbetrag aus einer Differenz zwischen einer Ausgabe des ersten und des zweiten Kanals der Erfassungsschaltung zu ermitteln und eine Anzeigespannung des zweiten Pixels durch den ermittelten zweiten Kompensationsbetrag in nachfolgenden Anzeigerahmen der Anzeigevorrichtung zu kompensieren.
  • In einigen Ausführungsformen können der erste Kompensationsbetrag für das erste Pixel und der zweite Kompensationsbetrag für das zweite Pixel während einer ersten Erfassungsperiode bzw. einer zweiten Erfassungsperiode ermittelt werden.
  • In einigen Ausführungsformen kann eine Rahmenperiode eine vertikale aktive Periode, in der die Anzeigespannung an das erste und zweite Pixel angelegt wird, und eine vertikale Leer-Periode, die die erste und zweite Erfassungsperiode enthält, umfassen. Die vertikale Leer-Periode kann ferner eine Übergangsperiode zwischen der vertikalen aktiven Periode und der ersten Erfassungsperiode umfassen. Die Ansteuerschaltung kann eingerichtet sein, um die Anzeigespannung an das erste und zweite Pixel während der vertikalen aktiven Periode zu zuführen, die Erfassungsspannung an das erste Pixel und die Dummy-Spannung an das zweite Pixel während der Übergangsperiode und der ersten Erfassungsperiode zu zuführen, und die Dummy-Spannung an das erste Pixel und die Erfassungsspannung an das zweite Pixel während der zweiten Erfassungsperiode zu zuführen.
  • In einigen Ausführungsformen kann die Erfassungsschaltung ferner eine Abtast- und Halteschaltung umfassen, die eine korrelierten Doppelabtastung der ersten integrierten Spannung und der zweiten integrierten Spannung während der ersten Erfassungsperiode und eine korrelierten Doppelabtastung der dritten integrierte Spannung und der vierten integrierte Spannung während der zweiten Erfassungsperiode durchführt.
  • In einigen Ausführungsformen kann die Abtast- und Halteschaltung eingerichtet sein, um einen Gemeinsames-Rauschen-Strom, der in dem ersten Pixelstrom enthalten ist, basierend auf der ersten integrierten Spannung und der zweiten integrierten Spannung während der ersten Erfassungsperiode zu entfernen und den Gemeinsames-Rauschen-Strom, der in dem zweiten Pixelstrom enthalten ist, basierend auf der dritten integrierten Spannung und der vierten integrierten Spannung während der zweiten Erfassungsperiode zu entfernen.
  • In einigen Ausführungsformen können der erste Kompensationsbetrag für das erste Pixel und der zweite Kompensationsbetrag für das zweite Pixel während der vertikalen Leer-Periode ermittelt werden.
  • Zusätzlich sind einige Ausführungsformen auf ein Verfahren zum Erfassen von Pixeln der Anzeigevorrichtung gerichtet. Eine voreingestellte Erfassungsspannung wird an ein erstes Pixel der Anzeigevorrichtung zugeführt, und eine Dummy-Spannung wird an ein zweites Pixel der Anzeigevorrichtung zugeführt. Ein erster Pixelstrom wird von dem ersten Pixel empfangen. Der erste Pixelstrom basiert auf der zugeführten Erfassungsspannung. Ein erster Dummy-Strom wird von dem zweiten Pixel empfangen. Der erste Dummy-Strom basiert auf der zugeführten Dummy-Spannung. Ein erstes integriertes Spannungssignal, das eine Größe des ersten Pixelstroms anzeigt, wird erzeugt. Ein zweites integriertes Spannungssignal, das eine Größe des ersten Dummy-Stroms anzeigt, wird erzeugt. Eine Differenz zwischen dem ersten integrierten Spannungssignal und dem zweiten integrierten Spannungssignal wird ermittelt, und ein erster Kompensationsbetrag wird aus der ermittelten Differenz ermittelt. Eine Anzeigespannung des ersten Pixels wird in einem nachfolgenden Anzeigerahmen der Anzeigevorrichtung basierend auf dem ermittelten ersten Kompensationsbetrag kompensiert.
  • In einigen Ausführungsformen kann die erste integrierte Spannung erzeugt werden, indem ein Ausgabe einer ersten Integratorschaltung mit einer Referenzspannung initialisiert wird und der empfangene erste Pixelstrom integriert wird, um die Ausgabe der Integratorschaltung mit einer Rate gemäß einer Größe des ersten Pixelstroms zu modifizieren.
  • In einigen Ausführungsformen kann die Dummy-Spannung höher als ein Daten-Spannungspegel von schwarzer Graustufe und niedriger als die Referenzspannung sein. Der Spannungspegel der schwarzen Graustufe kann in der Lage sein, das erste und zweite Pixel auszuschalten.
  • In einigen Ausführungsformen kann die Erfassungsspannung größer als die Referenzspannung sein.
  • In einigen Ausführungsformen kann eine Dummy-Spannung an das erste Pixel der Anzeigevorrichtung angelegt werden, und die Erfassungsspannung kann an das zweite Pixel der Anzeigevorrichtung angelegt werden. Ein zweiter Dummy-Strom kann von dem ersten Pixel empfangen werden, und ein zweiter Pixelstrom kann von dem zweiten Pixel empfangen werden. Ein drittes integriertes Spannungssignal, das eine Größe des zweiten Dummy-Stroms anzeigt, und ein viertes integriertes Spannungssignal, das eine Größe des zweiten Pixelstroms anzeigt, können erzeugt werden. Basierend auf einer Differenz zwischen dem dritten und dem vierten integrierten Spannungssignal kann ein zweiter Kompensationsbetrag ermittelt werden. Eine Anzeigespannung des zweiten Pixels kann in einem nachfolgenden Anzeigerahmen der Anzeigevorrichtung basierend auf dem ermittelten zweiten Kompensationsbetrag kompensiert werden.
  • In einigen Ausführungsformen können der erste Kompensationsbetrag für das erste Pixel und der zweite Kompensationsbetrag für das zweite Pixel während einer ersten Erfassungsperiode bzw. einer zweiten Erfassungsperiode ermittelt werden.
  • In einigen Ausführungsformen kann eine Rahmenperiode eine vertikale aktive Periode, in der die Anzeigespannung an das erste und zweite Pixel angelegt wird, und eine vertikale Leer-Periode, die die erste und die zweite Erfassungsperiode enthält, umfassen. Zusätzlich kann die vertikale Leer-Periode ferner eine Übergangsperiode zwischen der vertikalen aktiven Periode und der ersten Erfassungsperiode umfassen. Darüber hinaus kann die Erfassungsspannung an das erste Pixel und die Dummy-Spannung an das zweite Pixel während der Übergangsperiode und der ersten Erfassungsperiode angelegt werden, und während der zweiten Erfassungsperiode kann die Dummy-Spannung an das erste Pixel angelegt werden und die Erfassungsspannung kann an das zweite Pixel angelegt werden.
  • In einigen Ausführungsformen kann die Differenz zwischen dem ersten integrierten Spannungssignal und dem zweiten integrierten Spannungssignal durch Ausführen einer korrelierten Doppelabtastung der ersten integrierten Spannung und der zweiten integrierten Spannung während der ersten Erfassungsperiode ermittelt werden. Darüber hinaus kann die Differenz zwischen dem dritten integrierten Spannungssignal und dem vierten integrierten Spannungssignal durch Ausführen einer korrelierten Doppelabtastung der dritten integrierten Spannung und der vierten integrierten Spannung während der zweiten Erfassungsperiode ermittelt werden.
  • In einigen Ausführungsformen können der Kompensationsbetrag für das erste Pixel und der zweite Kompensationsbetrag für das zweite Pixel während der vertikalen Leer-Periode ermittelt werden.
  • Figurenliste
  • Die beigefügten Zeichnungen, die enthalten sind, um ein weiteres Verständnis der Offenbarung zu vermitteln, und die in diese Beschreibung aufgenommen sind und einen Teil davon bilden, veranschaulichen Ausführungsformen der Offenbarung und dienen zusammen mit der Beschreibung dazu, die Prinzipien der Offenbarung zu erläutern. In den Zeichnungen:
    • 1 zeigt ein Blockdiagramm, das eine organische lichtemittierende Anzeigevorrichtung gemäß einer Ausführungsform der vorliegenden Offenbarung veranschaulicht.
    • 2 zeigt ein Pixelarray, das in dem Anzeigepanel von 1 ausgestattet ist.
    • 3 zeigt die Konfiguration der Daten-Treibereinheit, die mit dem Pixelarray von 2 verbunden ist.
    • 4 zeigt eine Ersatzschaltung des in 3 gezeigten Pixels.
    • 5 zeigt die Timings, zu denen das Anzeige-Ansteuern und das Erfassungsansteuern innerhalb eines Rahmens durchgeführt werden.
    • 6 zeigt eine Konfiguration einer Erfassungseinheit, die mit jedem Pixel durch eine Erfassungsleitung verbunden ist.
    • 7 zeigt Ansteuerwellenformen der Erfassungseinheit.
    • 8A und 8B sind Diagramme zum Erläutern des korrelierten Doppelabtastverfahrens zum Entfernen des gemeinsamen Rauschens.
    • 9 und 10 veranschaulichen ein Pixel-Erfassungsverfahren basierend auf einer korrelierten Doppelabtastung in der OLED-Anzeigevorrichtung gemäß einer Ausführungsform der vorliegenden Offenbarung.
    • 11 veranschaulicht als ein Vergleichsbeispiel der vorliegenden Offenbarung, dass eine Daten-Spannung für eine schwarze Graustufe an ein entsprechendes Pixel angelegt wird, um einen Gemeinsames-Rauschen-Strom zu erfassen.
    • 12 ist ein Diagramm zum Erläutern des Grundes, dass ein Erfassungsfehler in dem Vergleichsbeispiel von 11 zunimmt.
    • 13 und 14 veranschaulichen gemäß einer Ausführungsform der vorliegenden Offenbarung, dass eine Dummy-Daten-Spannung höher ist als eine Spannung für schwarze Gradationsdaten für ein entsprechendes Pixel, um einen Gemeinsames-Rauschen-Strom zu erfassen.
  • DETAILLIERTE BESCHREIBUNG
  • Die Vorteile und Merkmale der vorliegenden Offenbarung und Verfahren zum Erreichen derselben können Bezugnehmend auf die folgenden detaillierten Beschreibungen beispielhafter Ausführungsformen und die beigefügten Zeichnungen leichter verstanden werden. Vielmehr werden diese beispielhaften Ausführungsformen bereitgestellt, damit diese Offenbarung gründlich und vollständig ist und dem Fachmann das Konzept der vorliegenden Offenbarung vollständig vermittelt, und die vorliegende Offenbarung wird durch die beigefügten Ansprüche definiert.
  • Die Formen, Größen, Prozentsätze, Winkel, Zahlen usw., die in den Figuren gezeigt sind, um die beispielhaften Ausführungsformen der vorliegenden Offenbarung zu beschreiben, sind lediglich Beispiele und nicht auf die in den Figuren gezeigten beschränkt. Gleiche Bezugszeichen bezeichnen in der gesamten Beschreibung gleiche Elemente. Wenn die Begriffe „umfassen“, „haben“, „bestehen aus“ und dergleichen verwendet werden, können andere Teile hinzugefügt werden, solange der Begriff „nur“ nicht verwendet wird. Die Singularformen können als die Pluralformen interpretiert werden, sofern dies nicht ausdrücklich angegeben ist.
  • Die Elemente können so interpretiert werden, dass sie eine Fehlerbereich enthalten, auch wenn dies nicht ausdrücklich angegeben ist.
  • Wenn die Positionsbeziehung zwischen zwei Teilen unter Verwendung der Ausdrücke „ein“, „über“, „unter“, „neben“ und dergleichen beschrieben wird, können ein oder mehrere Teile zwischen den beiden Teilen positioniert werden, solange der Begriff „sofort“ oder „direkt“ nicht verwendet wird.
  • Es versteht sich, dass, obwohl die Begriffe erstes, zweites usw. verwendet werden können, um verschiedene Elemente zu beschreiben, diese Elemente nicht durch diese Begriffe beschränkt sein sollten. Diese Begriffe werden nur verwendet, um ein Element von einem anderen Element zu unterscheiden. Somit kann ein erstes Element, auf das nachstehend Bezug genommen wird, ein zweites Element im Rahmen der vorliegenden Offenbarung sein.
  • In dieser Beschreibung können die Pixelschaltung und der Gate-Treiber, die auf dem Substrat einer Anzeigetafel ausgebildet sind, durch einen TFT einer n-Typ-MOSFET-Struktur implementiert werden, aber die vorliegende Offenbarung ist nicht darauf beschränkt, so dass die Pixelschaltung und der Gate-Treiber durch einen TFT einer p-Typ-MOSFET-Struktur implementiert werden kann. Der TFT oder der Transistor ist das Element von 3 -Elektroden mit einem Gate, einer Source- und einem Drain. Die Source- ist eine -Elektrode zum Zuführen eines Ladungsträgers an den Transistor. Innerhalb des TFT beginnt der Ladungsträger von der Source zu fließen. Der Drain ist eine -Elektrode, aus der die Ladungsträger den TFT verlässt. Das heißt, die Ladungsträger im MOSFET fließen von der Source zum Drain. Im Fall des n-MOSFET NMOS hat die Source-Spannung eine Spannung, die niedriger als die Drain-Spannung ist, da der Ladungsträger ein Elektron ist, so dass Elektronen von der Source zum Drain fließen können. In dem MOSFET vom n-Typ verläuft eine Stromrichtung von der Drain zur Source, weil Elektronen von der Source zur Drain fließen. Andererseits hat im Fall des p-Typ-MOSFET- MOS, da der Ladungsträger ein Loch ist, die Source-Spannung eine Spannung, die höher als die Drain-Spannung ist, so dass Löcher von der Source zu dem Drain fließen können. In dem MOSFET vom p-Typ verläuft eine Stromrichtung von der Source zum Drain, da Löcher von der Source zum Drain fließen. Es ist zu beachten, dass Source und Drain des MOSFET nicht fest sind. Beispielsweise können Source und Drain des MOSFET abhängig von der angelegten Spannung variieren. Daher wird in der Beschreibung der vorliegenden Offenbarung eine der Source und Drain als erste Elektrode bezeichnet, und die andere der Source und Drain wird als zweite Elektrode bezeichnet.
  • In dieser Beschreibung kann die Halbleiterschicht des TFT durch ein Oxidelement, ein amorphes Siliziumelement und / oder ein Polysiliziumelement implementiert sein.
  • 1 zeigt ein Blockdiagramm, das eine organische lichtemittierende Anzeigevorrichtung gemäß einer Ausführungsform der vorliegenden Offenbarung darstellt, und 2 zeigt ein Pixelarray, das in dem Anzeigepanel von 1 ausgestattet ist.
  • Bezugnehmend auf 1 und 2 kann die organische lichtemittierende Anzeigevorrichtung gemäß der vorliegenden Offenbarung ein Anzeigepanel 10, einen Treiber-IC D-IC 20, eine Timing-Steuerung 30, ein Host-System 40 und einen Speicher 50 umfassen. Die Panel-Treibereinheit der vorliegenden Offenbarung kann eine Gate-Treibereinheit 15, die in dem Anzeigepanel 10 ausgestattet ist, und eine Daten-Treibereinheit 25, die in dem Treiber-IC D-IC 20 eingebettet ist, umfassen.
  • Das Anzeigepanel 10 ist mit einer Vielzahl von Pixelzeilen PNL1 bis PNL4 ausgestattet, und jede Pixelzeile ist mit einer Vielzahl von Pixeln PXL und einer Vielzahl von Signal-Leitungen ausgestattet. Die Pixelzeile in der vorliegenden Offenbarung bedeutet keine physikalische Signal-Leitung, sondern eine Ansammlung der Pixel PXL, die entlang der Richtung, in der sich eine Gate-Leitung und die Signal-Leitungen erstrecken, nebeneinander liegen. Die Signal-Leitungen können die Daten-Leitungen 140 zum Zuführen an die Pixel PXL der Daten-Spannung V-DIS zum Anzeigen, der Daten-Spannung V-SEN zum Erfassen und einer Dummy-Daten-Spannung V-DUM, die Referenzspannungsleitungen 150 zum Zuführen einer Referenzspannung VREF an die Pixel PXL, die Gate-Leitungen 160 zum Zuführen von Gate-Signalen an die Pixel PXL und Hochpotential-Spannungsleitungen PWL zum Zuführen einer Hochpotential-Pixelspannung an die Pixel PXL aufweisen.
  • Die Pixel PXL sind in dem Anzeigepanel 10 in einer Matrixform angeordnet, um ein Pixelarray zu bilden. Jedes Pixel PXL, das in dem Pixelarray in 2 enthalten ist, kann mit einer der Daten-Leitungen 140, einer der Referenzspannungsleitungen 150, einer der Hochpotential-Spannungsleitungen PWL und einer der Gate-Leitungen 160 verbunden sein. Eine Vielzahl von Pixeln PXL, die in dem Pixelarray in 2 enthalten ist, kann mit einer einer Vielzahl von Gate-Leitungen 160 verbunden sein. Und eine Niedrigpotential-Pixelspannung kann jedem Pixel PXL, das in dem Pixelarray in 2 enthalten ist, von einer Spannung-Erzeugungseinheit zugeführt werden. Die Spannung-Erzeugungseinheit kann die Niedrigpotential-Pixelspannung durch eine Niedrigpotential-Spannungsleitung oder eine Auffüllungseinheit an die Pixel PXL zuführen.
  • Die Gate-Treibereinheit 15 kann in das Anzeigepanel 10 eingebettet sein.
  • Die Gate-Treibereinheit 15 kann eine Vielzahl von Stufen umfassen, die mit den Gate-Leitungen 160 des Pixelarrays in 2 verbunden sind. Die Stufen können die Gate-Signale.zum Steuern der in den Pixeln PXL enthaltenen Schaltelemente erzeugen und sie den Gate-Leitungen 160 zuführen.
  • Der Treiber-IC D-IC 20 kann eine Timing-Steuerungseinheit 21 und eine Daten-Treibereinheit 25 enthalten. Die Timing-Steuerungseinheit 21 kann auch in der Timing-Steuerung 30 eingebettet sein. Die Daten-Treibereinheit 25 kann eine Erfassungseinheit 22 und einen Ansteuer-Spannungsgenerator 23 enthalten, ist aber nicht darauf beschränkt.
  • Die Timing-Steuereinheit 21 kann die Gate-Timing-Steuersignale GDC zum Steuern des Betriebstimings der Gate-Treibereinheit 15 und die Daten-Timing-Steuersignale DDC zum Steuern des Betriebstimings der Daten-Treibereinheit 25 basierend auf den Timing-Signalen, die vom Host-System 40 eingegeben werden, erzeugen, beispielsweise ein vertikales Synchronisationssignal Vsync, ein horizontales Synchronisationssignal Hsync, ein Punkttaktsignal DCLK, ein Daten-Freigabesignal DE und so weiter.
  • Die Daten-Timing-Steuersignale DDC können einen Source-Startpuls, einen Source-Abtasttakt, ein Source-Ausgabe-Freigabesignal usw. enthalten, sind jedoch nicht darauf beschränkt. Der Source-Startpuls steuert einen Daten-Abtast-Starttiming des Ansteuer-Spannungsgenerators 23. Der Source-Abtasttakt ist ein Taktsignal zum Steuern eines Daten-Abtast-Timings basierend auf einer ansteigenden oder abfallenden Flanke. Das Source-Ausgabe-Freigabesignal steuert ein Ausgabe-Timing des Ansteuer-Spannungsgenerators 23.
  • Die Gate-Timing-Steuersignale GDC können einen Gate-Startpuls, einen Gate-Schiebetakt usw. enthalten, sind jedoch nicht darauf beschränkt. Der Gate-Startpuls wird an die Stufe zum Erzeugen eines ersten Abtastsignals angelegt, um die Stufe zu aktivieren. Der Gate-Schiebetakt wird den Gate-Stufen gemeinsam zugeführt, um den Gate-Startpuls zu verschieben.
  • Die Timing-Steuerungseinheit 21 kann die Ansteuereigenschaften der Pixel in einer vertikalen Leer-Periode jedes Rahmens durch Steuern der Ansteuer-Timings der Panel-Treibereinheit erfassen. Die vertikale Leer-Periode ist zwischen benachbarten vertikalen aktiven Perioden und einer Periode angeordnet, in der das Schreiben von Bilddaten ausgesetzt ist. Die vertikale aktive Periode ist eine Periode, in der die Bilddaten zum Anzeigen in das Anzeigepanel 10 geschrieben werden. Die Ansteuereigenschaften der Pixel PXL umfassen eine Schwellenspannung und Elektronenbeweglichkeit eines Ansteuerelements und eine Treiberpunktspannung eines lichtemittierenden Elements, das in jedem Pixel PXL enthalten ist.
  • Die Timing-Steuerungseinheit 21 steuert die Timings des Erfassungsansteuerns und des Anzeigeansteuerns für die Pixelzeilen PNL1 - PNL4 des Anzeigepanels 10 gemäß einer vorbestimmten Sequenz, wodurch das Anzeigeansteuern und das Erfassungsansteuern implementiert werden.
  • Die Timing-Steuerungseinheit 21 kann die Timing-Steuersignale GDC und DDC für das Anzeigeansteuern und die Timing-Steuersignale GDC und DDC für das Erfassungsansteuern erzeugen. Erfassungsansteuern meint den Vorgang des Schreibens der Daten-Spannung V-SEN zum Erfassen und der Dummy-Daten-Spannung V-DUM in die Pixel PXL einer zu erfassenden Pixelzeile, Erfassen der Ansteuereigenschaften der Pixel PXL und Aktualisierens der Kompensationswerte zum Kompensieren für die Änderung der Ansteuereigenschaften der Pixel PXL basierend auf den Erfassungsergebnisdaten SDATA. Anzeigeansteuern meint den Vorgang zum Korrigieren der in die Pixel PXL einzugebenden digitalen Bilddaten basierend auf den aktualisierten Kompensationswerten und Anlegen der Daten-Spannungen V-DIS zum Anzeigen entsprechend der korrigierten Bilddaten CDATA an die Pixel, wodurch das eingegebene Bild auf dem Anzeigepanel 10 angezeigt wird.
  • Der Ansteuer-Spannungsgenerator 23 wird durch einen Digital-AnalogWandler DAC implementiert, der ein digitales Signal in ein analoges Signal umwandelt. Der Ansteuer-Spannungsgenerator 23 erzeugt die Daten-Spannung V-SEN zum Erfassen und die Dummy-Daten-Spannung V-DUM, die zum Erfassungsansteuern erforderlich ist, und die Daten-Spannung V-DIS zum Anzeigen, die zum Anzeigeansteuern erforderlich ist, und führt sie den Daten-Leitungen 140 zu. Der Ansteuer-Spannungsgenerator 23 kann eine Referenzspannung VREF erzeugen, die ferner für das Erfassungsansteuern und das Anzeigeansteuern erforderlich ist, und kann sie den Referenzspannungsleitungen 150 zuführen.
  • Die Daten-Spannung V-DIS zum Anzeigen ist ein Ergebnis der Digital-Analog-Wandlung für die digitalen Bilddaten CDATA, die in der Timing-Steuerung 30 korrigiert wurden, und kann sich in ihrer Größe in einer Einheit eines Pixel abhängig von einem Graustufenwert und einem Kompensationswert voneinander unterscheiden. Die Daten-Spannung V-SEN zum Erfassen ist unterschiedlich eingestellt in Einheiten von R (roten), G (grünen), B (blauen) und W (weißen) Pixeln unter Berücksichtigung, dass die Ansteuereigenschaften der Ansteuerelemente für die jeweiligen Farben von Pixeln voneinander verschieden sind. Die Daten-Spannung V-SEN zum Erfassen wird als eine Größe eingestellt, die das Ansteuerelement des Pixels PXL einschalten kann. Entsprechend der Daten-Spannung V-SEN zum Erfassen fließt ein zu erfassender Pixelstrom in dem entsprechenden Pixel PXL. Die Dummy-Daten-Spannung V-DUM dient zum Extrahieren der Gemeinsames-Rauschen-Komponente des Panels und ist so eingestellt, dass sie höher als eine Daten-Spannung für schwarze Graustufen und niedriger als eine integrale Referenzspannung der Erfassungseinheit 22 ist. Die Daten-Spannung der schwarzen Graustufe und die Dummy-Daten-Spannung V-DUM sind so eingestellt, dass sie eine Größe haben, die das Ansteuerelement eines Pixels PXL ausschalten kann. Entsprechend der Dummy-Daten-Spannung V-DUM fließt in dem entsprechenden Pixel PXL ein zu erfassender Gemeinsames-Rauschen-Strom. Der Grund dafür, dass die Dummy-Daten-Spannung V-DUM höher als die Daten-Spannung für die schwarze Graustufe eingestellt wird, besteht darin, den Einfluss der parasitären Kapazität zu minimieren und einen Erfassungsfehler durch Reduzieren der Spannungsdifferenz von der Daten-Spannung V-DIS zum Anzeigen zu reduzieren und die Spannungsdifferenz von der Daten-Spannung V-SEN zum Erfassen zu reduzieren.
  • Die Erfassungseinheit 22 kann die Ansteuereigenschaften der Pixel PXL durch Erfassungsleitungen für das Erfassungsansteuern erfassen. Die Erfassungsleitungen können durch die Daten-Leitungen 140 oder die Referenzspannungsleitungen 150 implementiert sein. In einer Ausführungsform der vorliegenden Offenbarung wird erläutert, dass die Erfassungsleitungen durch die Referenzspannungsleitungen 150 implementiert sind. Die Erfassungseinheit 22 kann als ein Stromerfassungstyp implementiert sein, der einen in einem einzelnen Pixel PXL fließenden Pixelstrom und einen in einem anderen Pixel PXL fließenden Gemeinsames-Rauschen-Strom erfasst und eine Gemeinsames-Rauschen-Komponente aus dem Pixelstrom unter Verwendung eines korrelierten Doppelabtasten-Verfahrens entfernt. Die Erfassungseinheit 22 kann einen Stromintegrator und eine Abtast- und Halteeinheit umfassen, die unter Bezugnehmend auf 9 ausführlich beschrieben werden.
  • Die Erfassungseinheit 22 kann gleichzeitig eine Vielzahl von analogen Erfassungswerten parallel verarbeiten, indem eine Vielzahl von ADCs verwendet wird, und kann die Vielzahl von analogen Erfassungswerten sequentiell verarbeiten, indem ein einzelner ADC verwendet wird. Die Abtastrate und Genauigkeit des ADC werden gegeneinander abgewogen. Der ADC eines parallelen Verarbeitungsverfahrens hat den Vorteil, die Erfassungsgenauigkeit zu erhöhen, da er eine Abtastrate im Vergleich zum ADC einer seriellen Verarbeitungsweise verlangsamen kann. Der ADC kann implementiert sein als der ADC eines Flash-Typs, der ADC unter Verwendung eines Verfolgungsschemas, der ADC eines sukzessiven Näherungsregistertyps und so weiter. Der ADC wandelt analoge Erfassungswerte in digitale Erfassungsergebnisdaten SDATA innerhalb eines vorbestimmten Erfassungsbereichs um und führt die digitalen Erfassungsergebnisdaten SDATA dem Speicher 50 zu.
  • Der Speicher 50 speichert die digitalen Erfassungsergebnisdaten SDATA, die von der Erfassungseinheit 22 beim Erfassungsansteuern eingegeben werden. Der Speicher 50 kann als Flash-Speicher implementiert sein, ist jedoch nicht darauf beschränkt.
  • Die Timing-Steuerung 30 kann eine Kompensationseinheit 31 und einen Kompensationsspeicher 32 enthalten. Der Kompensationsspeicher 32 überträgt die aus dem Speicher 50 gelesenen digitalen Erfassungsergebnisdaten SDATA an die Kompensationseinheit 31. Der Kompensationsspeicher 32 kann ein Schreib-LeseSpeicher RAM sein, beispielsweise ein doppelter Datenrate synchroner dynamischer RAM, aber ist nicht darauf beschränkt. Die Kompensationseinheit 31 berechnet einen Kompensationsversatz und eine Kompensationsverstärkung für jedes Pixel basierend auf den aus dem Speicher 50 gelesenen digitalen Erfassungsergebnisdaten SDATA, korrigiert die vom Host-System 40 eingegebenen Bilddaten gemäß dem Kompensationsversatz und der Kompensationsverstärkung und führt die korrigierten Bilddaten CDATA dem Treiber-IC 20 zu.
  • 3 zeigt die Konfiguration der Daten-Treibereinheit, die mit dem Pixelarray von 2 verbunden ist. Die Daten-Treibereinheit 25 in 3 erfasst die Ansteuereigenschaften der Pixel PXL durch die Referenzspannungsleitung 150.
  • Bezugnehmend auf 3 kann die Daten-Treibereinheit 25 mit dem ersten Knoten des Pixels PXL (der Gate-Elektrode eines Ansteuerelements) durch die Daten-Leitung 140 verbunden sein und mit dem zweiten Knoten des Pixels PXL (der Source-Elektrode des Ansteuerelements) durch die Referenzspannungsleitung 150 verbunden sein. Da ein Pixelstrom IPIX durch den zweiten Knoten des Pixels PXL fließt, kann die Referenzspannungsleitung 150, die über ein zweites Schaltelement mit dem zweiten Knoten verbunden ist, als eine Erfassungsleitung verwendet werden.
  • Die Referenzspannungsleitung 150 ist wahlweise mit dem Ansteuer-Spannungsgenerator 23 und der Erfassungseinheit 22 durch Verbindungsschalter SX1 und SX2 verbunden. Der Ansteuer-Spannungsgenerator 23 kann einen ersten Ansteuer-Spannungsgenerator DAC1 zum Erzeugen der Daten-Spannung Vdata und einen zweiten Ansteuer-Spannungsgenerator DAC2 zum Erzeugen der Referenzspannung VREF umfassen.
  • Die Daten-Spannung Vdata enthält die Daten-Spannung V-SEN zum Erfassen, die Daten-Spannung V-DIS zum Anzeigen und die Dummy-Daten-Spannung V-DUM. Die Daten-Spannung V-DIS zum Anzeigen wird an eine Gate-Elektrode eines Ansteuerelements angelegt, das in jedem Pixel PXL in der Anzeigeansteuerung enthalten ist. Die Referenzspannung VREF wird an eine Source-Elektrode des Ansteuerelements angelegt, das in jedem Pixel PXL in der Anzeigeansteuerung enthalten ist. Die Daten-Spannung V-SEN zum Abtasten und die Dummy-Daten-Spannung V-DUM werden an die Gate-Elektroden der Ansteuerelemente angelegt, die in den Pixeln PXL enthalten sind, die beim Abtasten abgetastet werden sollen. Eine integrale Referenzspannung kann an die SourceElektroden der Ansteuerelemente angelegt werden, die in den Pixeln PXL enthalten sind, um bei der Erfassungsansteuern erfasst zu werden. Die integrale Referenzspannung und die Referenzspannung VREF werden jeweils verwendet, um eine Gate-Source-Spannung des Ansteuerelements beim Erfassungsansteuern und beim Anzeigeansteuern zu programmieren, und können auf einen gleichen Pegel oder zueinander unterschiedlichen Pegeln eingestellt werden.
  • Der erste Verbindungsschalter SX1 ist zwischen die Referenzspannungsleitung 150 und den zweiten Ansteuer-Spannungsgenerator DAC2 geschaltet und der zweite Verbindungsschalter SX2 ist zwischen die Referenzspannungsleitung 150 und die Erfassungseinheit geschaltet. Der erste und zweite Verbindungsschalter SX1 und SX2 werden selektiv eingeschaltet. Nur der erste Verbindungsschalter SX1 wird synchron zu dem Timing eingeschaltet, zu dem die Referenzspannung VREF an das Pixel PXL angelegt wird, und nur der zweite Verbindungsschalter SX2 wird synchron zu dem Timing eingeschaltet, zu dem der Pixelstrom, der durch das Pixel PXL fließt, erfasst wird. Somit ist die Referenzspannungsleitung 150 wahlweise mit dem zweiten Ansteuer-Spannungsgenerator DAC2 und der Erfassungseinheit 22 über den ersten und den zweiten Verbindungsschalter SX1 und SX2 verbunden.
  • 4 zeigt eine Ersatzschaltung des in 3 gezeigten Pixels.
  • Bezugnehmend auf die 4 umfasst das Pixel PXL, das die Referenzspannungsleitung 150 als Erfassungsleitung verwendet, eine OLED, einen Ansteuer-TFT DT, Schalt-TFTs ST1 und ST2 und einen Speicherkondensator Cst. Der Ansteuer-TFT DT und die Schalt-TFTs ST1 und ST2 sind als NMOS implementiert, aber nicht darauf beschränkt.
  • Die OLED ist ein Element, das Licht mit der Intensität emittieren kann, die zu dem Pixelstrom korrespondiert, der vom Ansteuer-TFT DT eingegeben wird. Eine Anoden-Elektrode der OLED ist mit einem zweiten Knoten N2 verbunden und ein Kathoden-Knoten der OLED ist mit einem Eingangsanschluss einer Niedrigpotential-Spannung EVSS verbunden.
  • Der Ansteuer-TFT DT ist ein Ansteuerelement zum Erzeugen des Pixelstroms gemäß der Spannungsdifferenz zwischen einer Gate-Elektrode und einer Source-Elektrode (Gate-Source-Spannung). Der Ansteuer-TFT DT umfasst die Gate-Elektrode, die mit einem ersten Knoten N1 verbunden ist, die erste -Elektrode, die mit einem Eingangsanschluss einer Hochpotential-Spannung EVDD durch die Hochpotential-Spannungsleitung PWL verbunden ist, und eine zweite -Elektrode, die mit einem zweiten Knoten N2 verbunden ist. Der Gemeinsames-Rauschen-Strom kann in dem Pixelstrom enthalten sein. Der Gemeinsames-Rauschen-Strom kann durch verschiedene Ursachen verursacht werden, wie z. B. Prozesscharakteristika, Ansteuerumgebung und dergleichen. Der Gemeinsames-Rauschen-Strom kann durch den Ansteuer-TFT-DT fließen, wenn der Ansteuer-TFT-DT ausgeschaltet ist und wenn der Ansteuer-TFT-DT eingeschaltet ist.
  • Die Schalt-TFTs ST1 und ST2 sind die Schaltelemente, die die Gate-Source-Spannung des Ansteuer-TFT DT herstellen, und der zweite Schalt-TFT ST2 verbindet die zweite -Elektrode des Ansteuer-TFT DT und die Referenzspannungsleitung 150.
  • Der erste Schalt-TFT ST1 ist zwischen die Daten-Leitung 140 und den ersten Knoten N1 geschaltet, um entsprechend dem Gate-Signal SCAN von der Gate-Leitung 160 eingeschaltet zu werden. Der erste Schalt-TFT ST1 wird eingeschaltet, wenn Pixel im Anzeigeansteuern oder im Erfassungsansteuern programmiert werden. Wenn der erste Schalt-TFT ST1 eingeschaltet wird, wird eine der Daten-Spannungen V-DIS zum Anzeigen, der Daten-Spannung V-SEN zum Erfassen und der Dummy-Daten-Spannung V-DUM an den ersten Knoten N1 angelegt. Eine Gate-Elektrode des ersten Schalt-TFT ST1 ist mit der Gate-Leitung 160 verbunden, eine erste -Elektrode des ersten Schalt-TFT ST1 ist mit der Daten-Leitung 140 verbunden und eine zweite -Elektrode des ersten Schalt-TFT ST1 ist mit dem ersten Knoten N1 verbunden.
  • Der zweite Schalt-TFT ST2 ist zwischen die Referenzspannungsleitung 150 und den zweiten Knoten N2 geschaltet, um entsprechend dem Gate-Signal SCAN von der Gate-Leitung 160 eingeschaltet zu werden. Der zweite Schalt-TFT ST2 wird eingeschaltet, wenn Pixel im Anzeigeansteuern oder im Erfassungsansteuern programmiert werden, wodurch die Referenzspannung VREF oder die integrale Referenzspannung an den zweiten Knoten N2 angelegt wird. Auch der zweite Schalt-TFT ST2 wird eingeschaltet, wenn das Pixel beim Erfassungsansteuern erfasst wird, wodurch der Pixelstrom oder der Gemeinsames-Rauschen-Strom, der durch den Ansteuer-TFT DT fließt, an die Referenzspannungsleitung 150 angelegt wird. Eine Gate-Elektrode des zweiten Schalt-TFT ST2 ist mit der Gate-Leitung 160 verbunden, eine erste -Elektrode des zweiten Schalt-TFT ST2 ist mit der Referenzspannungsleitung 150 verbunden und eine zweite -Elektrode des zweiten Schalt-TFT ST2 ist mit dem zweiten Knoten N2 verbunden.
  • Der Speicherkondensator Cst ist zwischen den ersten Knoten N1 und den zweiten Knoten N2 geschaltet, um die Gate-Source-Spannung des Ansteuer-TFT DT für eine bestimmte Periode aufrechtzuerhalten.
  • 5 zeigt die Timings, zu denen das Anzeigeansteuern und das Erfassungsansteuern innerhalb eines Rahmens durchgeführt werden.
  • Bezugnehmend auf 5 wird das Anzeigeansteuern der vorliegenden Offenbarung in der vertikalen aktiven Periode VAP durchgeführt, und das Erfassungsansteuern der vorliegenden Offenbarung wird in der vertikalen Leer-Periode VBP durchgeführt. Das heißt, das Erfassungsansteuern der vorliegenden Offenbarung wird in Echtzeit während des Anzeigens eines Bildes auf dem Anzeigepanel durchgeführt. Durch Erfassen der Ansteuereigenschaften der Pixel PXL in Echtzeit während des Anzeigens von Bildern ist es möglich, die Ansteuereigenschaften, die sich während des Anzeigens von Bildern kontinuierlichändern, schnell zu kompensieren.
  • Das Erfassungsansteuern wird für jede Pixelzeile pro vertikaler Leer-Periode durchgeführt, und zu diesem Zeitpunkt wird die Emission der in der entsprechenden Pixelzeile enthaltenen Pixel PXL gestoppt. Dies dient zur Erhöhung der Erfassungsgenauigkeit. Da die Pixelzeile bei eingeschaltetem Bildschirm in der vertikalen Leer-Periode erfasst wird, kann die erfasste Pixelzeile möglicherweise erkennbar sein. In diesem Fall muss die Emissionszeit der zu erfassenden Pixelzeile kürzer sein als die Emissionszeit der Pixelzeilen, die nicht erfasst werden. Um die Sichtbarkeit der Zeile aufgrund der unterschiedlichen Lichtemissionszeiten zu verringern, wird die Position der zu erfassenden Pixelzeile für jeden Rahmen geändert und kann unabhängig von der Abtastreihenfolge für die Anzeige, d.h. zufällig, geändert werden.
  • 6 zeigt eine Konfiguration einer Erfassungseinheit, die mit jedem Pixel durch eine Erfassungsleitung verbunden ist, und 7 zeigt Ansteuerwellenformen der Erfassungseinheit.
  • Bezugnehmend auf 6 kann die Erfassungseinheit 22 einen Stromintegrator CI, eine Abtast- und Halteeinheit SH und einen ADC umfassen.
  • Der Stromintegrator CI ist durch eine Erfassungsleitung des Anzeigepanels 10 mit einem Pixel PXL verbunden. Der Stromintegrator CI stellt durch die Erfassungsleitung 150 eine integrale Referenzspannung Vref-CI an das Pixel PXL bereit und erfasst dann einen Pixelstrom IPIX, der in dem Pixel PXL fließt. Der Stromintegrator CI erzeugt eine integrale Ausgangsspannung Vout, die von der integralen Referenzspannung Vref-CI abweicht, indem der von dem Pixel PXL fließende Pixelstrom IPIX integriert wird. Der Stromintegrator CI kann auch die integrale Ausgangsspannung Vout erzeugen, die von der integralen Referenzspannung Vref-CI abweicht, indem ferner ein Gemeinsames-Rauschen-Strom, der in dem Pixel PXL fließt, integriert wird.
  • Der Stromintegrator CI umfasst einen Integralverstärker AMP, einen Integralkondensator CFB und einen Rücksetzschalter RST. Der Integralverstärker AMP umfasst einen ersten Eingangsanschluss, der den Pixelstrom IPIX oder den Gemeinsames-Rauschen-Strom durch die Erfassungsleitung 150 empfängt, einen zweiten Eingangsanschluss, der die integrale Referenzspannung Vref-CI empfängt, und einen Ausgangsanschluss, der eine integrale Ausgangsspannung, die ein ganzzahliges Ergebnis für den Pixelstrom IPIX ist, ausgibt. Der Integralkondensator CFB ist zwischen den ersten Eingangsanschluss und den Ausgangsanschluss geschaltet. Der Rücksetzschalter RST ist ferner zwischen den ersten Eingangsanschluss und den Ausgangsanschluss des Integralverstärkers AMP parallel zu dem Integralkondensator CFB geschaltet.
  • Wie in 7 gezeigt ist, ist der Rücksetzschalter RST des Stromintegrators CI in einer Programmierperiode Tint eingeschaltet und in einer Erfassungsperiode Tsen ausgeschaltet. In der Programmierperiode Tint werden die Erfassungsleitung 150, eine Source-Elektrode des Ansteuerelements und der Ausgangsanschluss des Stromintegrators CI entsprechend dem Einschalten des Rücksetzschalters RST auf die integrale Referenzspannung Vref-CI initialisiert. Zu diesem Zeitpunkt wird die Daten-Spannung zum Erfassen oder die Dummy-Daten-Spannung an eine Gate-Elektrode des Ansteuerelements angelegt. In der Erfassungsperiode Tsen wird der Pixelstrom oder der Gemeinsames-Rauschen-Strom, der durch das Ansteuerelement fließt, entsprechend dem Ausschalten des Rücksetzschalters RST durch die Erfassungsleitung 150 in dem Integralkondensator CFB des Stromintegrators CI akkumuliert.
  • Der Integralverstärker Amp kann als ein negativer Typ oder ein positiver Typ implementiert sein. In dem Integralverstärker AMP des negativ-Typs ist ein erster Eingangsanschluss ein invertierender Eingangsanschluss (-) des Integralverstärkers AMP und ein zweiter Eingangsanschluss ist ein nicht-invertierender Eingangsanschluss (+) des Integralverstärkers AMP. In diesem negativ-Typ Verstärker AMP nimmt die integrale Ausgangsspannung Vout allmählich von der integralen Referenzspannung Vref-CI ab, wenn der Pixelstrom IPIX in dem Integralkondensator CFB akkumuliert wird. Die abfallende Flanke der integralen Ausgangsspannung Vout ist proportional zur Größe des Pixelstroms IPIX.
  • Andererseits ist in dem positiv-Typ Verstärker AMP ein erster Eingangsanschluss ein nicht-invertierender Eingangsanschluss (+) des Integralverstärkers und ein zweiter Eingangsanschluss ist ein invertierender Eingangsanschluss (-) des Integralverstärkers. In diesem positiv-Typ Verstärker AMP steigt die integrale Ausgangsspannung Vout allmählich von der integralen Referenzspannung Vref-CI an, wenn der Pixelstrom IPIX in dem Integralkondensator CFB akkumuliert wird. Die ansteigende Flanke der integralen Ausgangsspannung Vout ist proportional zur Größe des Pixelstroms IPIX.
  • Die vorliegende Offenbarung kann auf den negativ-Typ Verstärker und auch auf den positiv-Typ Verstärker angewendet werden. In der Ausführungsform der vorliegenden Offenbarung wird der negativ-Typ Verstärker hauptsächlich der Einfachheit halber beschrieben.
  • Die Abtast- und Halteeinheit SH entfernt die Gemeinsames-Rauschen-Komponente von einer ersten integralen Ausgangsspannung Vout mittels korrelierter Doppelabtastung einer ersten integralen Ausgangsspannung Vout, die das Erfassungsergebnis für den Pixelstrom IPIX ist, und einer zweiten integralen Ausgangsspannung Vout, die das Erfassungsergebnis fürden Gemeinsames-Rauschen-Strom ist. Die Abtast- und Halteeinheit SH kann einen Abtastschalter umfassen, der entsprechend einem Abtastsignal SAM, einem Abtastkondensator und einem Halteschalter umfassen, ist jedoch nicht darauf beschränkt.
  • Der ADC wandelt die erste integrale Ausgangsspannung Vout, die frei von der Gemeinsames-Rauschen-Komponente ist, in digitale Erfassungsergebnisdaten innerhalb eines vorgegebenen Erfassungsbereichs um.
  • 8A und 8B sind Diagramme zum Erläutern des korrelierten Doppelabtastverfahrens zum Entfernen des gemeinsamen Rauschens.
  • Bezugnehmend auf die 8A und 8B erfasst ein erster Stromintegrator, der mit einem ungeradzahligen Erfassungskanal verbunden ist, den Pixelstrom eines ersten Pixels PXL1, um eine erste integrale Ausgangsspannung Vout1 auszugeben, und ein zweiter Stromintegrator, der mit einem geradzahligen Erfassungskanal verbunden ist, erfasst den Dummy-Strom (Gemeinsames-Rauschen-Strom) eines zweiten Pixels PXL2, um eine zweite integrale Ausgangsspannung Vout2 auszugeben.
  • Die erste integrale Ausgangsspannung Vout1 enthält die Gemeinsames-Rauschen-Komponente. Die Abtast- und Halteeinheit eliminiert die Gemeinsames-Rauschen-Komponente aus der ersten integralen Ausgangsspannung Vout1 durch Subtrahieren der zweiten integralen Ausgangsspannung Vout2 von der ersten integralen Ausgangsspannung Vout1.
  • 9 und 10 veranschaulichen ein Pixelerfassungsverfahren basierend auf einer korrelierten Doppelabtastung in der OLED-Anzeigevorrichtung gemäß einer Ausführungsform der vorliegenden Offenbarung.
  • Bezugnehmend auf 9 und 10 weist die Erfassungseinheit 22 der organischen lichtemittierenden Anzeigevorrichtung der vorliegenden Offenbarung einen ersten Stromintegrator CI1, der durch eine erste Erfassungsleitung 150 mit einem ersten Pixel PXL1 und einem ungeradzahligen Erfassungskanal SCH1 verbunden ist, einen zweiten Stromintegrator CI2, der durch eine zweite Erfassungsleitung 150 mit einem zweiten Pixel PXL2 und einem geradzahligen Erfassungskanal SCH2 verbunden ist, und eine Abtast- und Halteeinheit SH, die eine erste integrale Ausgangsspannung Vout1, die ein Erfassungsergebnis des ersten Stromintegrators CI1 ist, und eine zweite integrale Ausgangsspannung Vout2, die ein Erfassungsergebnis des zweiten Stromintegrators CI2 ist, korreliert doppelt-abtastet.
  • Die Erfassungseinheit 22 erfasst das erste und zweite Pixel PXL1 bzw. PXL2 zweimal, um einen ersten Erfassungsprozess ① zum Entfernen der Gemeinsames-Rauschen-Komponente aus der ersten integralen Ausgangsspannung Vout1 und einen zweiten Erfassungsprozess (2) zum Entfernen der Gemeinsames-Rauschen-Komponente aus der zweiten integralen Ausgangsspannung Vout2 zu realisieren.
  • Der erste Erfassungsprozess ① umfasst eine erste Programmierperiode Tint1 und eine erste Erfassungsperiode Tsen1.
  • In der ersten Programmierperiode Tint1 wird eine Gate-Source-Spannung des ersten Pixels PXL1 als eine Differenz der Daten-Spannung zum Erfassen von V-SEN und der integralen Referenzspannung Vref-CI eingestellt und eine Gate-Source-Spannung von des zweiten Pixels PXL2 wird als eine Differenz der Dummy-Daten-Spannung V-DUM und der integralen Referenzspannung Vref-CI eingestellt. In der ersten Programmierperiode Tint1 wird der Ansteuer-TFT DT des ersten Pixels PXL1 durch die Gate-Source-Spannung, die höher als eine Schwellenspannung ist, eingeschaltet und der Ansteuer-TFT DT des zweiten Pixels PXL2 wird durch die Gate-Source-Spannung, die niedriger als eine Schwellenspannung ist, ausgeschaltet.
  • In der ersten Erfassungsperiode Tsen1 fließt ein erster Pixelstrom Isen1, der zu der Daten-Spannung V-SEN zum Erfassen korrespondiert, durch den Ansteuer-TFT DT des ersten Pixels PXL1 und einen Gemeinsames-Rauschen-Strom Idum, der zu der Dummy-Daten-Spannung V-DUM korrespondiert, fließt durch den Ansteuer-TFT DT des zweiten Pixels PXL2.
  • In der ersten Erfassungsperiode Tsen1 erfasst der erste Stromintegrator CI1 den ersten Pixelstrom Isen1, der in dem ersten Pixel PXL1 durch die erste Erfassungsleitung 150 fließt, und der zweite Stromintegrator CI2 erfasst den Gemeinsames-Rauschen-Strom Idum, der in dem zweiten Pixel PXL2 durch die zweite Erfassungsleitung 150 fließt.
  • In der ersten Erfassungsperiode Tsen1 eliminiert die Abtast- und Halteeinheit SH den Gemeinsames-Rauschen-Strom Idum, der in dem ersten Pixelstrom Isen1 enthalten ist, basierend auf der Erfassungsausgabe Vout1 des ersten Pixelstroms Isen1, der die Ausgabe des ersten Stromintegrators CI1, und der Erfassungsausgabe Vout2 des Gemeinsames-Rauschen-Stroms Idum, der die Ausgabe des zweiten Stromintegrators CI2 ist.
  • Der zweite Erfassungsprozess ② umfasst eine zweite Programmierperiode Tint2 und eine zweite Erfassungsperiode Tsen2.
  • In der zweiten Programmierperiode Tint2 wird eine Gate-Source-Spannung des ersten Pixels PXL1 als eine Differenz der Dummy-Daten-Spannung V-DUM und der integralen Referenzspannung Vref-CI eingestellt und eine Gate-Source-Spannung des zweiten Pixels PXL2 wird als eine Differenz der Daten-Spannung zum Erfassen V-SEN und der integralen Referenzspannung Vref-CI eingestellt. In der zweiten Programmierperiode Tint2 wird der Ansteuer-TFT DT des zweiten Pixels PXL2 durch die Gate-Source-Spannung, die höher als eine Schwellenspannung ist, eingeschaltet und der Ansteuer-TFT DT des ersten Pixels PXL1 wird durch die Gate-Source-Spannung, die niedriger als eine Schwellenspannung ist, ausgeschaltet.
  • In der zweiten Programmierperiode Tint2 fließt der Gemeinsames-Rauschen-Strom Idum, der zu der Dummy-Daten-Spannung V-DUM korrespondiert, durch den Ansteuer-TFT DT des ersten Pixels PXL1 und der zweite Pixelstrom Isen2, der zu der Daten-Spannung V-SEN zum Erfassen korrespondiert, fließt durch den Ansteuer-TFT DT des zweiten Pixels PXL2.
  • In der zweiten Erfassungsperiode Tsen2 erfasst der erste Stromintegrator CI1 den Gemeinsames-Rauschen-Strom Idum, der in dem ersten Pixel PXL1 durch die erste Erfassungsleitung 150 fließt, und der zweite Stromintegrator CI2 erfasst den zweiten Pixelstrom Isen2, der in dem zweiten Pixel PXL2 fließt, durch die zweite Erfassungsleitung 150.
  • In der zweiten Erfassungsperiode Tsen2 eliminiert die Abtast- und Halteeinheit SH den Gemeinsames-Rauschen-Strom Idum, der in dem zweiten Pixelstrom Isen2 enthalten ist, basierend auf der Erfassungsausgabe Vout1 des Gemeinsames-Rauschen-Stroms Idum, der die Ausgabe des ersten Stromintegrators CI1 ist, und der Erfassungsausgabe Vout2 des zweiten Pixelstroms Isen2, der die Ausgabe des zweiten Stromintegrators CI2 ist.
  • 11 veranschaulicht, dass eine Daten-Spannung für schwarze Graustufen an ein korrespondierendes Pixel angelegt wird, um einen Gemeinsames-Rauschen-Strom zu erfassen, als ein Vergleichsbeispiel der vorliegenden Offenbarung und 12 ist ein Diagramm zum Erläutern des Grundes, dass ein Erfassungsfehler in dem Vergleichsbeispiel von 11 zunimmt.
  • Bezugnehmend auf 11 arbeiten der erste und zweite Erfassungsprozess ① und (2) in der vertikalen Leer-Periode VBP. Eine Übergangsperiode PP kann ferner vor dem ersten Erfassungsprozess ① in der vertikalen Leer-Periode VBP angeordnet sein.
  • Wie in dem Vergleichsbeispiel von 11 gezeigt ist, stellt der Ansteuer-Spannungsgenerator 23 die Daten-Spannung V-DIS zum Anzeigen während der vertikalen aktiven Periode VAP an die Daten-Leitung 140 bereit. Und durch Bereitstellen einer Daten-Spannung V-BLK für schwarze Graustufen an die Daten-Leitung 140 bevor das Gate-Signal SCAN in der Übergangsperiode PP eingeschaltet wird, kann der Ansteuer-Spannungsgenerator 23 die Spannung der Daten-Leitung 140, die während der vertikalen aktiven Periode VAP auf die Daten-Spannung V-DIS zum Anzeigen geladen wurde, initialisieren. Dann führt der Ansteuer-Spannungsgenerator 23 die Erfassungsprozesse durch, indem er die Daten-Spannung V-SEN zum Erfassen und die Daten-Spannung V-BLK für die schwarze Graustufe der Daten-Leitung 140 bereitstellt. Dabei ist die Daten-Spannung V-BLK für die schwarze Graustufe eine Spannung, die in der Lage ist, den Ansteuer-TFT DT auszuschalten, und weist eine große Spannungsdifferenz in Bezug auf die Daten-Spannung V-SEN zum Erfassen sowie die Daten-Spannung V-DIS zum Anzeigen auf.
  • In jedem Pixel PXL gibt es einen parasitären Kondensator entsprechend einem Herstellungsprozess. Als ein Beispiel für die parasitären Kondensatoren gibt es einen ersten parasitären Kondensator Cp, der zwischen der Daten-Leitung 140 und der Source-Elektrode des Ansteuer-TFT DT existiert, und einen zweiten parasitären Kondensator Cdts, der zwischen der Referenzspannungsleitung 150 und der Source-Elektrode des Ansteuer-TFTs DT existiert, und dergleichen in 12.
  • Wenn eine Spannungsänderung der Daten-Leitung 140 groß ist, kann die Source-Elektrodenspannung des Ansteuer-TFT DT aufgrund der Kopplungswirkung des parasitären Kondensators Cp verzerrt sein, was einen Erfassungsfehler ergibt. Der Erfassungsfehler kann nicht durch das korrelierte Doppelabtastverfahren behoben werden.
  • 13 und 14 veranschaulichen, dass eine Dummy-Daten-Spannung, die höher als eine Spannung für Schwarzgradationsdaten ist, an ein entsprechendes Pixel angelegt wird, um einen Gemeinsames-Rauschen-Strom zu erfassen, gemäß einer Ausführungsform der vorliegenden Offenbarung.
  • Bezugnehmend auf 13 legt eine Ausführungsform der vorliegenden Offenbarung die Daten-Spannung V-BLK für die schwarze Graustufe nicht an ein entsprechendes Pixel an, um den Gemeinsames-Rauschen-Strom zu erfassen, sondern legt die Dummy-Daten-Spannung V-DUM, die höher als die Daten-Spannung V-BLK für die schwarze Graustufe ist, an. Und die Ausführungsform hält die Spannung der Daten-Leitung 140 in der Übergangsperiode PP und dem ersten Erfassungsprozess ① auf einem konstanten Pegel.
  • Mit anderen Worten liefert der Ansteuer-Spannungsgenerator 23 während der vertikalen aktiven Periode VAP die Daten-Spannung V-DIS zum Anzeigen an die mit dem ersten Pixel PXL1 verbundene erste Daten-Leitung 140 und die mit dem zweiten Pixel PXL verbundene zweite Daten-Leitung 140 in 9. Während der Übergangsperiode PP und des ersten Erfassungsprozesses ① stellt der Ansteuer-Spannungsgenerator 23 die Daten-Spannung V-SEN zum Erfassen an die erste Daten-Leitung 140 bereit und stellt auch die Dummy-Daten-Spannung V-DUM an die zweite Daten-Leitung 140 bereit. Und während des zweiten Erfassungsprozesses ① stellt der Ansteuer-Spannungsgenerator 23 die Dummy-Daten-Spannung V-DUM an die erste Daten-Leitung 140 bereit und stellt auch die Daten-Spannung V-SEN zum Abtasten an die zweite Daten-Leitung 140 bereit. Dadurch kann die Verzerrung der Source-Elektrodenspannung des Ansteuer-TFT DT aufgrund des parasitären Kondensators verringert sein.
  • Die Dummy-Daten-Spannung V-DUM ist höher als die Daten-Spannung V-BLK für die schwarze Graustufe und niedriger als die integrale Referenzspannung Vref-CI, wie in 14 gezeigt ist. Wenn die Dummy-Daten-Spannung V-DUM, die höher als die Daten-Spannung V-BLK für die schwarze Graustufe ist, verwendet wird und die Daten-Spannung V-SEN zum Abtasten oder die Dummy-Daten-Spannung V-DUM an die Daten-Leitung 140 bereitgestellt wird bevor das Gate-Signal SCAN in der Übergangsperiode eingeschaltet wird, werden die Spannungsänderung der Daten-Leitung 140 und der Kopplungseffekt des parasitären Kondensators verringert, so dass die Source-Knotenspannung des Ansteuer-TFT DT innerhalb einer kurzen Zeitperiode stabilisiert werden kann.
  • Die Dummy-Daten-Spannung V-DUM dient zum Ausschalten des Ansteuer-TFT DT und muss daher niedriger sein als die integrale Referenzspannung Vref-CI, die in der Programmierperiode an die Source-Elektrode des Ansteuer-TFT DT angelegt wird. Die Daten-Spannung V-SEN zum Erfassen dient zum Einschalten des Ansteuer-TFT DT und muss daher höher sein als die integrale Referenzspannung Vref-CI, die in der Programmierperiode an die Source-Elektrode des Ansteuer-TFT DT angelegt wird.
  • Wie oben beschrieben, wird durch Anwenden des korrelierten Doppelabtastverfahrens der Gemeinsames-Rauschen-Strom des Panels, der in jedem Pixelstrom vorhanden ist, entfernt, wodurch die Genauigkeit und Zuverlässigkeit der Erfassung und Kompensation verbessert wird.
  • Weiterhin wird, wenn das korrelierte Doppelabtastverfahren angewendet wird, die Dummy-Daten-Spannung, die höher als die Daten-Spannung für schwarze Graustufen ist, verwendet anstatt einer herkömmlicherweise verwendeten Daten-Spannung für schwarze Graustufen. Und, die Zeit, in der die Daten-Spannung zum Erfassen oder die Dummy-Daten-Spannung innerhalb der vertikalen Leer-Periode angelegt wird, in der das Erfassungsansteuern durchgeführt wird, wird auf die Übergangsperiode vorverlegt.
  • Dadurch werden die Spannungsschwankung der Daten-Leitung und der Kopplungseffekt des parasitären Kondensators verringert und die Source-Knotenspannung des Ansteuerelements wird innerhalb einer kurzen Zeitspanne stabilisiert, so dass der Erfassungsfehler, der aufgrund des Kopplungseffekts des parasitären Kondensators auftritt, so weit wie möglich unterdrückt werden kann.
  • In der gesamten Beschreibung sollte der Fachmann verstehen, dass verschiedene Änderungen und Modifikationen möglich sind, ohne von den technischen Prinzipien der vorliegenden Offenbarung abzuweichen. Daher ist der technische Umfang der vorliegenden Offenbarung nicht auf die detaillierten Beschreibungen in dieser Beschreibung beschränkt, sondern sollte durch den Umfang der beigefügten Ansprüche definiert sein.
  • ZITATE ENTHALTEN IN DER BESCHREIBUNG
  • Diese Liste der vom Anmelder aufgeführten Dokumente wurde automatisiert erzeugt und ist ausschließlich zur besseren Information des Lesers aufgenommen. Die Liste ist nicht Bestandteil der deutschen Patent- bzw. Gebrauchsmusteranmeldung. Das DPMA übernimmt keinerlei Haftung für etwaige Fehler oder Auslassungen.
  • Zitierte Patentliteratur
    • KR 1020180166699 [0001]

Claims (20)

  1. Was beansprucht wird, ist:
  2. Anzeigevorrichtung, aufweisend: ein Anzeigepanel (10) mit einem ersten Pixel (PXL1) und einem zweiten Pixel (PXL2); eine Ansteuerschaltung (23), die mit dem Anzeigepanel (10) gekoppelt ist, wobei die Ansteuerschaltung (23) eine voreingestellte Erfassungsspannung (V-SEN) an das erste Pixel (PXL1) eines Anzeigepanels (10) bereitstellt und eine Dummy-Spannung (V-DUM) an das zweite Pixel (PXL2) des Anzeigepanels (10) bereitstellt; eine Erfassungsschaltung (22), die mit dem Anzeigepanel (10) gekoppelt ist, wobei die Erfassungsschaltung (22) einen Strom (Ipix), der durch die ersten und zweiten Pixel (PXL1, PXL2) des Anzeigepanels (10) erzeugt werden, erfasst, wobei die Erfassung Schaltung (22) umfasst: einen ersten Kanal (CI1), der mit dem ersten Pixel (PXL1) gekoppelt ist, wobei der erste Kanal (CI1) ein erstes integriertes Spannungssignal (Vout1) erzeugt, das eine Größe eines ersten Pixelstroms (Isen1), der von dem ersten Pixel (PXL1) in Reaktion auf die Erfassungsspannung (V-SEN) erzeugt wird, angibt, und einen zweiten Kanal (CI2), der mit dem zweiten Pixel (PXL2) gekoppelt ist, wobei der zweite Kanal (CI2) ein zweites integriertes Spannungssignal (Vout2) erzeugt, das eine Größe eines ersten Dummy-Stroms (Idum), der von dem zweiten Pixel (PXL2) in Reaktion auf die Dummy-Spannung (V-DUM) erzeugt wird, angibt; und eine Kompensationsschaltung (31), die mit dem Anzeigepanel (10) gekoppelt ist, wobei die Kompensationsschaltung (31) einen ersten Kompensationsbetrag aus einer Differenz zwischen einer Ausgabe des ersten und zweiten Kanals (CI1, CI2) der Erfassungsschaltung (22) ermittelt, und eine Anzeigespannung (V-DIS) des ersten Pixels (PXL1) um den ermittelten ersten Kompensationsbetrag in einem nachfolgenden Anzeigerahmen der Anzeigevorrichtung kompensiert.
  3. Anzeigevorrichtung nach Anspruch 1, wobei der erste Kanal (CI1) umfasst: einen ersten Verstärker (AMP) mit einem ersten Eingangsanschluss, der eine Referenzspannung (Vref-CI) empfängt, und einem zweiten Eingangsanschluss, der mit dem ersten Pixel (PXL1) gekoppelt ist, um den.ersten Pixelstrom (Isen1) zu empfangen; einen ersten Rückkopplungskondensator (CFB), der zwischen den zweiten Eingangsanschluss des ersten Verstärkers (AMP) und einem Ausgang des ersten Verstärkers (AMP) geschaltet ist; und einen ersten Rücksetzschalter (RST), der zwischen den zweiten Eingangsanschluss des ersten Verstärkers (AMP) und den Ausgang des ersten Verstärkers (AMP) geschaltet ist; und wobei der zweite Kanal (CI2) umfasst: einen zweiten Verstärker (AMP) mit einem ersten Eingangsanschluss, der die Referenzspannung (Vref-CI) empfängt, und einem zweiten Eingangsanschluss, der mit dem zweiten Pixel (PXL2) gekoppelt ist, um den ersten Dummy-Strom (Idum) zu empfangen; einen zweiten Rückkopplungskondensator (CFB), der zwischen den zweiten Eingangsanschluss des zweiten Verstärkers (AMP) und einem Ausgang des zweiten Verstärkers (AMP) geschaltet ist; und einen zweiten Rücksetzschalter (RST), der zwischen den zweiten Eingangsanschluss des zweiten Verstärkers (AMP) und den Ausgang des zweiten Verstärkers (AMP) geschaltet ist.
  4. Anzeigevorrichtung nach Anspruch 2, wobei der erste Rücksetzschalter (RST) geschlossen wird, um die Ausgabe des ersten Verstärkers (AMP) auf die Referenzspannung (Vref-CI) zu initialisieren, und geöffnet wird, nachdem die Ausgabe des ersten Verstärkers (AMP) initialisiert wurde, und wobei der zweite Rücksetzschalter (RST) geschlossen wird, um die Ausgabe des zweiten Verstärkers (AMP) auf die Referenzspannung (Vref-CI) zu initialisieren, und geöffnet wird, nachdem der Ausgabe des zweiten Verstärkers (AMP) initialisiert wurde.
  5. Anzeigevorrichtung nach Anspruch 2 oder 3, wobei die Dummy-Spannung (V-DUM) höher als eine Daten-Spannung von schwarzer Graustufe (V-BLK) und niedriger als die Referenzspannung (Vref-CI) ist.
  6. Anzeigevorrichtung nach einem der Ansprüche 2 bis 4, wobei die Erfassungsspannung (V-SEN) größer als die Referenzspannung (Vref-CI) ist.
  7. Anzeigevorrichtung nach einem der Ansprüche 1 bis 5, wobei: die Ansteuerschaltung (23) ferner eingerichtet ist, die Dummy-Spannung (V-DUM) an das erste Pixel (PXL1) bereitzustellen und die Erfassungsspannung (V-SEN) an das zweite Pixel (PXL2) bereitzustellen; der erste Kanal (CI1) ferner eingerichtet ist, ein drittes integriertes Spannungssignal zu erzeugen, das eine Größe eines zweiten Dummy-Stroms (Idum) angibt, der von dem ersten Pixel (PXL2) in Reaktion auf die Dummy-Spannung (V-DUM) erzeugt wird; der zweite Kanal (CI2) ferner eingerichtet ist, ein viertes integriertes Spannungssignal zu erzeugen, das eine Größe eines zweiten Pixelstroms (Isen2) angibt, der von dem zweiten Pixel (PXL2) in Reaktion auf die Erfassungsspannung (V-SEN) erzeugt wird; und die Kompensationsschaltung (31) ferner eingerichtet ist, einen zweiten Kompensationsbetrag aus einer Differenz zwischen einer Ausgabe des ersten und zweiten Kanals (CI1, CI2) der Erfassungsschaltung (22) zu ermitteln und eine Anzeigespannung (V-DIS) des zweiten Pixels (PXL2) um den ermittelten zweiten Kompensationsbetrag in nachfolgenden Anzeigerahmen der Anzeigevorrichtung zu kompensieren.
  8. Anzeigevorrichtung nach Anspruch 6, wobei der erste Kompensationsbetrag für das erste Pixel (PXL1) und der zweite Kompensationsbetrag für das zweite Pixel (PXL2) während einer ersten Erfassungsperiode (Tsen1) beziehungsweise einer zweiten Erfassungsperiode (Tsen2) ermittelt werden.
  9. Anzeigevorrichtung nach Anspruch 7, wobei eine Rahmenperiode eine vertikale aktive Periode (VAP), in der die Anzeigespannung (V-DIS) an die ersten und zweiten Pixel (PXL1, PXL2) angelegt wird, und eine vertikale Leer-Periode (VBP) einschließlich der ersten und zweiten Erfassungsperiode (Tsen1, Tsen2) umfasst, wobei die vertikale Leer-Periode (VBP) ferner eine Übergangsperiode (PP) zwischen der vertikalen aktiven Periode (VAP) und der ersten Erfassungsperiode (Tsen1) umfasst, und wobei die Ansteuerschaltung (23) eingerichtet ist, um: die Anzeigespannung (V-DIS) an das erste und zweite Pixel (PXL1, PXL2) während der vertikalen aktiven Periode (VAP) zuführen, die Erfassungsspannung (V-SEN) dem ersten Pixel (PXL1) und die Dummy-Spannung (V-DUM) dem zweiten Pixel (PXL2) während der Übergangsperiode (PP) und der ersten Erfassungsperiode (Tsen1) zuzuführen, und die Dummy-Spannung (V-DUM) an das erste Pixel (PXL1) und die Erfassungsspannung (V-SEN) an das zweite Pixel (PXL2) während der . zweiten Erfassungsperiode (Tsen2) zuzuführen.
  10. Anzeigevorrichtung nach Anspruch 8, wobei die Erfassungsschaltung (22) ferner eine Abtast- und Halteschaltung (SH) umfasst, die ein korreliertes Doppelabtasten des ersten integrierten Spannungssignals (Vout1) und des zweiten integrierten Spannungssignals (Vout2) während der ersten Erfassungsperiode (Tsen1) durchführt und ein korreliertes Doppelabtasten des dritten integrierten Spannungssignals und des vierten integrierten Spannungssignals während der zweiten Erfassungsperiode (Tsen2) durchführt.
  11. Anzeigevorrichtung nach Anspruch 9, wobei die Abtast- und Halteschaltung (SH) eingerichtet ist, um: einen Gemeinsames-Rauschen-Strom, der in dem ersten Pixelstrom (Isen1) enthalten ist, basierend auf dem ersten integrierten Spannungssignal (Vout1) und dem zweiten integrierten Spannungssignal (Vout2) während des ersten Erfassungsperiodensignals (Tsen1) zu entfernen, und den Gemeinsames-Rauschen-Strom, der in dem zweiten Pixelstrom (Isen2) enthalten ist, basierend auf dem dritten integrierten Spannungssignal und dem vierten integrierten Spannungssignal während der zweiten Erfassungsperiode (Tsen2) zu entfernen.
  12. Anzeigevorrichtung nach einem der Ansprüche 8 bis 10, wobei der erste Kompensationsbetrag für das erste Pixel (PXL1) und der zweite Kompensationsbetrag für das zweite Pixel (PXL2) während der vertikalen Leer-Periode (VBP) ermittelt werden.
  13. Verfahren zum Erfassen von Pixeln (PXL) einer Anzeigevorrichtung, aufweisend: Bereitstellen einer voreingestellten Erfassungsspannung (V-SEN) an ein erstes Pixel (PXL1) der Anzeigevorrichtung; Bereitstellen einer Dummy-Spannung (V-DUM) an ein zweites Pixel (PXL2) der Anzeigevorrichtung; Empfangen eines ersten Pixelstroms (Isen1) von dem ersten Pixel (PXL1), wobei der erste Pixelstrom (Isen1) auf der bereitgestellten Erfassungsspannung (V-SEN) basiert; Empfangen eines ersten Dummy-Stroms (Idum) von dem zweiten Pixel (PXL2) basierend auf der bereitgestellten Dummy-Spannung (V-DUM); Erzeugen eines ersten integrierten Spannungssignals (Vout1), das eine Größe des ersten Pixelstroms (Isen1) angibt; Erzeugen eines zweiten integrierten Spannungssignals (Vout2), das eine Größe des ersten Dummy-Stroms (Idum) angibt; Ermitteln einer Differenz zwischen dem ersten integrierten Spannungssignal (Vout1) und dem zweiten integrierten Spannungssignal (Vout2); Ermitteln eines ersten Ausgleichsbetrags aus der ermittelten Differenz; und Kompensieren einer Anzeigespannung (V-DIS) des ersten Pixels (PXL1) um den ermittelten ersten Kompensationsbetrag in einem nachfolgenden Anzeigerahmen der Anzeigevorrichtung.
  14. Verfahren nach Anspruch 12, wobei das Erzeugen des ersten integrierten Spannungssignals (Vout1) umfasst: Initialisieren einer Ausgabe einer ersten Integratorschaltung (CI1), um eine Referenzspannung (Vref-CI) zu haben; und Integrieren des empfangenen ersten Pixelstroms (Isen1), um die Ausgabe der Integratorschaltung (CI1) mit einer Rate entsprechend einer Größe des ersten Pixelstroms (Isen1) zu modifizieren.
  15. Verfahren nach Anspruch 13, wobei die Dummy-Spannung (V-DUM) höher als ein Daten-Spannungspegel von schwarzer Graustufe (V-BLK) und niedriger als die Referenzspannung (Vref-IC) ist, wobei der Spannungspegel von schwarzer Graustufe (V-BLK) das erste und zweite Pixel (PXL1, PXL2) ausschalten kann.
  16. Verfahren nach Anspruch 13 oder 14, wobei die Erfassungsspannung (V-SEN) größer als die Referenzspannung (Vref-IC) ist.
  17. Verfahren nach einem der Ansprüche 12 bis 15, ferner aufweisend: Bereitstellen der Dummy-Spannung (V-DUM) an das erste Pixel (PXL1) der Anzeigevorrichtung; Bereitstellen der Erfassungsspannung (V-SEN) an das zweite Pixel (PXL2) der Anzeigevorrichtung; Empfangen eines zweiten Dummy-Stroms (Idum) von dem ersten Pixel (PXL1) basierend auf der zugeführten Dummy-Spannung (V-DUM); Empfangen eines zweiten Pixelstroms (Isen2) von dem zweiten Pixel (PXL2) basierend auf der zugeführten Erfassungsspannung (V-SEN); Erzeugen eines dritten integrierten Spannungssignals, das eine Größe des zweiten Dummy-Stroms (Idum) angibt; Erzeugen eines vierten integrierten Spannungssignals, das eine Größe des zweiten Pixelstroms (Isen2) angibt; Ermitteln einer Differenz zwischen dem dritten integrierten Spannungssignal und dem vierten integrierten Spannungssignal; Ermitteln eines zweiten Kompensationsbetrags aus der ermittelten Differenz zwischen dem dritten integrierten Spannungssignal und dem vierten integrierten Spannungssignal; und Kompensieren einer Anzeigespannung (V-DIS) des zweiten Pixels (PXL2) um den ermittelten zweiten Kompensationsbetrag in einem nachfolgenden Anzeigerahmen der Anzeigevorrichtung.
  18. Verfahren nach Anspruch 16, wobei der erste Kompensationsbetrag für das erste Pixel (PXL1) und der zweite Kompensationsbetrag für das zweite Pixel (PXL2) während einer ersten Erfassungsperiode (Tsen1) beziehungsweise einer zweiten Erfassungsperiode (Tsen2) ermittelt werden.
  19. Verfahren nach Anspruch 17, wobei eine Rahmenperiode eine vertikale aktive Periode (VAP), in der die Anzeigespannung (V-DIS) an das erste und zweite Pixel (PXL1, PXL2) angelegt wird, und eine vertikale Leer-Periode (VBP) einschließlich der ersten und zweiten Erfassungsperiode (Tsen1, Tsen2) umfasst und wobei die vertikale Leer-Periode (VBP) ferner eine Übergangsperiode (PP) zwischen der vertikalen aktiven Periode (VAP) und der ersten Erfassungsperiode (Tsen1) umfasst, wobei die Erfassungsspannung (V-SEN) an das erste Pixel (PXL1) bereitgestellt wird und die Dummy-Spannung (V-DUM) an das zweite Pixel (PXL2) bereitgestellt wird während der Übergangsperiode (PP) und der ersten Erfassungsperiode (Tsen1), und wobei die Dummy-Spannung (V-DUM) dem ersten Pixel (PXL1) bereitgestellt wird und die Erfassungsspannung (V-SEN) dem zweiten Pixel (PXL2) bereitgestellt wird während der zweiten Erfassungsperiode (Tsen2).
  20. Verfahren nach Anspruch 18, wobei das Ermitteln einer Differenz zwischen dem ersten integrierten Spannungssignal (Vout1) und dem zweiten integrierten Spannungssignal (Vout2) das Durchführen eines korrelierten Doppelabtastens des ersten integrierten Spannungssignals (Vout1) und des zweiten integrierten Spannungssignals (Vout2) während der ersten Erfassungsperiode (Tsen1) umfasst und wobei das Ermitteln eines zweiten Kompensationsbetrags aus der ermittelten Differenz zwischen dem dritten integrierten Spannungssignal und dem vierten integrierten Spannungssignal das Durchführen eines korrelierten Doppelabtastens des dritten integrierten Spannungssignals und des vierten integrierten Spannungssignals während der zweiten Erfassungsperiode (Tsen2) umfasst. 20. Verfahren nach Anspruch 18 oder 19, wobei der Kompensationsbetrag für das erste Pixel (PXL1) und der zweite Kompensationsbetrag für das zweite Pixel (PXL2) während der vertikalen Leer-Periode (VBP) ermittelt werden.
DE102019134170.1A 2018-12-20 2019-12-12 Organische lichtemittierende anzeigevorrichtung und pixel-erfassungsverfahren derselben Pending DE102019134170A1 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2018-0166699 2018-12-20
KR1020180166699A KR102560747B1 (ko) 2018-12-20 2018-12-20 유기발광 표시장치와 그의 픽셀 센싱 방법

Publications (1)

Publication Number Publication Date
DE102019134170A1 true DE102019134170A1 (de) 2020-06-25

Family

ID=70969824

Family Applications (1)

Application Number Title Priority Date Filing Date
DE102019134170.1A Pending DE102019134170A1 (de) 2018-12-20 2019-12-12 Organische lichtemittierende anzeigevorrichtung und pixel-erfassungsverfahren derselben

Country Status (5)

Country Link
US (1) US10896644B2 (de)
KR (1) KR102560747B1 (de)
CN (1) CN111354313B (de)
DE (1) DE102019134170A1 (de)
GB (1) GB2581424B (de)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11250780B2 (en) 2019-08-15 2022-02-15 Samsung Display Co., Ltd. Estimation of pixel compensation coefficients by adaptation
US11069282B2 (en) * 2019-08-15 2021-07-20 Samsung Display Co., Ltd. Correlated double sampling pixel sensing front end
US11087656B2 (en) 2019-08-15 2021-08-10 Samsung Display Co., Ltd. Fully differential front end for sensing
KR20210022811A (ko) * 2019-08-20 2021-03-04 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR20210061796A (ko) 2019-11-20 2021-05-28 주식회사 실리콘웍스 디스플레이 구동 장치 및 이를 포함하는 디스플레이 장치
US11081064B1 (en) 2020-01-13 2021-08-03 Samsung Display Co., Ltd. Reference signal generation by reusing the driver circuit
US11257416B2 (en) 2020-02-14 2022-02-22 Samsung Display Co., Ltd. Voltage mode pre-emphasis with floating phase
CN114078438B (zh) * 2020-08-20 2022-12-13 上海和辉光电股份有限公司 Oled显示面板的驱动方法及系统
US11568823B2 (en) 2020-08-11 2023-01-31 Everdisplay Optronics (Shanghai) Co., Ltd Driving method of display panel and display device
US11719738B2 (en) 2020-10-15 2023-08-08 Samsung Display Co., Ltd. Two-domain two-stage sensing front-end circuits and systems
KR20220050502A (ko) * 2020-10-16 2022-04-25 엘지디스플레이 주식회사 전계발광 표시장치
KR20220051550A (ko) * 2020-10-19 2022-04-26 엘지디스플레이 주식회사 전계발광 표시장치
KR20220078234A (ko) * 2020-12-03 2022-06-10 주식회사 엘엑스세미콘 화소센싱회로 및 화소센싱방법
WO2022267050A1 (zh) * 2021-06-25 2022-12-29 京东方科技集团股份有限公司 一种电流检测装置的控制方法及控制设备
CN113948040B (zh) * 2021-11-22 2023-07-07 视涯科技股份有限公司 显示面板

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101983764B1 (ko) * 2012-12-24 2019-05-29 엘지디스플레이 주식회사 유기 발광 디스플레이 장치와 이의 구동 방법
KR102075920B1 (ko) * 2013-11-20 2020-02-11 엘지디스플레이 주식회사 유기발광 표시장치와 그의 문턱전압 보상방법
KR101529005B1 (ko) 2014-06-27 2015-06-16 엘지디스플레이 주식회사 구동소자의 전기적 특성을 센싱할 수 있는 유기발광 표시장치
KR102286641B1 (ko) * 2014-09-11 2021-08-06 엘지디스플레이 주식회사 구동소자의 경시 변화로 인한 휘도 편차를 보상할 수 있는 유기발광 표시장치
CN107210022B (zh) * 2015-02-03 2020-12-15 夏普株式会社 显示装置及其驱动方法
KR102505896B1 (ko) * 2016-07-29 2023-03-06 엘지디스플레이 주식회사 유기발광 표시장치 및 이의 센싱방법
KR102603596B1 (ko) * 2016-08-31 2023-11-21 엘지디스플레이 주식회사 유기발광 표시장치와 그의 열화 센싱 방법
KR102609508B1 (ko) * 2016-11-11 2023-12-04 엘지디스플레이 주식회사 외부 보상용 드라이버 집적회로와 그를 포함한 표시장치

Also Published As

Publication number Publication date
GB2581424A (en) 2020-08-19
GB201918304D0 (en) 2020-01-29
US10896644B2 (en) 2021-01-19
KR102560747B1 (ko) 2023-07-27
CN111354313B (zh) 2022-06-10
KR20200077316A (ko) 2020-06-30
GB2581424B (en) 2022-02-16
US20200202787A1 (en) 2020-06-25
CN111354313A (zh) 2020-06-30

Similar Documents

Publication Publication Date Title
DE102019134170A1 (de) Organische lichtemittierende anzeigevorrichtung und pixel-erfassungsverfahren derselben
DE102019124169A1 (de) Pixelerfassungsvorrichtung und damit versehene organische Lichtemissionsanzeigevorrichtung
DE102017123472B4 (de) Organische leuchtdiodenanzeige und verfahren zur kompensation von ansteuerungsmerkmalen davon
DE102014119670B4 (de) Verfahren zum Erfassen der Funktionsminderung einer organischen lichtemittierenden Anzeige und organische lichtemittierende Anzeige, die dieses Verfahren ausführt
DE102019123019A1 (de) Lichtemissionsanzeigevorrichtung und Verfahren zu ihrer Ansteuerung
DE102019130057A1 (de) Anzeigevorrichtung und verfahren zum ansteuern derselben
DE102013112721B4 (de) Verfahren zum Treiben einer organischen Licht emittierenden Anzeigevorrichtung
DE102019120670A1 (de) Treiberschaltkreis, lichtemittierende anzeigevorrichtung und ansteuerungsverfahren
DE102010061736B4 (de) Organische Licht-emittierende Diodenanzeigevorrichtung und Verfahren zum ansteuern derselben
DE102014118997A1 (de) Organische lichtemittierende Anzeigevorrichtung und Verfahren zum Ansteuern derselben
DE102017129797A1 (de) Elektrolumineszenz-anzeigevorrichtung und ansteuerungsverfahren derselben
DE102020116090A1 (de) Elektrolumineszenzanzeigefeld mit einer Pixelansteuerschaltung
DE102019131961A1 (de) Pixel-ermittlungsvorrichtung und verfahren, datentreiber und organische lichtemittierende anzeigevorrichtung
DE102019132620A1 (de) Pixel-ermittlungsvorrichtung, dieselbe aufweisende organische lichtemittierende anzeigevorrichtung und verfahren dafür
DE102013114348A1 (de) Organische lichtemittierende Diode Anzeigevorrichtung und Verfahren zum Betreiben derselben
DE102017128819A1 (de) Anzeigefeld und elektrolumineszenz-anzeige unter verwendung desselben
DE102019125377A1 (de) Stromabtastvorrichtung und organische lichtemittierende Anzeigevorrichtung, die sie enthält
DE102019124826A1 (de) Stromerfassungsvorrichtung und organische Lichtemissionsanzeigevorrichtung, die sie enthält
DE102020115386A1 (de) Anzeigevorrichtung und Ansteuerverfahren dafür
DE102019134478A1 (de) Organische Lichtemissionsanzeigevorrichtung
DE102019121211A1 (de) Datentreiberschaltung, Steuereinheit, Anzeigevorrichtung und Verfahren zu deren Ansteuerung
DE102020132136A1 (de) Pixelansteuerschaltung und Elektrolumineszenz-Anzeigevorrichtung, die sie enthält
DE102016125941A1 (de) Organische selbstleuchtende Anzeigevorrichtung und Verfahren zum Kompensieren der Bildqualität der organischen selbstleuchtenden Anzeigevorrichtung
DE102020120794A1 (de) Anzeigevorrichtung und steuerverfahren derselben
DE102020132946A1 (de) Anzeigevorrichtung und steuerverfahren derselben

Legal Events

Date Code Title Description
R012 Request for examination validly filed