DE102015004436B3 - Method for operating a one-wire test data bus - Google Patents

Method for operating a one-wire test data bus Download PDF

Info

Publication number
DE102015004436B3
DE102015004436B3 DE102015004436.2A DE102015004436A DE102015004436B3 DE 102015004436 B3 DE102015004436 B3 DE 102015004436B3 DE 102015004436 A DE102015004436 A DE 102015004436A DE 102015004436 B3 DE102015004436 B3 DE 102015004436B3
Authority
DE
Germany
Prior art keywords
potential
tow
data line
slave
master
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
DE102015004436.2A
Other languages
German (de)
Inventor
Maik Heese
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Elmos Semiconductor SE
Original Assignee
Elmos Semiconductor SE
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Elmos Semiconductor SE filed Critical Elmos Semiconductor SE
Priority to DE102015004436.2A priority Critical patent/DE102015004436B3/en
Application granted granted Critical
Publication of DE102015004436B3 publication Critical patent/DE102015004436B3/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers

Abstract

Die Erfindung betrifft ein Verfahren zum Betreiben eines Testdatenbusses zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave. Der Datenbus weist eine Bezugspotenzialleitung (GND) mit einem Bezugspotenzial (V0) und eine Datenleitung (TOW) auf. Das Verfahren umfasst, ein zeitweises Verbinden der Datenleitung (TOW) mit einer ersten zuschaltbaren Spannungsquelle (S1L) des Masters, die einen ersten Innenwiderstand (R1L) hat, mit einem ersten Potenzial (V0); ein zeitweises Verbinden der Datenleitung (TOW) mit einer zweiten zuschaltbaren Spannungsquelle (S1H, I1) des Masters, die einen zweiten Innenwiderstand (R1H) besitzt, mit einem zweiten Potenzial (VIO1); ein zeitweises Verbinden der Datenleitung (TOW) mit einer dritten zuschaltbaren Spannungsquelle (S2H, I2) des Slaves, die einen dritten Innenwiderstand (R2H) besitzt, mit einem dritten Potenzial (VIO2), das vorzugsweise gleich dem zweiten Potenzial (VIO1) ist; ein zeitweises Halten der Datenleitung (TOW) durch eine vierte Spannungsquelle, insbesondere einen Pull-Schaltkreis (R0H, R0L) zwischen einem vierten Potenzial (VIO), das vorzugsweise gleich dem zweiten und dritten Potenzial (VIO1, VIO2) ist, und dem ersten Potenzial (V0), mit einem vierten Innenwiderstand (R0) auf einem mittleren Potenzial (VM). Dabei liegt der Wert des mittleren Potenzials (VM) zwischen dem Wert des ersten Potenzials (V0) und dem Wert des zweiten Potenzials (VIO1) und/oder zwischen dem Wert des ersten Potenzials (V0) und dem Wert des dritten Potenzials (VIO2). Der erste Innenwiderstand (R1L) ist kleiner als die anderen Innenwiderstände (R1H, R2H, R0). Der vierte Innenwiderstand (R0) ist größer als die anderen Innenwiderstände (R1H, R1L, R2H).The invention relates to a method for operating a test data bus between a first sub-device, the master, and a second sub-device, the slave. The data bus has a reference potential line (GND) with a reference potential (V0) and a data line (TOW). The method comprises temporarily connecting the data line (TOW) to a first switchable voltage source (S1L) of the master having a first internal resistance (R1L) with a first potential (V0); temporarily connecting the data line (TOW) to a second switchable voltage source (S1H, I1) of the master having a second internal resistance (R1H) with a second potential (VIO1); temporarily connecting the data line (TOW) to a third switchable voltage source (S2H, I2) of the slave having a third internal resistance (R2H) with a third potential (VIO2) preferably equal to the second potential (VIO1); temporarily holding the data line (TOW) by a fourth voltage source, in particular a pull circuit (R0H, R0L) between a fourth potential (VIO), which is preferably equal to the second and third potentials (VIO1, VIO2), and the first potential (V0), with a fourth internal resistance (R0) at a mean potential (VM). The value of the mean potential (VM) lies between the value of the first potential (V0) and the value of the second potential (VIO1) and / or between the value of the first potential (V0) and the value of the third potential (VIO2). The first internal resistance (R1L) is smaller than the other internal resistance (R1H, R2H, R0). The fourth internal resistance (R0) is greater than the other internal resistances (R1H, R1L, R2H).

Description

Einleitungintroduction

Diese Erfindung bezieht sich allgemein auf den Test, die Programmierung und die Emulation von integrierten Schaltungen, und insbesondere, auf den Test, die Programmierung und Emulation von integrierten Schaltungen unter Verwendung des JTAG-Protokolls.This invention relates generally to the testing, programming and emulation of integrated circuits, and more particularly to the testing, programming and emulation of integrated circuits using the JTAG protocol.

Das JTAG-Protokoll hat sich zu einer der führenden Hilfsmittel bei der Programmierung, dem Test, dem Debugging und der Emulation von integrierten Schaltkreisen entwickelt. In einem Verfahren, das als Boundary-Scan-Verfahren bezeichnet wird, kann ein Host-Prozessor, den Zustand einer integrierten Schaltung kontrollieren. Insbesondere ist der Host-Prozessor als Master über eine spezielle Schnittstelle, die JTAG_Schnittstelle nach IEEE 1149 Standard, in der Lage, die integrierte Schaltung als Slave geeignet zu programmieren und ggf. zu initialisieren. Des Weiteren ist der Host-Prozessor in der Lage, den Zustand der integrierten Schaltung nach einer vorbestimmten Anzahl von Testsystemtaktperioden der JTAG-Schnittstelle nach IEEE 1149 Standard oder bei Erkennung eines vorbestimmten Ereignisses auszulesen oder während des Betriebs der integrierten Schaltung, also des Slaves, abzuändern. Dies umfasst auch das Anhalten der integrierten Schaltung oder den zwangsweisen Wechsel in andere Zustände oder das Ändern von Speicherinhalten. Die Erfindung betrifft somit ein Verfahren und eine Vorrichtung zum Test und/oder zur Steuerung und/oder zur Programmierung integrierter Schaltungen und von Mikrosystemen incl. mikroelektromechanischen Systemen (MEMS) und integrierten mikroelektrooptischen Systemen (MEOS), wobei diese die Rolle des Slaves einnehmen. Bei solchen Systemen ist es üblich, diese über einen JTAG-Test-Bus nach IEEE 1149 Standard anzusteuern. Dieser verfügt über einen Testdaten-Port mit typischerweise vier Testanschlüssen:

  • 1. mindestens einen seriellen Testdateneingang TDI,
  • 2. mindestens einen seriellen Testausgang TDO,
  • 3. mindestens einen Testmode Eingang TMS,
  • 4. mindestens einen TesttakteingangTCK,
  • 5. einen optionalen Testrücksetzeingang TRST.
The JTAG protocol has become one of the leading tools in the programming, testing, debugging, and emulation of integrated circuits. In a method called Boundary Scan, a host processor can control the state of an integrated circuit. In particular, the host processor as a master via a special interface, the JTAG_Schnittstelle according to IEEE 1149 standard, able to program the integrated circuit as a slave suitable and, if necessary, to initialize. Furthermore, the host processor is able to read the state of the integrated circuit after a predetermined number of test system clock periods of the JTAG interface according to IEEE 1149 standard or upon detection of a predetermined event or during operation of the integrated circuit, so the slave to change , This also includes stopping the integrated circuit or forcibly changing to other states or changing memory contents. The invention thus relates to a method and a device for testing and / or for controlling and / or programming integrated circuits and microsystems incl. Microelectromechanical systems (MEMS) and integrated microelectro-optical systems (MEOS), these taking the role of the slave. In such systems, it is common to drive them via a JTAG test bus to IEEE 1149 standard. This has a test data port with typically four test connections:
  • 1. at least one serial test data input TDI,
  • 2. at least one serial test output TDO,
  • 3. at least one test mode input TMS,
  • 4. at least one test clock input TCK,
  • 5. an optional test reset input TRST.

Da das Verfahren seit mehreren Jahrzehnten bekannt ist wird an dieser Stelle auf die entsprechende Fachliteratur verwiesen (IEEE 1149.14 wire JTAG protocol).Since the method has been known for several decades, reference is made at this point to the corresponding specialist literature (IEEE 1149.14 wire JTAG protocol).

Hier sei nur so viel kurz beschrieben: Das JTAG-Protokoll nach IEEE 1149 Standard umfasst im Basisstandard fünf Signalgruppen, die zwischen der Emulationseinheit, die den Host-Prozessor enthält, und der integrierten Schaltung als Slave ausgetauscht werden. Das TCK-Signal stellt den Testsystemtakt dar und synchronisiert die interne Zustandsmaschine der JTAG-Testschnittstelle nach IEEE 1149 Standard der integrierten Schaltung. Das TMS-Signal steuert den Zustand des Test-Controllers der JTAG-Schnittstelle der integrierten Schaltung, die den Slave darstellt. Je nach Zustand des Test-Controllers führt die JTAG-Testschnittstelle der integrierten Schaltung unterschiedliche Operationen durch. Der TDI-Eingang stellt einen seriellen Eingang für Testdaten dar. Der TDO-Ausgang stellt einen seriellen Ausgang für Testdaten dar. Die beiden Eingänge TMS und TDI werden typischerweise aber nicht notwendigerweise mit der steigenden TCK Flanke abgetastet. Der TDO-Ausgang wechselt sein Datum typischerweise ebenfalls mit der fallenden Flanke des TCK-Signals. Die TCK-, TMS- und TDI-Einzelsignale bilden die Testdateneingangssignale. Das TDO-Signal stellt das Testdatenausgangssignal dar. Mit der steigenden TCK-Flanke und bei geeigneter Einstellung eines Test-Controller internen Testregisters werden die Testdaten seriell über den seriellen Testdateneingang TDI in verschiedene Schieberegisterketten, sogenannte Scan-Pfade, in die integrierte Schaltung als Slave hinein verschoben. Gleichzeitig wird der ursprüngliche Inhalt der betreffenden Scan-Kette am seriellen Testdatenausgang TDO ausgegeben. Hierbei können Zustandsvektoren endlicher Automaten innerhalb der integrierten Schaltung Teil der Scan-Kette sein. Somit ist eine Änderung der Inhalte und Zustände bzw. die Kontrolle dieser Inhalte und Zustände der Speicherzellen der Scan-Ketten über diese Schnittstelle im Stand der Technik leicht möglich. Hier sei nochmals auf die Fachliteratur verwiesen.Here's just a brief description: The IEEE 1149 standard JTAG protocol includes five signal groups in the base standard that are exchanged between the emulation unit containing the host processor and the integrated circuit as a slave. The TCK signal represents the test system clock and synchronizes the internal state machine of the JTAG test interface to IEEE 1149 integrated circuit standard. The TMS signal controls the state of the test controller of the integrated circuit's JTAG interface, which represents the slave. Depending on the state of the test controller, the JTAG test interface of the integrated circuit performs various operations. The TDI input is a serial input for test data. The TDO output is a serial output for test data. The two inputs TMS and TDI are typically but not necessarily sampled with the rising TCK edge. The TDO output typically also alternates its date with the falling edge of the TCK signal. The TCK, TMS and TDI individual signals form the test data input signals. The TDO signal represents the test data output signal. With the rising TCK edge and with the appropriate setting of a test controller internal test register, the test data is serially fed through the serial test data input TDI into various shift register strings, called scan paths, into the integrated circuit as a slave postponed. At the same time, the original content of the relevant scan chain is output at the serial test data output TDO. In this case, state vectors of finite state machines within the integrated circuit can be part of the scan chain. Thus, a change in the contents and states or the control of these contents and states of the memory cells of the scan chains via this interface in the prior art is easily possible. Here is again referred to the literature.

Die Halbleiterindustrie hat in den vergangenen Jahren mehrfach versucht, die Anzahl der zu verwendenden Anschlüsse zu reduzierten, um die Größe der benötigten Gehäuse und damit die Herstellkosten zu beschränken. Hierbei sind verschiedene relevante Dokumente offengelegt worden. Ein beispielhaftes Dokument ist das US-Schutzrecht US20070033465A1 . Die dort offengelegte Technik erlaubt keine konsistente Wandlung der Daten des IEEE 1149.1 4-Wire-JTAG-Protokolls in die Daten des dort beschriebenen Verfahrens und umgekehrt. Die dort beschriebene Vorrichtungsanordnung und das dort beschriebene Verfahren erfordern synchronisierte Zeitschlitze zwischen dem Test-Bus-Master, also dem Host-Prozessor und dem Test-Bus-Slave, also der integrierten Schaltung, die getestet, programmiert oder debuged werden soll. Im Falle einer fehlenden zeitlichen Synchronisation des Zugriffs von Testbus-Master und Testbus-Slave auf den Testdatenbus kann der TDO-Ausgangstreiber des Slaves und der Master-Ausgangstreiber (typischerweise eine Push-Pull-Stufe) bei gleichzeitigem sendenden Zugriff auf die Testdatenleitung einen Kurzschluss erzeugen.The semiconductor industry has tried several times over the past few years to reduce the number of terminals to be used in order to limit the size of the housings required and thus the manufacturing costs. Various relevant documents have been disclosed. An exemplary document is US patent law US20070033465A1 , The technique disclosed therein does not permit consistent conversion of the data of the IEEE 1149.1 4-Wire JTAG protocol into the data of the method described therein and vice versa. The device arrangement described there and the method described there require synchronized time slots between the test bus master, so the host processor and the test bus slave, so the integrated circuit to be tested, programmed or debuged. In case of a missing temporally synchronizing the access of the test bus master and test bus slave to the test data bus, the TDO output driver of the slave and the master output driver (typically a push-pull stage) can generate a short circuit while simultaneously sending access to the test data line.

Aus Druckschrift DE 100 03 705 C2 ist ein Verfahren zur Datenübertragung auf einer einzigen Signalleitung bekannt. Das dort beschriebene Verfahren lässt drei verschiedene Signalpegel zu, wobei ein Signalpegel dominant, die anderen beiden Signalpegel rezessiv sind. Die verschiedenen Signalpegel werden mit verschiedenen, zuschaltbaren Spannungsquellen realisiert. Für die Datenübertragung werden die rezessiven Spannungspegel verwendet. Durch das Anlegen des dominanten Spannungspegels wird die Datenübertragung unterbrochen und anschließend in umgekehrter Richtung fortgesetzt.From publication DE 100 03 705 C2 a method for data transmission on a single signal line is known. The method described there permits three different signal levels, one signal level being dominant and the other two signal levels being recessive. The different signal levels are realized with different switchable voltage sources. For data transmission, the recessive voltage levels are used. By applying the dominant voltage level, the data transmission is interrupted and then continued in the reverse direction.

Aufgabe der ErfindungObject of the invention

Es ist die Aufgabe der Erfindung eine Anordnung mit einem Eindraht-Testdatenbus vorzuschlagen und ein geeignetes Protokoll und Verfahren für die bidirektionale Übertragung auf diesem Testdaten-Bus, die diese Nachteile nicht aufweisen. Diese Aufgabe wird mit einer Vorrichtung gemäß dem Anspruch 1 gelöst.It is the object of the invention to propose an arrangement with a single-wire test data bus and a suitable protocol and method for bidirectional transmission on this test data bus, which do not have these disadvantages. This object is achieved with a device according to claim 1.

Beschreibung der ErfindungDescription of the invention

Die vorstehende und andere Aufgaben werden gemäß der vorliegenden Erfindung durch die Bereitstellung einer Schnittstelleneinheit mit einer JTAG-Einheit gelöst, die eine zeitliche Abfolge zeitlich gemultiplexter Signale mittels einer Schnittstelleneinrichtung mit der integrierten Schaltung austauschen kann. Die Signale werden so formatiert, dass alle Informationen, die durch die JTAG-TAP-Einheit für die Durchführung eines Tests benötigt werden, über diese Schnittstelle seriell übertragen werden. Hierbei werden alle Datenwerte des JTAG-Boundary-Protokolls in dafür vorgesehenen Zeitschlitzen übertragen. Neben dem zeitlichen Multiplexen der JTAG-Steuersignale, verwendet die erfindungsgemäße Schnittstellenvorrichtung drei verschiedene Spannungsbereiche (VB1, VB2, VB3) um

  • 1. mindestens die Daten des seriellen Testdateneingangs TDI und
  • 2. mindestens die Daten des einen seriellen Testausgangs TDO und
  • 3. mindestens die Steuerdaten des Testmode-Eingangs TMS zur Steuerung des Test-Controllers der integrierten Schaltung und
  • 4. mindestens den Testtakt zur Versorgung des Test-Controllers mit seinem Test-System-Takt TCK und
  • 5. ein optionalen Testrücksetzsignal TRST
zu übertragenThe above and other objects are achieved in accordance with the present invention by providing an interface unit with a JTAG unit that can exchange a temporal sequence of time multiplexed signals with the integrated circuit through an interface device. The signals are formatted so that all information required by the JTAG TAP unit to perform a test is transmitted serially through this interface. In this case, all data values of the JTAG Boundary Protocol are transmitted in designated time slots. In addition to the temporal multiplexing of the JTAG control signals, the interface device according to the invention uses three different voltage ranges (V B1 , V B2 , V B3 )
  • 1. at least the data of the serial test data input TDI and
  • 2. at least the data of one serial test output TDO and
  • 3. at least the control data of the test mode input TMS for controlling the test controller of the integrated circuit and
  • 4. at least the test clock to supply the test controller with its test system clock TCK and
  • 5. an optional test reset signal TRST
transferred to

Die Erfindung betrifft somit ein erster Linie einen Datenbus zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave. Dabei ist der Slave identisch mit der zuvor erwähnten integrierten Schaltung, deren Zustände kontrolliert bzw. geändert werden sollen. Dieser Datenbus weist vorzugsweise nur eine Masseleitung (GND) und eine einzelne Datenleitung (TOW) auf. Hierdurch benötigt die erfindungsgemäße Vorrichtung nur einen einzelnen zusätzlichen elektrischen Anschluss. Um nun sowohl Daten in die integrierte Schaltung, den Slave, hineinsenden zu können, als auch Daten aus der integrierten Schaltung auslesen zu können, können die Daten über die Datenleitung (TOW) bidirektional übertragen werden oder werden bidirektional übertragen. Dabei entsteht das Problem, dass neben der Datenübertragung auch ein Synchronisationssignal übertragen werden muss. Hierfür wird über die Datenleitung (TOW) der Testsystemtakt durch ein Taktsignal, das TCK-Signal, insbesondere vom Master zum Slave, also zur integrierten Schaltung, zusätzlich übertragen. Um diese Kommunikation zu ermöglichen, verfügt der Slave, also die integrierte Schaltung, über eine erste Einrichtung, die den Pegel auf der Datenleitung (TOW) mit einem ersten Schwellwert vergleicht. Bevorzugt ist eine Realisierung dieser ersten Einrichtung als erster Komparator (C2H), der den Pegel auf der Datenleitung (TOW) mit dem eines ersten Schwellwertsignals (V2H), vergleicht. Entsprechend verfügt der Slave, also der integrierte Schaltkreis, des Weiteren über eine zweite Einrichtung, die den Signalpegel in Form einer Signalspannung auf der Datenleitung (TOW) mit einem zweiten Schwellwert vergleicht. Dies geschieht bevorzugt durch, einen zweiten Komparator (C2L), der den Signalpegel in Form einer Signalspannung auf der Datenleitung (TOW) mit dem Spannungspegel eines zweiten Schwellwertsignals (V2L) vergleicht. Ist der erste Schwellwert (V2H) vom zweiten Schwellwert (V2L) verschieden und liegen die Schwellwerte innerhalb des Versorgungsspannungsbereiches, so werden durch diese zwei Schwellwerte (V2H, V2L) drei Spannungsbereiche (VB1, VB2, VB3) definiert und festgelegt. Dabei messen der erste und zweite Komparator (C2H, C2L) auf Slave-Seite, in welchem Spannungsbereich (VB1, VB2, VB3) sich die Datenleitung (TOW) gerade befindet. Der erste und zweite Schwellwert definieren somit zwischen der Betriebsspannung (VIO) und dem Bezugspotenzial (V0) der Bezugspotenzialleitung (GND) die drei besagten Signalspannungsbereiche (VB1, VB2, VB3). Zur besseren Klarheit benennen wir den mittleren Spannungsbereich als zweiten Spannungsbereich (VB2). Dieser wird von einem ersten Spannungsbereich (VB1) nach oben oder unten hin begrenzt. Wir lassen hierbei bewusst offen, ob es sich beim ersten Spannungsbereich (VB1) um einen Spannungsbereich mit positiveren oder negativeren Spannungen als die Spannungen des mittleren, zweiten Spannungsbereichs (VB2) handelt, da das System auch mit umgekehrten Spannungspolaritäten funktioniert. Gleichzeitig wird korrespondierend der zweite Spannungsbereich (VB2) zur anderen Spannungsseite hin, also nach unten oder oben hin, aber andersherum als beim ersten Spannungsbereich (VB1) durch einen dritten Spannungsbereich (VB3) begrenzt.The invention thus relates primarily to a data bus between a first sub-device, the master, and a second sub-device, the slave. In this case, the slave is identical to the aforementioned integrated circuit whose states are to be controlled or changed. This data bus preferably has only one ground line (GND) and one single data line (TOW). As a result, the device according to the invention requires only a single additional electrical connection. In order to be able to transmit both data into the integrated circuit, the slave, and to be able to read out data from the integrated circuit, the data can be transmitted bidirectionally via the data line (TOW) or be transmitted bidirectionally. The problem arises that in addition to the data transmission and a synchronization signal must be transmitted. For this purpose, the test system clock is additionally transmitted via the data line (TOW) by a clock signal, the TCK signal, in particular from the master to the slave, ie to the integrated circuit. To enable this communication, the slave, ie the integrated circuit, has a first device which compares the level on the data line (TOW) with a first threshold value. A realization of this first device as a first comparator (C2H) is preferred, which compares the level on the data line (TOW) with that of a first threshold value signal (V2H). Accordingly, the slave, so the integrated circuit, further has a second device which compares the signal level in the form of a signal voltage on the data line (TOW) with a second threshold. This is preferably done by a second comparator (C2L), which compares the signal level in the form of a signal voltage on the data line (TOW) with the voltage level of a second threshold signal (V 2L ). If the first threshold value (V 2H ) differs from the second threshold value (V 2L ) and the threshold values lie within the supply voltage range, then these three threshold values (V 2H , V 2L ) define three voltage ranges (V B1 , V B2 , V B3 ) and fixed. In this case, the first and second comparators (C2H, C2L) on the slave side measure in which voltage range (V B1 , V B2 , V B3 ) the data line (TOW) is currently located. The first and second threshold values thus define the three said signal voltage ranges (V B1 , V B2 , V B3 ) between the operating voltage (V IO ) and the reference potential (V 0 ) of the reference potential line (GND). For clarity, we name the middle voltage range as the second voltage range (V B2 ). This is limited by a first voltage range (V B1 ) up or down. We consciously leave it open whether the first voltage range (V B1 ) is a voltage range with more positive or negative voltages than the voltages of the middle, second voltage range (V B2 ), since the system also works with reverse voltage polarities. At the same time, the second voltage range (V B2 ) is correspondingly limited to the other voltage side, ie downwards or upwards, but the other way round than in the first voltage range (V B1 ) is limited by a third voltage range (V B3 ).

Um nun die Daten vom Master, also dem Host-Prozessor, zum Slave, also der integrierten Schaltung, zu übertragen, werden nun in mindestens drei aufeinander folgenden Zeitschlitzen (TIN0, TIN1, TDO) durch den Master oder den Slave Daten über die Datenleitung (TOW) übertragen. Wer dabei eine Sendeberechtigung hat, wird durch die zeitliche Position des jeweiligen Zeitschlitzes (TIN0, TIN1, TDO) festgelegt. Hierbei werden dem Master typischerweise zwei Zeitschlitze (TIN0, TIN1) und dem Slave typischerweise ein Zeitschlitz (TDO) in dem Paket der drei aufeinanderfolgenden Zeitschlitze (TIN0, TIN1, TDO) zugewiesen. Die relative Zeitschlitzposition innerhalb des Paketes aus mindestens drei Zeitschlitzen (TIN0, TIN1, TDO) ist dabei vorzugsweise, aber nicht notwendigerweise immer gleich. Besonders bevorzugt enthalten der erste Zeitschlitz (TIN0) und der zweite Zeitschlitz (TIN1) ein Kontrolldatum und/oder ein erstes Datum enthalten, das vom Master zum Slave übertragen wird, wobei das Kontrolldatum und das erste Datum insbesondere mit den Daten des IEEE 1149.14 Draht Testdatenbusses kompatibel sein können, und wobei der Slave das Kontrolldatum und das erste Datum empfängt.In order to transmit the data from the master, ie the host processor, to the slave, ie the integrated circuit, data is now transmitted in at least three consecutive time slots (TIN0, TIN1, TDO) by the master or the slave via the data line (FIG. TOW). Anyone who has a transmission authorization is determined by the time position of the respective time slot (TIN0, TIN1, TDO). Here, the master is typically allocated two time slots (TIN0, TIN1) and the slave is typically allocated one time slot (TDO) in the packet of the three consecutive time slots (TIN0, TIN1, TDO). The relative time slot position within the packet of at least three time slots (TIN0, TIN1, TDO) is preferably, but not necessarily always the same. Particularly preferably, the first time slot (TIN0) and the second time slot (TIN1) contain a control date and / or a first date transmitted from the master to the slave, the control date and the first date being in particular the data of the IEEE 1149.14 wire test data bus and the slave receives the control date and the first date.

Im Gegensatz zum Stand der Technik wird nun jedoch im dritten Zeitschlitz das Datum vom Slave zum Master nur im zweiten und dritten Spannungsbereich (VB3) und eben nicht im ersten Spannungsbereich (VB1) übertragen. Somit enthält der dritte Zeitschlitz erfindungsgemäß ein zweites Datum, das vom Slave zum Master übertragen wird und wobei der Master dieses zweite Datum empfängt und wobei das zweite Datum nur im zweiten Spannungsbereich (VB2) und im dritten Spannungsbereich (VB3) übertragen wird. Gleichzeitig wird der Takt in jedem Zeitschlitz übertragen. Das Taktsignal wird dabei durch ein Taktsignal signalisiert, das zwischen dem ersten Spannungsbereich (VB1) in einer ersten Halbtaktperiode der mindestens zwei Halbtaktperioden (T1H, T2H) einer Testsystemtaktperiode (T) auf der einen Seite und dem zweiten Spannungsbereich (VB2) oder dritten Spannungsbereich (VB3) in der zweiten Halbtaktperiode der mindestens zwei Halbtaktperioden (T1H, T2H) einer Testsystemtaktperiode (T) schwankt. Das Taktsignal kann daher dadurch detektiert werden, dass die Spannung auf der Datenleitung (TOW) aus dem zweiten Spannungsbereich (VB2) oder dritten Spannungsbereich (VB3) in den ersten Spannungsbereich (VB1) und umgekehrt wechselt. Das kreuzen der entsprechenden Schwellspannung (V2L) kann durch den zugehörigen Komparator (C2L) oder die entsprechende Einrichtung erkannt werden. Somit wird es möglich, den Testsystemtakt auf der Slave-Seite, also der Seite der integrierten Schaltung, sicher zu extrahieren. Hierbei ist die Konstruktion der Takteinprägung im Vergleich zur Konstruktion der Einprägung der anderen Signale erfindungsgemäß so gewählt, dass der Takt-Sender auf Seiten des Masters alle anderen Pegelquellen, die an der Datenleitung parallel aktiv sein können, überschreiben kann. Dies ist ein wesentlicher Unterschied zum Stand der Technik.In contrast to the prior art, however, in the third time slot, the date is now transmitted from the slave to the master only in the second and third voltage range (V B3 ) and not in the first voltage range (V B1 ). Thus, according to the invention, the third time slot contains a second datum which is transmitted from the slave to the master and wherein the master receives this second datum and wherein the second datum is transmitted only in the second voltage range (V B2 ) and in the third voltage range (V B3 ). At the same time, the clock is transmitted in each time slot. The clock signal is thereby signaled by a clock signal which occurs between the first voltage range (V B1 ) in a first half-cycle period of the at least two half-clock periods (T 1H , T 2H ) of a test system clock period (T) on the one side and the second voltage range (V B2 ). or third voltage range (V B3 ) in the second half-clock period of the at least two half-clock periods (T 1H , T 2H ) of a test system clock period (T) fluctuates. The clock signal can therefore be detected by changing the voltage on the data line (TOW) from the second voltage range (V B2 ) or third voltage range (V B3 ) into the first voltage range (V B1 ) and vice versa. The crossing of the corresponding threshold voltage (V 2L ) can be detected by the associated comparator (C 2L ) or the corresponding device. Thus, it becomes possible to surely extract the test system clock on the slave side, that is, the integrated circuit side. In this case, the construction of the clock impression in comparison to the construction of the impression of the other signals is chosen according to the invention such that the clock transmitter on the master side can overwrite all other level sources which can be active in parallel on the data line. This is a significant difference from the prior art.

In einer besonderen Ausprägung der Erfindung zeichnet sich diese daher dadurch aus, dass drei logische Zustände beim bidirektionalen Senden der Daten auf dem Bus durch Master und Slave verwendet werden, wobei diese logischen Zustände eine Hierarchie haben und ein Taktzustand, hier der in dem die Datenleitung sich im ersten Spannungsbereich (VB1) befindet, die höchste Priorität hat und nicht durch andere Sendeeinrichtungen überschrieben werden kann. Hierdurch ist sichergestellt, dass beide Systeme zumindest hinsichtlich des Basistaktes stets synchron arbeiten können. Um diesen ersten logischen Zustand, bei dem die Datenleitung (TOW) in den ersten Spannungsbereich (VB1) gezwungen wird, herstellen zu können, weist die Testdatenbusschnittstelle des Masters, also des Host-Prozessors, vorzugsweise einen dominanten Schalter (S1L) auf, der den Datenbus (TOW) beispielsweise gegen das Bezugspotenzial (V0) der Bezugspotenzialleitung (GND) in den zugehörigen Halbtaktperioden der mindestens zwei Halbtaktperioden (T1H, T2H) der jeweiligen Testsystemtaktperiode (T) kurzschließt. Dieser periodische Kurzschluss kann dann durch andere Sender nicht mehr überschrieben werden, wenn deren Innenwiderstand erfindungsgemäß höher ist als der des dominanten Schalters (S1L). Beispielsweise durch einen Spannungsteiler aus einem ersten Spannungsteilerwiderstand (R0H) gegen eine Spannung, beispielsweise die Versorgungsspannung (VIO), und einen zweiten Spannungsteilerwiderstand (R0L) gegen eine andere Spannung, beispielsweise das Bezugspotenzial (V0), wird die Datenleitung (TOW) im zweiten Spannungsbereich (VB2) gehalten bzw. in diesen zurückgeführt, wenn keiner der anderen Sender (S1L, S1H, I1, S2H, I2) des Masters oder Slaves sendet. Um nun Daten zu übertragen, wir die Datenleitung (TOW) im Gegensatz zum Stand der Technik aus diesem zweiten Spannungsbereich (VB2) durch die Sender des Masters und/oder Slaves in den dritten Spannungsbereich (VB3) gebracht, wenn ein dem logischen Datenwert des zweiten Spannungsbereichs (VB2) entgegengesetzter logischer Wert übertragen werden soll. Hierzu speist die jeweilige sendende Einheit, also der Master oder der Slave, einen Strom in die Datenleitung (TOW) ein. Dieser führt zu einem geänderten Spannungsabfall über die Spannungsteilerwiderstände (R0H, R0L). Bei einer geeigneten Polarität des eingespeisten Stromes wird der Spannungspegel auf der Datenleitung (TOW) vom zweiten Spannungsbereich (VB2) in den dritten Spannungsbereich (VB3) verschoben. Sollte es zu einem gleichzeitigen Senden mittels eine solchen Datenstromes, und dem gleichzeitigen Schließen des dominanten Schalters (S1L) kommen, so wird der dominante Schalter, sofern er erfindungsgemäß niederohmig genug ausgelegt ist, den Sendestrom des jeweiligen Senders abführen und somit diesen Spannungspegel und ggf. auch den durch den Spannungsteiler (R0H, R0L) erzeugten Spannungspegel überschreiben. Es kommt jedoch nicht, wie im Stand der Technik, möglicherweise zu einem Kurzschluss. Insbesondere kommt es nicht zu dem aus der US20070033465A1 bekannten Kurzschluss zwischen der Slave-Seite und dem Master-Sender. Es ist somit ein besonderes Merkmal der Erfindung, dass ein zweiter der drei logischen Zustände auf dem Datenbus durch eine erste schaltbare Stromquelle (I1, S1H) in dem Master und/oder eine zweite schaltbare Stromquelle (I2, S2H) erzeugt wird. Gleichzeitig wird in einer Ausprägung der Erfindung ein dritter der drei logischen Zustände auf dem Datenbus durch einen Pull-Schaltkreis (R0H, R0L) in Form eines Spannungsteilers erzeugt. Natürlich sind auch andere Möglichkeiten für einen solchen Pull-Schaltkreis denkbar. Im Prinzip handelt es sich bei dem Pull-Schaltkreis in Form eines Spannungsteilers um eine Spannungsquelle, die die Datenleitung auf eine zweite Spannung legt, die innerhalb des zweiten Spannungsbereiches (VB2) liegt, und wobei diese Spannungsquelle einen Innenwiderstand aufweist, der so groß ist, dass der mögliche Eingangsstrom so begrenzt ist, dass die geschalteten Stromquellen (I1, SH1) und (I2, SH2) einen größeren Strom liefern, als dieser Pull-Schaltkreis (R0H, R0L) abführen kann. Somit ergibt sich eine klare Hierarchie:

  • • Es dominiert als erstes der Schaltzustand des dominierenden Schalters (S1L), dann folgen
  • • als zweites in der Hierarchie der spannungsbestimmenden Elemente für die Spannung auf der Datenleitung (TOW) die beiden geschalteten Stromquellen des Masters (I1, S1H) und des Slave (I2, S2H), die typischerweise untereinander gleichberechtigt sind, und als
  • • drittes und letztes mit niedrigster Priorität der Pull-Schaltkreis, hier in Form eines Spannungsteilers (R0H, R0L).
In a particular embodiment of the invention, this is therefore characterized by the fact that three logical states are used in the bidirectional transmission of the data on the bus by master and slave, these logical states have a hierarchy and a clock state, here in which the data line itself is in the first voltage range (V B1 ), which has the highest priority and can not be overwritten by other transmitting devices. This ensures that both systems can always work synchronously, at least with regard to the basic clock. In order to be able to produce this first logic state, in which the data line (TOW) is forced into the first voltage range (V B1 ), the test data bus interface of the master, that is to say of the host processor, preferably has a dominant switch (S1L) short-circuits the data bus (TOW), for example, against the reference potential (V 0 ) of the reference potential line (GND) in the associated half-cycle periods of the at least two half-cycle periods (T 1H , T 2H ) of the respective test system clock period (T). This periodic short circuit can then no longer be overwritten by other transmitters if, according to the invention, their internal resistance is higher than that of the dominant switch (S1L). For example, by a voltage divider of a first voltage divider resistor (R 0H ) against a voltage, for example the supply voltage (V IO ), and a second voltage divider resistor (R 0L ) against another voltage, such as the reference potential (V 0 ), the data line (TOW ) in the second voltage range (V B2 ) held or returned to this, if none of the other transmitter (S 1L , S 1H , I 1 , S 2H , I 2 ) of the master or slave sends. In order to transmit data, the data line (TOW) is brought from this second voltage range (V B2 ) by the transmitters of the master and / or slave into the third voltage range (V B3 ), if one is the logical data value, in contrast to the prior art the second voltage range (V B2 ) opposite logical value are transmitted should. For this purpose, the respective transmitting unit, ie the master or the slave, feeds a current into the data line (TOW). This leads to a changed voltage drop across the voltage divider resistors (R 0H , R 0L ). With a suitable polarity of the injected current, the voltage level on the data line (TOW) is shifted from the second voltage range (V B2 ) to the third voltage range (V B3 ). Should it come to a simultaneous transmission by means of such a data stream, and the simultaneous closing of the dominant switch (S1L), then the dominant switch, if it is designed according to the invention low-impedance enough to dissipate the transmission current of the respective transmitter and thus this voltage level and possibly also override the voltage level generated by the voltage divider (R 0H , R 0L ). However, it does not come to a short circuit as in the prior art. In particular, it does not come to that from the US20070033465A1 known short circuit between the slave side and the master transmitter. It is thus a particular feature of the invention that a second of the three logic states on the data bus is generated by a first switchable current source (I1, S1H) in the master and / or a second switchable current source (I2, S2H). At the same time, in one embodiment of the invention, a third of the three logic states on the data bus is generated by a pull circuit (R0H, R0L) in the form of a voltage divider. Of course, other possibilities for such a pull circuit are conceivable. In principle, the pull circuit in the form of a voltage divider is a voltage source which places the data line at a second voltage which lies within the second voltage range (V B2 ), and which voltage source has an internal resistance which is so great in that the possible input current is limited so that the switched current sources (I 1 , S H1 ) and (I 2 , S H2 ) deliver a larger current than this pull circuit (R 0H , R 0L ) can dissipate. This results in a clear hierarchy:
  • • The switching state of the dominant switch (S 1L ) dominates first, then follow
  • Second, in the hierarchy of the voltage-determining elements for the voltage on the data line (TOW), the two switched current sources of the master (I 1 , S 1H ) and of the slave (I 2 , S 2H ), which are typically equal to one another, and as
  • • third and last lowest priority of the pull circuit, here in the form of a voltage divider (R 0H , R 0L ).

Bevorzugt korrespondiert der erste logische Zustand mit einem Spannungspegel (V0) im ersten Spannungsbereich (VB1) auf der Datenleitung (TOW), der zweite logische Zustand mit einem Spannungspegel (VM) im zweiten Spannungsbereich (VB2) auf der Datenleitung (TOW) und der dritte logische Zustand mit einem Spannungspegel (VIO) im dritten Spannungsbereich (VB3) auf der Datenleitung (TOW).The first logic state preferably corresponds to a voltage level (V 0 ) in the first voltage range (V B1 ) on the data line (TOW), the second logical state to a voltage level (V M ) in the second voltage range (V B2 ) on the data line (TOW ) and the third logic state having a voltage level (V IO ) in the third voltage range (V B3 ) on the data line (TOW).

Erfindungsgemäß wird der erste logische Zustand auf der Datenleitung (TOW) ausschließlich zur Übertragung eines ersten logischen Zustands, beispielsweise „low”, eines Testsystemtaktes benutzt und der zweite und dritte logische Zustand auf der Datenleitung (TOW) für die Übertragung eines zweiten logischen Zustands, beispielsweise „high”, des Testsystemtaktes benutzt.According to the invention, the first logic state on the data line (TOW) is used exclusively for transmitting a first logical state, for example "low", of a test system clock and the second and third logic state on the data line (TOW) for transmitting a second logic state, for example "High", the test system clock used.

Erfindungsgemäß wird der zweite logische Zustand auf der Datenleitung (TOW) zur Übertragung eines ersten logischen Zustands, beispielsweise „low”, eines Datensignals benutzt und der dritte logische Zustand auf der Datenleitung (TOW) für die Übertragung eines zweiten logischen Zustands, beispielsweise „high”, des Datensignals benutzt. Befindet sich die Datenleitung im ersten logischen Zustand, so wird dieser für die Datenübertragung ignoriert.According to the invention, the second logic state on the data line (TOW) is used for transmitting a first logic state, for example "low", of a data signal and the third logical state on the data line (TOW) for transmitting a second logic state, for example "high". , the data signal used. If the data line is in the first logical state, it is ignored for data transmission.

Erfindungsgemäß wird der erste logische Zustand auf der Datenleitung (TOW) zur Übertragung eines ersten logischen Zustands, beispielsweise „low” eines Testsystemtaktsignals benutzt und der dritte oder zweite logische Zustand auf der Datenleitung (TOW) für die Übertragung eines zweiten logischen Zustands, beispielsweise „high” des Testsystemtaktsignals benutzt. Wechselt der logische Zustand auf der Datenleitung (TOW) zwischen dem zweiten oder dritten logischen Zustand auf der Datenleitung (TOW), so wird dieser Wechsel für die Übertragung des Testsystemtaktes ignoriert und typischerweise weiterhin als zweiter logischer Zustand, beispielsweise „high” interpretiert.According to the invention, the first logic state on the data line (TOW) is used for transmitting a first logic state, for example "low" of a test system clock signal, and the third or second logic state on the data line (TOW) for transmitting a second logic state, for example "high "Used the test system clock signal. If the logic state on the data line (TOW) changes between the second or third logic state on the data line (TOW), this change is ignored for the transmission of the test system clock and typically continues to be interpreted as a second logic state, for example "high".

Beschreibung der FigurenDescription of the figures

1 zeigt die grundlegenden Signalformen des erfindungsgemäßen Datenprotokolls auf der Datenleitung (TOW) 1 shows the basic waveforms of the data protocol according to the invention on the data line (TOW)

2 zeigt einen erfindungsgemäßen Realisierungsvorschlag in schematischer Form. 2 shows a realization proposal according to the invention in a schematic form.

3 zeigt beispielhafte Pegelfolgen für jeweils ein Zeitschlitzpaket aus drei aufeinanderfolgenden Zeitschlitzen. 3 shows exemplary level sequences for each one time slot packet of three consecutive time slots.

4 Die Figur zeigt beispielhaft die Extraktion der Daten im Slave für drei aufeinander folgende Zeitschlitze. 4 The figure shows an example of the extraction of the data in the slave for three consecutive time slots.

Fig. 1Fig. 1

1 zeigt die grundlegenden Signalformen des erfindungsgemäßen Datenprotokolls auf der Datenleitung (TOW). Im oberen Teil der 1 sind die Signalformen für einen Zweidraht-Testbus gemäß IEEE 1149 Standard schematisch skizziert, wie sie aus dem Stand der Technik bekannt sind. Das oberste Signal (TDA) zeigt das Datensignal. Das zweite Signal (TCK) zeigt den zugehörigen Takt. Beide Signale sind als Stand der Technik markiert und gehören zum 2-Draht-JTAG-Standard. Darunter ist beispielhaft die digitale Kodierung vermerkt. Hierbei wird noch nicht dargestellt, ob der Slave oder der Master sendet. Hier ist nur die Signalform skizziert. 1 shows the basic waveforms of the data protocol according to the invention on the data line (TOW). In the upper part of the 1 the waveforms for a two-wire test bus according to IEEE 1149 standard are schematically outlined as known from the prior art. The highest signal (TDA) shows the data signal. The second signal (TCK) shows the associated clock. Both signals are marked as state of the art and belong to the 2-wire JTAG standard. Among them is exemplified the digital coding. In this case, it is not yet shown whether the slave or the master is transmitting. Here only the waveform is sketched.

Darunter ist die erfindungsgemäße Signalform auf der Datenleitung (TOW) des Eindraht-Datenbusses skizziert, die den Takt und die Daten kombiniert.Underneath, the inventive signal form is sketched on the data line (TOW) of the single-wire data bus, which combines the clock and the data.

Ganz unten sind die verschiedenen Spannungspegel skizziert. Das Signal weist beim Senden drei Spannungspegel auf:

  • 1. Einen ersten Spannungspegel, der typischerweise gleich einer Versorgungsspannung (VIO) ist. Dabei kann diese gleich der Versorgungsspannung (VIO2) auf Slave-Seite oder der Versorgungsspannung (VIO1) auf Masterseite sein. Im Folgenden meine VIO eine dieser beiden Versorgungsspannungen oder eine Kombination der beiden oder eine andere, vergleichbare Versorgungsspannung mit gleicher Wirkung. Vorzugsweise sollten Master und Slave die gleiche Versorgungsspannung als Referenz benutzen.
  • 2. Einen zweiten, mittleren Spannungspegel (VM).
  • 3. Einen dritten Spannungspegel, der typischerweise gleich einem Bezugspotenzial (V0) ist.
At the bottom, the different voltage levels are outlined. The signal has three voltage levels when transmitting:
  • 1. A first voltage level, which is typically equal to a supply voltage (V IO ). It can be equal to the supply voltage (V IO2 ) on the slave side or the supply voltage (V IO1 ) on the master side. In the following, my V IO one of these two supply voltages or a combination of the two or another, comparable supply voltage with the same effect. Preferably master and slave should use the same supply voltage as reference.
  • 2. A second, medium voltage level (V M ).
  • 3. A third voltage level, which is typically equal to a reference potential (V 0 ).

Für die Extraktion des Testsystemtaktes ist eine zweite Schwellspannung (V2L) definiert, die zwischen dem Bezugspotenzial (V0) und dem mittleren Potenzial (VM) liegt.For the extraction of the test system clock, a second threshold voltage (V 2L ) is defined, which lies between the reference potential (V 0 ) and the mean potential (V M ).

Für die Extraktion der Daten ist eine dritte Schwellspannung (V1H) des Masters und eine erste Schwellspannung (V2H) des Slaves definiert, die zwischen der Versorgungsspannung (VIO) und dem mittleren Potenzial (VM) liegen und in etwa gleich sein sollten.For the extraction of the data, a third threshold voltage (V 1H ) of the master and a first threshold voltage (V 2H ) of the slave are defined, which lie between the supply voltage (V IO ) and the middle potential (V M ) and should be approximately equal ,

Durch die zweite Schwellspannung (V2L) des Slaves und das Bezugspotenzial (V0) wird ein erster Spannungsbereich (VB1) definiert und begrenzt.The second threshold voltage (V 2L ) of the slave and the reference potential (V 0 ) define and limit a first voltage range (V B1 ).

Durch die erste Schwellspannung (V2H) des Slaves bzw. die dritte Schwellspannung (V1H) des Masters auf der einen Seite und die zweite Schwellspannung (V2L) des Slaves wird ein zweiter Spannungsbereich (VB2) definiert und begrenzt.By the first threshold voltage (V 2H ) of the slave or the third threshold voltage (V 1H ) of the master on one side and the second threshold voltage (V 2L ) of the slave, a second voltage range (V B2 ) is defined and limited.

Durch die Erste Schwellspannung (V2H) des Slaves bzw. die dritte Schwellspannung (V1H) des Masters auf der einen Seite und die Versorgungsspannung wird ein dritter Spannungsbereich (VB3) definiert und begrenzt.The first threshold voltage (V 2H ) of the slave or the third threshold voltage (V 1H ) of the master on one side and the supply voltage define and limit a third voltage range (V B3 ).

Zeitlich gliedert sich das Signal auf der Datenleitung (TOW) in Zeitschlitzpakete mit mindestens drei Zeitschlitzen (TIN0, TIN1, TDO). Die Zeitschlitze eines Zeitschlitzpaketes folgen aufeinander mit einer Testsystemtaktperiode (T). Die Reihenfolge der Zeitschlitze innerhalb eines Zeitschlitzpaketes kann für ein System beliebig, aber vorzugsweise für alle Zeitschlitzpakete gleich gewählt werden. Jede Testsystemtaktperiode (T) gliedert sich in mindestens zwei Halbtaktperioden (T1H, T2H), deren Länge vorzugsweise aber nicht notwendigerweise gleich ist.In terms of time, the signal on the data line (TOW) is divided into timeslot packets with at least three time slots (TIN0, TIN1, TDO). The time slots of a time slot packet follow one another with a test system clock period (T). The order of the time slots within a time slot packet can be chosen to be arbitrary for a system, but preferably the same for all time slot packets. Each test system clock period (T) is divided into at least two half-clock periods (T 1H , T 2H ), the length of which is preferably but not necessarily the same.

In einer Halbtaktperiode der mindestens zwei Halbtaktperioden (T1H, T2H) wird er Testsystemtakt übertragen.In a half-clock period of the at least two half-clock periods (T 1H , T 2H ) it is transmitted test system clock.

Hierbei befindet sich der Pegel auf der Datenleitung (TOW) in einer Halbtaktperiode der mindestens zwei Halbtaktperioden (T1H, T2H) im ersten Spannungsbereich (VB1). Hierdurch wird ein erster logischer Wert des Testsystemtaktes übertragen. In dem Beispiel reicht es aus, dass der Pegel auf der Datenleitung (TOW) sich unterhalb der zweiten Schwelle (V2L) befindet. Eine Begrenzung nach unten durch das Bezugspotenzial (V0) ist für die Entscheidung, ob der Pegel auf der Datenleitung (TOW) sich im ersten Spannungsbereich (VB1) befindet nicht relevant und wird daher in der Praxis nicht verwendet. Daher kann der erste Spannungsbereich (VB1) in vielen Anwendungsfällen auch als nach unten offen angesehen werden.Here, the level on the data line (TOW) is in a half-clock period of the at least two half-clock periods (T 1H , T 2H ) in the first voltage range (V B1 ). As a result, a first logical value of the test system clock is transmitted. In the example, it is sufficient that the level on the data line (TOW) is below the second threshold (V 2L ). A limitation down through the reference potential (V 0 ) is for the decision whether the level on the data line (TOW) is in the first voltage range (V B1 ) is not relevant and is therefore not used in practice. Therefore, the first voltage range (V B1 ) can also be regarded as open at the bottom in many applications.

In der anderen Halbtaktperiode der mindestens zwei Halbtaktperioden (T1H, T2H) befindet sich der Pegel auf der Datenleitung (TOW) im zweiten Spannungsbereich (VB2) oder dritten Spannungsbereich (VB3). Hierdurch wird ein zweiter logischer Wert des Testsystemtaktes übertragen, der vom ersten logischen Wert des Testsystemtaktes verschieden ist. In dem Beispiel reicht es aus, dass der Pegel auf der Datenleitung (TOW) sich oberhalb der zweiten Schwelle (V2L) befindet. Eine Begrenzung nach oben durch die Versorgungsspannung (VIO) ist für die Entscheidung, ob der Pegel auf der Datenleitung (TOW) sich im zweiten Spannungsbereich (VB2) oder dritten Spannungsbereich (VB3) befindet, nicht relevant und wird daher in der Praxis nicht verwendet. Daher kann der dritte Spannungsbereich (VB3) in vielen Anwendungsfällen auch als nach oben offen angesehen werden.In the other half-clock period of the at least two half-clock periods (T 1H , T 2H ), the level on the data line (TOW) is in the second voltage range (V B2 ) or third voltage range (V B3 ). As a result, a second logical value of the test system clock is transmitted, which is different from the first logical value of the test system clock. In the example, it is sufficient that the level on the data line (TOW) is above the second threshold (V 2L ). A limitation upwards by the supply voltage (V IO ) is not relevant for the decision as to whether the level on the data line (TOW) is in the second voltage range (V B2 ) or third voltage range (V B3 ) and therefore becomes practical not used. Therefore, in many applications, the third voltage range (V B3 ) can also be considered to be open at the top.

Da es für die Extraktion des Testsystemtaktes innerhalb dieser anderen Halbtaktperiode der mindestens zwei Halbtaktperioden (T1H, T2H) nicht relevant ist, ob der Pegel auf der Datenleitung sich im dritten Spannungsbereich (VB3) oder zweiten Spannungsbereich (VB2) befindet, können nun durch eine Unterscheidung zwischen dem dritten Spannungsbereich (VB3) und dem zweiten Spannungsbereich (VB2) innerhalb dieser anderen Halbtaktperiode der mindestens zwei Halbtaktperioden (T1H, T2H) Daten übertragen werden.Since it is not relevant for the extraction of the test system clock within this other half-clock period of the at least two half-clock periods (T 1H , T 2H ) whether the level on the data line is in the third voltage range (V B3 ) or second voltage range (V B2 ) now by a distinction between the third voltage range (V B3 ) and the second voltage range (V B2 ) within this other half-cycle period of at least two half-clock periods (T 1H , T 2H ) data are transmitted.

In dieser anderen Halbtaktperiode der mindestens zwei Halbtaktperioden (T1H, T2H) befindet sich der Pegel auf der Datenleitung (TOW) im zweiten Spannungsbereich (VB2), wenn ein erster logischer Datenwert übertragen wird und im dritten Spannungsbereich (VB3), wenn ein zweiter logischer Datenwert übertragen wird.In this other half-clock period of the at least two half-clock periods (T 1H , T 2H ), the level on the data line (TOW) is in the second voltage range (V B2 ) when a first logical data is transmitted and in the third voltage range (V B3 ) a second logical data value is transmitted.

Rechts neben dem unteren Signal sind zur besseren Verdeutlichung beispielhafte logische Zustände für die drei Pegel eingezeichnet.To the right of the lower signal, exemplary logical states for the three levels are shown for better clarity.

Der obere Pegel entspricht in dem Beispiel einem beispielhaften logischen Wert des Testsystemtakts (TCK) von 1 und einem beispielhaften logischen Wert des Datensignals (TDA) von 1.The upper level in the example corresponds to an exemplary logical value of the test system clock (TCK) of FIG. 1 and an exemplary logical value of the data signal (TDA) of FIG.

Der mittlere Pegel entspricht in dem Beispiel einem beispielhaften logischen Wert des Testsystemtakts (TCK) von 1 und einem beispielhaften logischen Wert des Datensignals (TDA) von 0.The average level in the example corresponds to an exemplary logical value of the test system clock (TCK) of FIG. 1 and an exemplary logical value of the data signal (TDA) of zero.

Der untere Pegel entspricht in dem Beispiel einem beispielhaften logischen Wert des Testsystemtakts (TCK) von 0 und einem beispielhaften logischen Wert des Datensignals (TDA) von 0.The lower level in the example corresponds to an exemplary logical value of the test system clock (TCK) of zero and an exemplary logical value of the data signal (TDA) of zero.

Die Kombination eines beispielhaften logischen Wert des Testsystemtakts (TCK) von 1 und eines beispielhaften logischen Wert des Datensignals (TDA) von 0 ist nicht zulässig und deutet ggf. auf einen Systemfehler hin.The combination of an exemplary logical value of the test system clock (TCK) of 1 and an exemplary logical value of the data signal (TDA) of 0 is not permissible and may indicate a system error.

Fig. 2Fig. 2

In 2 sind die wichtigsten Teile der erfindungsgemäßen Schnittstelle zur Realisierung des erfindungsgemäßen Protokolls auf der Datenleitung (TOW) zwischen dem Master (Master) und dem Slave (Slave) dargestellt. Als Bezugspotenzial für die Signale auf der Datenleitung (TOW) dient hier beispielhaft die Masse mit der Bezugspotenzialleitung (GND), die auf dem Bezugspotenzial (V0) liegt. Durch den Spannungsteiler aus einem unteren Widerstand (R0L) zwischen Datenleitung (TOW) und Bezugspotenzial (GND) und einem oberen Widerstand (R0H) zwischen Datenleitung (TOW) und einem vom Bezugspotenzial (V0) verschiedenen Versorgungspotenzial (VIO) wird die Datenleitung (TOW) zunächst auf einem mittleren Potenzial (VM) zwischen diesen beiden Potenzialen (V0, VIO) gehalten. Auf der Masterseite wird nun immer in einer Halbtaktperiode der mindestens zwei Halbtaktperioden (T1H, T2H) einer Testsystemtaktperiode (T) des Testsystemtaktes (TCKout1) der dominierende Schalter (S1L) geschlossen, der zwischen Datenleitung (TOW) und der Bezugspotenzialleitung (GND) geschaltet ist Da der Innenwiderstand des dominierenden Schalters (S1L) vorzugsweise kleiner als der Innenwiderstand des Spannungsteiles aus dem oberen Widerstand (R0H) und dem unteren Widerstand (R0L) ist, wird dadurch in der betreffenden Halbtaktperiode der mindestens zwei Halbtaktperioden (T1H, T2H) einer Testsystemtaktperiode (T) durch das Schließen des dominierenden Schalters (S1L) der Spannungspegel auf der Datenleitung (TOW) von dem besagten mittleren Potenzial (VM) in einem zweiten Spannungsbereich (VB2) auf das Potenzial des Bezugspotenzials (V0), das sich im ersten Spannungsbereich (VB1) befindet, gezogen. Der dominierende Schalter (S1L) wird dabei durch den Testsystemtakt auf Masterseite (TCKout1) angesteuert. Ist dieser dominierende Schalter (S1L) nicht geschlossen, so können Daten bidirektional in der anderen Halbtaktperiode der mindestens zwei Halbtaktperioden (T1H, T2H) einer Testsystemtaktperiode (T) übertragen werden. Auf der Master-Seite speist dazu eine geschaltete Stromquelle (S1H, I1) Strom in die Datenleitung (TOW) ein, wenn die Sendeleitung (TDAout1) aus dem Inneren des Masters aktiv ist. Hierzu schließt die Sendeleitung (TDAout1) aus dem Inneren des Masters den Schalter (S1H) der steuerbaren Stromquelle (S1H, I1). Hierdurch liefert die Stromquelle (I1) der steuerbaren Stromquelle (S1H, I1) Strom in die Datenleitung (TOW). Vorzugsweise ist dieser Strom größer als der Strom, den der Pull-Schaltkreis bestehend aus dem oberen Widerstand (R0H) und dem unteren Widerstand (R0L) abführen kann. Somit wandert das Potenzial der Datenleitung (TOW) in diesem Fall vom mittleren Potenzial (VM) in einem zweiten Spannungsbereich (VB2) zu einem Potenzial nahe der Versorgungsspannung (VIO1) für die schaltbare Stromquelle (S1H, I1) des Masters in dem dritten Spannungsbereich (VB3). Wird jedoch der dominierende Schalter (S1L) geschlossen, so überschreibt dieser den Einfluss der schaltbaren Stromquelle (S1H, I1) des Masters und des Pull-Schaltkreises bestehend aus dem oberen Widerstand (R0H) und dem unteren Widerstand (R0L). Beide sind bei geeigneter Auslegung des dominierenden Schalters (S1L) nicht in der Lage, das Potenzial auf der Datenleitung (TOW) gegen den dominierenden Schalter (S1L) zu bestimmen.In 2 the most important parts of the interface according to the invention for realizing the protocol according to the invention are shown on the data line (TOW) between the master (master) and the slave (slave). As a reference potential for the signals on the data line (TOW) is used here by way of example the ground with the reference potential line (GND), which lies on the reference potential (V 0 ). The voltage divider consisting of a lower resistance (R 0L ) between the data line (TOW) and the reference potential (GND) and an upper resistance (R 0H ) between the data line (TOW) and a supply potential (V IO ) different from the reference potential (V 0 ) becomes the Data line (TOW) initially held at a mean potential (V M ) between these two potentials (V 0 , V IO ). On the master side, the dominating switch (S 1L ) which is between the data line (TOW) and the reference potential line (S 1L ) is now always closed in a half-cycle period of the at least two half-clock periods (T 1H , T 2H ) of a test system clock period (T) of the test system clock (TCKout 1 ). Since the internal resistance of the dominant switch (S 1L ) is preferably smaller than the internal resistance of the voltage component of the upper resistor (R 0H ) and the lower resistor (R 0L ), the at least two half-cycle periods ( T 1H , T 2H ) of a test system clock period (T) by closing the dominant switch (S 1L ) of the voltage levels on the data line (TOW) from said average potential (V M ) in a second voltage range (V B2 ) to the potential of the Reference potential (V 0 ), which is located in the first voltage range (V B1 ) pulled. The dominant switch (S 1L ) is controlled by the test system clock on the master side (TCKout 1 ). If this dominant switch (S 1L ) is not closed, data can bidirectionally transmit in the other half-clock period of the at least two half-clock periods (T 1H , T 2H ) of a test system clock period (T) become. On the master side, a switched current source (S 1H , I 1 ) supplies power to the data line (TOW) when the transmission line (TDAout 1 ) from inside the master is active. For this purpose, the transmission line (TDAout 1 ) from the interior of the master closes the switch (S 1H ) of the controllable current source (S 1H , I 1 ). As a result, the current source (I 1 ) of the controllable current source (S 1H , I 1 ) supplies current to the data line (TOW). Preferably, this current is greater than the current that can be dissipated by the pull circuit consisting of the upper resistor (R 0H ) and the lower resistor (R 0L ). Thus, the potential of the data line (TOW) in this case moves from the mean potential (V M ) in a second voltage range (V B2 ) to a potential near the supply voltage (V IO1 ) for the switchable current source (S 1H , I 1 ) of the master in the third voltage range (V B3 ). However, if the dominant switch (S 1L ) is closed, this overwrites the influence of the switchable current source (S 1H , I 1 ) of the master and the pull circuit consisting of the upper resistance (R 0H ) and the lower resistance (R 0L ) , Both are with a suitable design of the dominant switch (S 1L ) unable to determine the potential on the data line (TOW) against the dominant switch (S 1L ).

In gleicher Weise arbeitet die zweite schaltbare Stromquelle auf der Slave-Seite. Auf der Slave-Seite speist dazu eine geschaltete Stromquelle (S2H, I2) Strom in die Datenleitung (TOW) ein, wenn die Sendeleitung (TDAout2) aus dem Inneren des Slaves aktiv ist. Hierzu schließt die Sendeleitung (TDAout2) aus dem Inneren des Slaves den Schalter (S2H) der steuerbaren Stromquelle (S2H, I2). Hierdurch liefert die Stromquelle (I2) der steuerbaren Stromquelle (S2H, I2) Strom in die Datenleitung (TOW). Vorzugsweise ist dieser Strom wieder größer als der Strom, den der Pull-Schaltkreis bestehend aus dem oberen Widerstand (R0H) und dem unteren Widerstand (R0L) abführen kann. Somit wandert das Potenzial der Datenleitung (TOW) in diesem Fall vom mittleren Potenzial (VM) in einem zweiten Spannungsbereich (VB2) zu einem Potenzial nahe der Versorgungsspannung (VIO2) für die schaltbare Stromquelle (S2H, I2) des Masters in dem dritten Spannungsbereich (VB3). Wird jedoch der dominierende Schalter (S1L) geschlossen, so überschreibt dieser wieder den Einfluss der schaltbaren Stromquelle (S2H, I2) des Slaves und des Pull-Schaltkreises bestehend aus dem oberen Widerstand (R0H) und dem unteren Widerstand (R0L). Beide sind bei geeigneter Auslegung des dominierenden Schalters (S1L) nicht in der Lage, das Potenzial auf der Datenleitung (TOW) gegen den dominierenden Schalter (S1L) zu bestimmen. Auch wenn die schaltbare Stromquelle (S1H, I1) des Masters ebenfalls hinzugeschaltet wird, wird bei geeigneter Auslegung des dominierenden Schalters (S1L) dieser das Potenzial auf der Datenleitung (TOW) weiterhin bestimmen.In the same way, the second switchable current source operates on the slave side. On the slave side, a switched current source (S 2H , I 2 ) supplies power to the data line (TOW) when the send line (TDAout 2 ) from the inside of the slave is active. For this purpose, the transmission line (TDAout 2 ) from the interior of the slave closes the switch (S 2H ) of the controllable current source (S 2H , I 2 ). As a result, the current source (I 2 ) supplies the controllable current source (S 2H , I 2 ) current in the data line (TOW). Preferably, this current is again greater than the current that can pull the pull circuit consisting of the upper resistance (R 0H ) and the lower resistance (R 0L ). Thus, in this case, the potential of the data line (TOW) travels from the mean potential (V M ) in a second voltage range (V B2 ) to a potential near the supply voltage (V IO2 ) for the switchable current source (S 2H , I 2 ) of the master in the third voltage range (V B3 ). However, if the dominant switch (S 1L ) is closed, this again overwrites the influence of the switchable current source (S 2H , I 2 ) of the slave and the pull circuit consisting of the upper resistance (R 0H ) and the lower resistance (R 0L ). Both are with a suitable design of the dominant switch (S 1L ) unable to determine the potential on the data line (TOW) against the dominant switch (S 1L ). Even if the switchable current source (S 1H , I 1 ) of the master is also connected, if the dominant switch (S 1L ) is designed appropriately, it will continue to determine the potential on the data line (TOW).

Auf der Slave-Seite vergleicht ein erster Komparator (C2H) das Potenzial auf der Datenleitung (TOW) mit einem ersten Schwellwert (V2H). Gleichzeitig vergleicht ein zweiter Komparator (C2L) das Potenzial auf der Datenleitung mit einem zweiten Schwellwert (V2L). Der zweite Schwellwert (V2L) unterscheidet sich vom ersten Schwellwert (V2H) und bestimmt die Grenze zwischen dem ersten Spannungsbereich (VB1) und dem zweiten Spannungsbereich (VB2). Der erste Schwellwert (V2H) bestimmt die Grenze zwischen dem zweiten Spannungsbereich (VB2) und dem dritten Spannungsbereich (VB3). Der zweite Komparator (C2L) gewinnt den Testsystemtakt aus dem Signal auf der Datenleitung zurück. Dieses Signal wird ins Innere des Slaves als durch den Slave empfangenes Taktsignal (TCKin2) weitergegeben. Der erste Komparator (C2H) gewinnt die Dateninformation aus dem Signal auf der Datenleitung (TOW) als durch den Slave empfangene Daten (TDAin2) zurück.On the slave side, a first comparator (C 2H ) compares the potential on the data line (TOW) with a first threshold (V 2H ). At the same time, a second comparator (C 2L ) compares the potential on the data line with a second threshold (V 2L ). The second threshold (V 2L ) differs from the first threshold (V 2H ) and determines the boundary between the first voltage range (V B1 ) and the second voltage range (V B2 ). The first threshold (V 2H ) determines the boundary between the second voltage range (V B2 ) and the third voltage range (V B3 ). The second comparator (C 2L ) recovers the test system clock from the signal on the data line. This signal is passed to the inside of the slave as a clock signal received by the slave (TCKin 2 ). The first comparator (C 2H ) retrieves the data information from the signal on the data line (TOW) as data received by the slave (TDAin 2 ).

Dabei enthalten die durch den Slave empfangenen Daten auch noch Anteile des Testsystemtaktes. Dies kann durch einfaches Abtasten beispielsweise in einem Flip-Flop mit der Flanke eines leicht verzögerten Testsystemtakts oder alternativ durch Verzögerung der empfangenen Daten und Abtastung mit einem nicht verzögerten Testsystemtakt leicht behoben werden. Ggf. müssen die Signale vor der Verwendung noch aufbereitet werden (D2H, D2L).The data received by the slave also contain portions of the test system clock. This can be easily remedied by simply sampling, for example, in a flip-flop with the edge of a slightly delayed test system clock, or alternatively by delaying the received data and sampling with a non-delayed test system clock. Possibly. the signals must still be processed before use (D 2H , D 2L ).

In einer Ausprägung der Erfindung könnte das Datenausgangssignal (TDAin2) auf 1 durch den ersten Komparator (C2H) geschaltet werden, wenn das Potenzial auf der Datenleitung (TOW) kleiner als der erste Schwellwert (V2H) ist und umgekehrt, wenn das Potenzial niedriger als dieser Schwellwert ist. In einer Ausprägung der Erfindung könnte das Testsystemtaktsignal (TCKin2) auf 1 durch den zweiten Komparator (C2L) geschaltet werden, wenn das Potenzial auf der Datenleitung (TOW) kleiner als der zweite Schwellwert (V2L) ist und umgekehrt, wenn das Potenzial niedriger als dieser Schwellwert ist.In one form According to the invention, the data output signal (TDAin2) could be switched to 1 by the first comparator (C 2H ) if the potential on the data line (TOW) is less than the first threshold (V 2H ) and vice versa if the potential is lower than this threshold is. In one embodiment of the invention, the test system clock signal (TCKin 2 ) could be switched to 1 by the second comparator (C 2L ) if the potential on the data line (TOW) is less than the second threshold (V 2L ) and vice versa if the potential is lower than this threshold.

In ähnlicher Weise tastet der Master mittels eines dritten Komparators (C1H) den Zustand auf der Datenleitung (TOW) ab. Hierzu vergleicht der dritte Komparator (C1H) das Potenzial auf der Datenleitung (TOW) mit einem dritten Schwellwert (V1H) und gewinnt dadurch die auf der Datenleitung befindlichen Daten zurück, die jedoch auch hier noch Anteile des Testsystemtaktes aufweisen. Auch hier hilft eine geeignete Abtastung. Auf diese Weise werden die durch den Master empfangenen Daten (TDAin1) gewonnen. In einer Ausprägung der Erfindung könnte das Datenausgangssignal (TDAin1) auf 1 durch den dritten Komparator (C1H) geschaltet werden, wenn das Potenzial auf der Datenleitung (TOW) kleiner als der dritte Schwellwert (V1H) ist und umgekehrt, wenn das Potenzial niedriger als dieser Schwellwert ist. Der dritte Schwellwert (V1H) ist vorzugsweise bis auf einen kleinen Toleranzbereich von vorzugsweise deutlich kleiner 25% dieses Wertes gleich dem ersten Schwellwert (V2H).Similarly, the master samples the state on the data line (TOW) by means of a third comparator (C 1H ). For this purpose, the third comparator (C 1H ) compares the potential on the data line (TOW) with a third threshold value (V 1H ) and thereby recovers the data located on the data line, which, however, still have portions of the test system clock. Again, a suitable scan helps. In this way, the data (TDAin 1 ) received by the master is obtained. In one embodiment of the invention, the data output signal (TDAin 1 ) could be switched to 1 by the third comparator (C 1H ) if the potential on the data line (TOW) is less than the third threshold (V 1H ) and vice versa if the potential is lower than this threshold. The third threshold value (V 1H ) is preferably equal to the first threshold value (V 2H ) except for a small tolerance range of preferably significantly less than 25% of this value.

In der weiteren Verarbeitung können nun Schaltungen aus dem Stand der Technik für einen Testdatenbus mit separater Testdatenleitung und Testsystemtaktleitung verwendet werden, sodass hier auf die Beschreibung verzichtet werden kann. Beispielhaft sei auf die WO 2006 102 284 A2 verwiesen.In the further processing, circuits from the prior art can now be used for a test data bus with a separate test data line and test system clock line, so that the description can be omitted here. Exemplary is on the WO 2006 102 284 A2 directed.

Es ergibt sich nun folgende Tabelle der Spannungspegel und logischen Werte als eine mögliche Implementation der Erfindung. Andere Pegel und korrespondierende logische Werte sind natürlich möglich, wie dem Fachmann klar sein wird. Man beachte dass hier in diesem Beispiel TCKout1 = 0 den dominierenden Schalter (S1L) schließt. Dies kann natürlich auch invertiert implementiert werden. Senden Datenleitung Empfangen TCKout1 TDAout1 TDAout2 TOW TCKin2 TDAin1 TDAin2 0 0 0 V0 0 0 0 0 1 V0 0 0 0 1 0 V0 0 0 0 1 1 V0 0 0 1 0 0 VM 1 0 1 0 1 VIO2 1 1 1 1 1 0 VIO1 1 1 1 1 1 1 VIO1/2 1 1 1 The following table of voltage levels and logic values will now be given as one possible implementation of the invention. Other levels and corresponding logical values are of course possible, as will be apparent to those skilled in the art. Note that in this example TCKout 1 = 0 closes the dominant switch (S 1L ). Of course, this can also be implemented inverted. Send data line Receive TCKout 1 TDAout 1 TDAout 2 TOW TCKin 2 TDAin 1 TDAin 2 0 0 0 V 0 0 0 0 0 1 V 0 0 0 0 1 0 V 0 0 0 0 1 1 V 0 0 0 1 0 0 V M 1 0 1 0 1 V IO2 1 1 1 1 1 0 V IO1 1 1 1 1 1 1 V IO1 / 2 1 1 1

Vorzugsweise stimmen der erste Schwellwert (V2H) und der dritte Schwellwert (V1H) überein, wodurch Master und Slave die gleiche Datensequenz erkennen. Durch entsprechend gesteuerte zeitliche Abtastung können diese Daten dann geeignet den Zeitschlitzen (TIN0, TIN1, TDO) zugeordnet werden.Preferably, the first threshold (V 2H ) and the third threshold (V 1H ) match, whereby the master and slave recognize the same data sequence. By appropriately controlled temporal sampling, these data can then be appropriately assigned to the time slots (TIN0, TIN1, TDO).

Fig. 3Fig. 3

3 zeigt eine beispielhafte Protokollsequenz von drei aufeinander folgenden Zeitschlitzen (TIN0, TIN1, TDO). In anderen Implementationen der Erfindung kann ein Zeitschlitzpaket auch mehr als drei Zeitschlitze (TIN0, TIN1, TDO) umfassen. Im ersten Zeitschlitz (TIN0) werden typischerweise Kontrolldaten übertragen, die dem TMS-Signal des Standard-Boundary-Scan (IEEE 1149) entsprechen. Im zweiten Zeitschlitz werden typischerweise die Daten übertragen, die dem TDI-Signals des Standard-Boundary-Scans (IEEE 1149) entsprechen. In diesen beiden Zeitschlitzen überträgt der Master Daten auf den Slave. Sollte parallel auch der Slave senden, so überschreibt der Slave den Master, wenn dessen schaltbare Stromquelle (S1H, I1) ausgeschaltet ist. Umgekehrt kann der Master den Slave überschreiben, wenn die schaltbare Stromquelle (S2H, I2) des Slaves ausgeschaltet ist. Ein Überschreiben des Masters durch den Slave kann der Master dadurch detektieren, dass die gesendeten Daten (TDAout1) im Hinblick auf ihren logischen Inhalt darauf durch eine Logik im Master überprüft werden, ob diese mit den empfangenen Daten (TDAin1) in der betreffenden Halbtaktperiode übereinstimmen, in der der Testsystemtakt (TCKout1) den dominierenden Schalter (S1L) nicht schließt. Im Falle einer solchen Asynchronizität kann der Master durch permanentes halten des Spannungspegels der Datenleitung (TOW) im dritten Spannungsbereich (VB3) bei geeigneter Auslegung der State-Machine des Slaves wieder re-synchronisieren. Hierzu muss die State-Machine des Test-Controllers des Slaves so ausgelegt sein, dass ein permanentes im dritten Spannungsbereich (VB3) im Kontrollfeld, also hier beispielsweise im ersten Zeitschlitz (TIN0), zu einem Reset in Form der Einnahme eines sogenannten „Idle-States” als einem abwartenden Zustand des Test-Controllers führt. Dieses permanente Halten des Spannungspegels der Datenleitung (TOW) im dritten Spannungsbereich (VB3) kann durch ein dauerhaftes Einschalten der schaltbaren Stromquelle (S1H, I1) des Masters für die Dauer des Reset-Vorgangs erfolgen 3 shows an exemplary protocol sequence of three consecutive time slots (TIN0, TIN1, TDO). In other implementations of the invention, a timeslot packet may also include more than three time slots (TIN0, TIN1, TDO). The first time slot (TIN0) typically carries control data corresponding to the standard boundary-scan TMS signal (IEEE 1149). In the second time slot, typically the data corresponding to the standard boundary-scan TDI signal (IEEE 1149) is transmitted. In these two time slots, the master transfers data to the slave. If the slave also sends in parallel, the slave overwrites the master if its switchable current source (S 1H , I 1 ) is switched off. Conversely, the master can overwrite the slave if the switchable current source (S 2H , I 2 ) of the slave is switched off. Overwriting of the master by the slave may be detected by the master by checking the transmitted data (TDAout 1 ) with respect to its logical content thereon by logic in the master, whether with the received data (TDAin 1 ) in the respective half-clock period in which the test system clock (TCKout 1 ) does not close the dominant switch (S 1L ). In the case of such asynchronicity, the master can re-synchronize by permanently holding the voltage level of the data line (TOW) in the third voltage range (V B3 ) with a suitable design of the state machine of the slave. For this purpose, the state machine of the test controller of the slave must be designed so that a permanent in the third voltage range (V B3 ) in the control field, ie here for example in the first time slot (TIN0), to a reset in the form of taking a so-called "Idle State "as a wait state of the test controller. This permanent maintenance of the voltage level of the data line (TOW) in the third voltage range (V B3 ) can be achieved by permanently switching on the switchable current source (S 1H , I 1 ) of the master for the duration of the reset process

Fig. 4 Fig. 4

4 zeigt eine erfindungsgemäße, beispielhafte Abfolge von Signalen. Eingabe sind die mit „2 Draht Daten” bezeichneten Zweidraht basierenden Daten. In dem Beispiel werden drei aufeinanderfolgende Zeitschlitzpakete (n – 1, n, n + 1) mit beispielhaft je drei Zeitschlitzen (TIN0, TIN1, TDO) dargestellt. Die Verwendung von mehr als drei Zeitschlitzen je Zeitschlitzpakete ist natürlich denkbar. Die Bedeutung der jeweiligen Zeitschlitze innerhalb eines Zeitschlitzpakets hängt nur von der zeitlichen Position ab und ändert sich nicht. Wenn in dieser Beschreibung vom ersten Zeitschlitz (TIN0), zweiten Zeitschlitz (TIN1) und dritten Zeitschlitz (TDO) die Rede ist, so ist das eine reine Bezeichnung und bezieht sich nicht auf die Position innerhalb eines Zeitschlitzpaketes. Vorzugsweise ist die zeitliche Positionierung der einzelnen mindestens drei Zeitschlitze (TIN0, TIN1, TDO) innerhalb der Zeitschlitzpakete immer gleich oder zumindest durch einen Algorithmus vorhersagbar. Auch zeigt die Figur den zugehörigen Testsystemtakt (2 Draht Takt). Im Zeitschlitzpaket n – 1 liefert der Slave im Zeitschlitz TDOn-1 eine logische 1 und im Zeitschlitzpakte n im Zeitschlitz TDOn eine logische 1 und im Zeitschlitzpakte n + 1 im Zeitschlitz TDOn+1 eine logische 0. Die vom Master gesendeten Daten in den Zeitschlitzen TIN0n-1, TIN1n-1, TIN0n, TIN1n, TIN0n+1, TIN1n+1 sind in Ihrem logischen Gehalt nicht beispielhaft festgelegt und darum schraffiert. Das mit „TOW” bezeichnete Signal soll den Potenzialverlauf auf der Datenleitung (TOW) schematisch veranschaulichen. Aus diesem Potenzialverlauf auf der Datenleitung (TOW) erzeugt beispielhaft der erste Komparator (C2H) die durch den Slave empfangenen Daten (TDAin2). Der zweite Komparator (C2L) erzeugt beispielhaft aus dem Potenzialverlauf auf der Datenleitung (TOW) das durch den Slave empfangene Taktsignal (TCKin2), das dem rekonstruierten Testsystemtakt entspricht. Bei geeigneter Synchronisierung von Slave und Master, erzeugt der Slave einen internen Testsystembasistakt TCK, der erst in der zweiten Halbtaktperiode der Testsystemtaktperiode (T) des dritten Zeitschlitzes (TDOn) einen Puls mit der Dauer einer Halbtaktperiode zeigt. Mit der steigenden Flanke dieses Signals tastet in diesem Beispiel der Slave in diesem Beispiel die logischen Werte auf der Leitung (TDAin2) ab. Mit der fallenden Flanke zu Beginn des nächsten Zeitschlitzpaketes wird der in diesem Beispiel zu sendende Wert (TDO) geändert. TDAout2 wird jedoch erst im dritten Zeitschlitz (TDOn+1) des folgenden Zeitschlitzpaketes aktiv, wenn der Slave senden darf. Dem Fachmann ist klar, dass die Steuerung nicht nur mittels der in 4 dargestellten Steuerung über die fallende Flanke des Testsystemtaktes (TCK) möglich ist, sondern auch über die steigenden Flanke. 4 shows an exemplary sequence of signals according to the invention. Input is the two wire based data called "2 wire data". In the example, three consecutive timeslot packets (n-1, n, n + 1) are shown with, for example, three time slots each (TIN0, TIN1, TDO). The use of more than three time slots per time slot packets is of course conceivable. The meaning of the respective time slots within a timeslot packet depends only on the time position and does not change. When in this description the first time slot (TIN0), second time slot (TIN1) and third time slot (TDO) are mentioned, this is a pure name and does not refer to the position within a time slot packet. Preferably, the time positioning of the individual at least three time slots (TIN0, TIN1, TDO) within the time slot packets is always the same or at least predictable by an algorithm. Also, the figure shows the associated test system clock (2 wire clock). In the time slot packet n-1, the slave delivers a logical 1 in time slot TDO n-1 and a logical 1 in time slot n in time slot TDO n and in time slot n + 1 in time slot TDO n + 1 a logical 0. The data sent by the master in the time slots Tin0 n-1, n-1 TIN1, Tin0 n, n TIN1, Tin0 n + 1, n + 1 are not TIN1 exemplary set in their logical content and therefore hatched. The signal labeled "TOW" is intended to schematically illustrate the potential curve on the data line (TOW). From this potential curve on the data line (TOW), the first comparator (C 2H ) generates, for example, the data (TDAin 2 ) received by the slave. By way of example, the second comparator (C2L) uses the potential curve on the data line (TOW) to generate the clock signal (TCKin 2 ) received by the slave, which corresponds to the reconstructed test system clock. With appropriate synchronization of slave and master, the slave generates an internal test system base clock TCK which only in the second half-clock period of the test system clock period (T) of the third time slot (TDO n ) shows a pulse with the duration of a half-clock period. In this example, with the rising edge of this signal, the slave will sample the logical values on the line (TDAin 2 ). The falling edge at the beginning of the next timeslot packet changes the value (TDO) to be sent in this example. TDAout 2 , however, becomes active only in the third time slot (TDO n + 1 ) of the following time slot packet, if the slave is allowed to transmit. It is clear to the person skilled in the art that the control is not limited only by means of the in 4 represented control over the falling edge of the test system clock (TCK) is possible, but also on the rising edge.

Vorteile der ErfindungAdvantages of the invention

Die Erfindung stellt eine Anordnung mit einem Ein-Draht-Testdatenbus für die bidirektionale Übertragung auf diesem Testdaten-Bus bereit, die bei einem Verlust der Synchronisation keine Kurzschlüsse hervorrufen kann.The invention provides an arrangement with a one-wire test data bus for bi-directional transmission on this test data bus which can not cause shorts if synchronization is lost.

Merkmale der ErfindungFeatures of the invention

Die Erfindung weist folgende Merkmale auf. Die Ansprüche befinden sich unter der Überschrift „Ansprüche”:The invention has the following features. The claims are under the heading "Claims":

Merkmal 1:Characteristic 1:

Datenbus zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave, wobei der Datenbus eine Bezugspotenzialleitung (GND) mit einem Bezugspotenzial (V0) und eine Datenleitung (TOW) zur Übertragung von Daten und einem Testsystemtakt zwischen Master und Slave aufweist und wobei über die Datenleitung (TOW) bidirektional Daten zwischen dem Master und dem Slave übertragen werden können oder übertragen werden und wobei über die Datenleitung (TOW) ein Testsystemtakt mit einer Testsystemtaktperiode (T), die in mindestens eine erste Halbtaktperiode (T1H) und eine zweite Halbtaktperiode (T2H), die eine unterschiedliche zeitliche Dauer haben können, unterteilt ist, insbesondere vom Master zum Slave, zusätzlich übertragen wird und wobei der Slave über eine erste Einrichtung, insbesondere einen ersten Komparator (C2H) verfügt, der den Signalpegel in Form einer Signalspannung zwischen dem Bezugspotenzial (V0) der Bezugspotenzialleitung (GND) und dem Potenzial der Datenleitung (TOW) mit einem ersten Schwellwert, insbesondere dem eines ersten Schwellwertsignals (V2H), vergleicht und wobei der Slave über eine zweite Einrichtung, insbesondere einen zweiten Komparator (C2L) verfügt, der den Signalpegel in Form einer Signalspannung zwischen dem Bezugspotenzial (V0) der Bezugspotenzialleitung (GND) und dem Potenzial der Datenleitung (TOW) mit einem zweiten Schwellwert, insbesondere dem eines zweiten Schwellwertsignals (V2L), vergleicht und wobei der erste Schwellwert vom zweiten Schwellwert verschieden ist und wobei der erste und zweite Schwellwert zwischen der Betriebsspannung (VIO, VIO1, VIO2) und dem Bezugspotenzial (V0) der Bezugspotenzialleitung (GND) drei Signalspannungsbereiche (VB1, VB2, VB3) definieren und wobei ein mittlerer Spannungsbereich als zweiter Spannungsbereich (VB2) von einem ersten Spannungsbereich (VB1) nach oben oder unten hin begrenzt wird und wobei der zweite Spannungsbereich (VB2) nach unten oder oben hin aber andersherum als beim ersten Spannungsbereich (VB1) durch einen dritten Spannungsbereich (VB3) begrenzt wird und wobei Daten auf der Datenleitung (TOW) in zeitlich beabstandeten oder aufeinander folgenden Zeitschlitzpaketen von zumindest drei aufeinander folgenden Zeitschlitzen (TIN0, TIN1, TDO) mit jeweils einer Dauer einer Testsystemtaktperiode (T) übertragen werden und wobei ein erster Zeitschlitz (TIN0) und ein zweiter Zeitschlitz (TIN1) zumindest ein Kontrolldatum und/oder ein erstes Datum enthalten, das jeweils vom Master zum Slave übertragen wird, wobei das Kontrolldatum und das erste Datum insbesondere mit den Daten des IEEE 1149.14 Draht Testdatenbusses kompatibel sein können, und wobei der Slave das Kontrolldatum und das erste Datum empfängt gekennzeichnet dadurch, dass ein dritter Zeitschlitz (TDO) ein zweites Datum enthält, das vom Slave zum Master übertragen wird und wobei der Master dieses zweite Datum empfängt und wobei das zweite Datum nur im zweiten Spannungsbereich (VB2) und dritten Spannungsbereich (VB3) übertragen wird und dass die Übertragung der Daten in einer Halbtaktperiode der mindestens zwei Halbtaktperioden (T1H, T2H) einer Testsystemtaktperiode (T) erfolgt und dass der Testsystemtakt durch ein Taktsignal im ersten Spannungsbereich (VB1) während der jeweils anderen Halbtaktperiode der mindestens zwei Halbtaktperioden (T1H, T2H) der Testsystemtaktperiode (T) übertragen wird.Data bus between a first sub-device, the master, and a second sub-device, the slave, the data bus having a reference potential line (GND) with a reference potential (V 0 ) and a data line (TOW) for transmitting data and a test system clock between master and slave and wherein via the data line (TOW) bidirectional data between the master and the slave can be transmitted or transmitted and wherein via the data line (TOW) a test system clock with a test system clock period (T) in at least a first half-clock period (T 1H ) and a second half-clock period (T 2H ), which may have a different duration, is divided, in particular from master to slave, is additionally transmitted and wherein the slave has a first device, in particular a first comparator (C 2H ), the signal level in the form of a signal voltage between the reference potential (V 0 ) of the reference potential line (GND) and the potential of the data line (TOW) with a first threshold value, in particular that of a first threshold signal (V 2H ), and wherein the slave has a second device, in particular a second comparator (C 2L ), the signal level in the form of a signal voltage between the reference potential (V 0 ) of the reference potential line (GND) and the potential of the data line (TOW) with a second threshold, in particular that of a second threshold signal (V2L), and wherein the first threshold is different from the second threshold and wherein the first and second threshold value between the operating voltage (V IO , V IO1 , V IO2 ) and the reference potential (V 0 ) of the reference potential line (GND) define three signal voltage ranges (V B1 , V B2 , V B3 ) and wherein a mean voltage range as a second voltage range (V B2 ) from a first voltage range (V B1 ) is limited to the top or bottom and wherein the second voltage range (V B2 ) is limited to the bottom or top but the other way around than the first voltage range (V B1 ) by a third voltage range (V B3 ) and wherein data on the data line (TOW) in time-spaced or successive time-slot packets of at least three consecutive time slots (TIN0, TIN1, TDO) each having a duration of a test system clock period (T) and wherein a first time slot (TIN0) and a second time slot (TIN1) at least one control data and / or include a first date transmitted from the master to the slave, respectively, wherein the control date and the first date may be particularly compatible with the data of the IEEE 1149.14 wire test data bus, and wherein the slave receives the control date and the first date characterized by a third time slot (TDO) contains a second datum, which is from slave to master and wherein the master receives this second datum and wherein the second datum is transmitted only in the second voltage range (V B2 ) and third voltage range (V B3 ) and in that the transmission of the data in a half-clock period of the at least two half-clock periods (T 1H , T 2H ) of a test system clock period (T) and that the test system clock is transmitted by a clock signal in the first voltage range (V B1 ) during the respective other half-clock period of the at least two half-clock periods (T 1H , T 2H ) of the test system clock period (T).

Merkmal 2.Characteristic 2.

Datenbus zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave, entsprechend Merkmal 1 dadurch gekennzeichnet, dass mindestens drei logische Zustände beim bidirektionalen Senden der Daten auf der Datenleitung (TOW) durch Master und Slave verwendet werden.Data bus between a first sub-device, the master, and a second sub-device, the slave, according to feature 1 characterized in that at least three logic states in the bidirectional transmission of the data on the data line (TOW) by master and slave are used.

Merkmal 3.Feature 3.

Datenbus zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave, entsprechend Merkmal 2 dadurch gekennzeichnet, dass ein erster der mindestens drei logischen Zustände auf der Datenleitung (TOW) durch einen ersten dominanten Schalter (S1L) erzeugt wird, der das Potenzial der Datenleitung (TOW) in den ersten Spannungsbereich (VB1) zwingt.Data bus between a first sub-device, the master, and a second sub-device, the slave, according to feature 2 characterized in that a first of the at least three logic states on the data line (TOW) by a first dominant switch (S 1L ) is generated the potential of the data line (TOW) in the first voltage range (V B1 ) forces.

Merkmal 4.Characteristic 4.

Datenbus zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave, entsprechend den Merkmalen 2 oder 3 dadurch gekennzeichnet, dass ein zweiter der mindestens drei logischen Zustände auf der Datenleitung (TOW) durch Einschalten einer ersten schaltbaren Stromquelle (I1, S1H) in dem Master und/oder durch Einschalten einer zweiten schaltbaren Stromquelle (I2, S2H) erzeugt wird.Data bus between a first sub-device, the master, and a second sub-device, the slave, according to the features 2 or 3 characterized in that a second of the at least three logic states on the data line (TOW) by turning on a first switchable current source (I 1 , S 1H ) is generated in the master and / or by switching on a second switchable current source (I 2 , S 2H ).

Merkmal 5.Feature 5.

Datenbus zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave, nach Merkmal 4 dadurch gekennzeichnet, dass das Einschalten der ersten schaltbaren Stromquelle (I1, S1H) in dem Master und/oder das Einschalten der zweiten schaltbaren Stromquelle (I2, S2H) das Potenzial auf der Datenleitung (TOW) auf ein Potenzial im dritten Spannungsbereich (VB3) zwingt sofern der erste dominante Schalter (S1L) nicht eingeschaltet ist, der das Potenzial der Datenleitung (TOW) in den ersten Spannungsbereich zwingt und die schaltbaren Stromquellen (I1, S1H, I2, S2H) überschreibt.Data bus between a first sub-device, the master, and a second sub-device, the slave, characterized in feature 4, characterized in that the switching of the first switchable current source (I 1 , S 1H ) in the master and / or the switching of the second switchable current source ( I 2 , S 2H ) forces the potential on the data line (TOW) to a potential in the third voltage range (V B3 ) if the first dominant switch (S 1L ) is not turned on, the potential of the data line (TOW) in the first voltage range forces and the switchable current sources (I 1 , S 1H , I 2 , S 2H ) overwrites.

Merkmal 6.Characteristic 6.

Datenbus zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave, entsprechend einem oder mehreren der Merkmale 2 bis 5 dadurch gekennzeichnet, dass ein dritter der mindestens drei logischen Zustände auf der Datenleitung (TOW) durch einen Pull-Schaltkreis (R0H, R0L) erzeugt wird, wenn keiner der anderen logischen Zustände vorliegt, indem der Pull-Schaltkreis (R0H, R0L) das Potenzial der Datenleitung (TOW) auf ein mittleres Potenzial (VM) im zweiten Spannungsbereich (VB3) bringt.Data bus between a first sub-device, the master, and a second sub-device, the slave, according to one or more of the features 2 to 5, characterized in that a third of the at least three logic states on the data line (TOW) by a pull circuit (R 0H , R 0L ) is generated when none of the other logic states are present, by the pull circuit (R 0H , R 0L ) bringing the potential of the data line (TOW) to a mean potential (VM) in the second voltage range (V B3 ) ,

Merkmal 7.Characteristic 7.

Datenbus zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave, entsprechend einem oder mehreren der Merkmale 2 bis 6 dadurch gekennzeichnet, dass Wechsel vom einem zweiten oder einem dritten logischen Zustand auf der Datenleitung (TOW) auf der einen Seite zu einem ersten logischen Zustand auf der Datenleitung (TOW) auf der anderen Seite und Wechsel in die umgekehrte Richtung zur Übertragung eines Taktsignals benutzt werden.Data bus between a first sub-device, the master, and a second sub-device, the slave, according to one or more of the features 2 to 6 characterized in that the change from a second or a third logical state on the data line (TOW) on the one side a first logic state on the data line (TOW) on the other side and a change in the reverse direction to transmit a clock signal.

Merkmal 8. Characteristic 8.

Datenbus zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave, entsprechend einem oder mehreren der Merkmale 2 bis 7 dadurch gekennzeichnet, dass Wechsel vom einem ersten oder einem zweiten logischen Zustand auf der Datenleitung (TOW) auf der einen Seite zu einem dritten logischen Zustand auf der Datenleitung (TOW) auf der anderen Seite und Wechsel in die umgekehrte Richtung zur Übertragung eines Datensignals vom Master zum Slave und/oder vom Slave zum Master benutzt werden.Data bus between a first sub-device, the master, and a second sub-device, the slave, according to one or more of the features 2 to 7, characterized in that the change from a first or a second logical state on the data line (TOW) on the one side a third logic state on the data line (TOW) on the other side and a change in the reverse direction for transmitting a data signal from the master to the slave and / or from the slave to the master.

Merkmal 9.Characteristic 9.

Datenbus zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave, entsprechend den Merkmalen 8 und 9 dadurch gekennzeichnet, dass die Daten in einer Halbtaktperiode der mindestens zwei Halbtaktperioden (T1H, T2H) eines Zeitschlitzes übertragen werden und der Testsystemtakt in einer anderen Halbtaktperiode der mindestens zwei Halbtaktperioden (T1H, T2H) eines Zeitschlitzes wobei der Zeitschlitz eine Länge einer Testsystemtaktperiode (T) mit mindestens zwei Halbtaktperioden (T1H, T2H) aufweist.Data bus between a first sub-device, the master, and a second sub-device, the slave, according to the features 8 and 9 characterized in that the data in a half-clock period of at least two half-clock periods (T 1H , T 2H ) of a time slot are transmitted and the test system clock in another half-clock period of the at least two half-clock periods (T 1H , T 2H ) of a time slot, wherein the time slot has a length of a test system clock period (T) with at least two half-clock periods (T 1H , T 2H ).

Merkmal 10.Feature 10.

Testdatenbus zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave, wobei der Datenbus eine Bezugspotenzialleitung (GND) mit einem Bezugspotenzial (V0) und eine Datenleitung (TOW) aufweist, dadurch gekennzeichnet, dass die Datenbusschnittstelle des Masters eine erste schaltbare Spannungsquelle (S1L) mit einem ersten Innenwiderstand (R1L) aufweist, die die Datenleitung (TOW) mit einem ersten Potenzial (V0) verbinden kann und dass die Datenbusschnittstelle des Masters eine zweite schaltbare Spannungsquelle (S1H, I1) mit einem zweiten Innenwiderstand (R1H) aufweist, die die Datenleitung (TOW) mit einem zweiten Potenzial (VIO1) verbinden kann, wobei die zweite schaltbare Spannungsquelle auch eine Stromquelle (S1H, I1) mit einem zweiten Innenwiderstand (R1H) und dem Stromwert (I1 = VIO1/R1H) sein kann, und dass die Datenbusschnittstelle des Slaves eine dritte schaltbare Spannungsquelle (S2H, I2) mit einem dritten Innenwiderstand (R2H) aufweist, die die Datenleitung (TOW) mit einem dritten Potenzial (VIO2) verbinden kann, das vorzugsweise gleich dem zweiten Potenzial (VIO1) ist und wobei die dritte schaltbare Spannungsquelle auch eine Stromquelle (S2H, I2) mit einem dritten Innenwiderstand (R2H) und dem Stromwert (I2 = VIO2/R2H) sein kann, und dass die Datenleitung (TOW) durch eine vierte Spannungsquelle, insbesondere einen Pull-Schaltkreis (R0H, R0L) zwischen einem vierten Potenzial (VIO), das vorzugsweise gleich dem zweiten und dritten Potenzial (VIO1, VIO2) ist, und dem ersten Potenzial (V0), mit einem vierten Innenwiderstand (R0) auf einem mittleren Potenzial (VM) gehalten wird und dass der Wert des mittleren Potenzials (VM) zwischen dem Wert des ersten Potenzials (V0) und dem Wert des zweiten Potenzials (VIO1) und/oder zwischen dem Wert des ersten Potenzials (V0) und dem Wert des dritten Potenzial s(VIO2) liegt und dass der erste Innenwiderstand (R1L) kleiner ist als die anderen Innenwiderstände (R1H, R2H, R0) und dass der vierte Innenwiderstand (R0) größer ist als die anderen Innenwiderstände (R1H, R1L, R2H).Test data bus between a first sub-device, the master, and a second sub-device, the slave, wherein the data bus has a reference potential line (GND) with a reference potential (V 0 ) and a data line (TOW), characterized in that the data bus interface of the master a first switchable voltage source (S 1L ) having a first internal resistance (R 1L ), which can connect the data line (TOW) with a first potential (V0) and that the data bus interface of the master, a second switchable voltage source (S 1H , I 1 ) with a second internal resistance (R 1H ), which can connect the data line (TOW) to a second potential (V IO1 ), wherein the second switchable voltage source is also a current source (S 1H , I 1 ) with a second internal resistance (R 1H ) and the Current value (I1 = V IO1 / R 1H ), and that the data bus interface of the slave, a third switchable voltage source (S 2H , I 2 ) with a third Innenwid R 2H ), which can connect the data line (TOW) to a third potential (V IO2 ), which is preferably equal to the second potential (V IO1 ) and wherein the third switchable voltage source is also a current source (S 2H , I 2 ) with a third internal resistance (R 2H ) and the current value (I 2 = V IO2 / R 2H ), and that the data line (TOW) is connected through a fourth voltage source, in particular a pull circuit (R 0H , R 0L ) a fourth potential (V IO ), which is preferably equal to the second and third potentials (V IO1 , V IO2 ), and the first potential (V 0 ), with a fourth internal resistance (R 0 ) at a mean potential (V M ) and that the value of the mean potential (V M ) between the value of the first potential (V 0 ) and the value of the second potential (V IO1 ) and / or between the value of the first potential (V 0 ) and the value of the third potential s (V IO2 ) and that the first internal resistance (R 1L ) kl one is as the other internal resistances (R 1H , R 2H , R 0 ) and that the fourth internal resistance (R 0 ) is greater than the other internal resistances (R 1H , R 1L , R 2H ).

Merkmal 11.Feature 11.

Verfahren zum Betreiben eines Datenbusses zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave wobei der Datenbus eine Bezugspotenzialleitung (GND) mit einem Bezugspotenzial (V0) und eine Datenleitung (TOW) aufweist umfassend die Schritte:
bidirektionale Übertragung von Daten über die Datenleitung (TOW) zwischen Master und Slave; gleichzeitige Übertragung eines Taktsignals über die Datenleitung (TOW) vom Master zum Slave mit einer Testsystemtaktperiode (T), die in mindestens eine erste Halbtaktperiode (T1H) und eine zweite Halbtaktperiode (T2H) unterteilt ist; Vergleichen des Signalpegels auf der Datenleitung (TOW) in Form einer Signalspannung zwischen dem Bezugspotenzial (V0) der Bezugspotenzialleitung (GND) und dem Potenzial der Datenleitung (TOW) mit einem ersten Schwellwert, insbesondere dem eines ersten Schwellwertsignals (V2H), durch eine erste Einrichtung des Slaves, insbesondere einen ersten Komparator (C2H); Vergleichen des Signalpegels auf der Datenleitung (TOW) in Form einer Signalspannung zwischen dem Bezugspotenzial (V0) auf der Bezugspotenzialleitung (GND) und dem Potenzial der Datenleitung (TOW) mit einem zweiten, vom ersten Schwellwert verschiedenen Schwellwert, insbesondere dem eines zweiten Schwellwertsignals (V2L), durch eine zweite Einrichtung des Slaves, insbesondere einen zweiten Komparator (C2L), wobei der erste und zweite Schwellwert zwischen einer Betriebsspannung (VIO, VIO1, VIO2) und dem Bezugspotenzial (V0) der Bezugspotenzialleitung (GND) drei Signalspannungsbereiche (VB1, VB2, VB3) definieren, wobei ein mittlerer Spannungsbereich als zweiter Spannungsbereich (VB2) von einem ersten Spannungsbereich (VB1) nach oben oder unten hin begrenzt wird und wobei der zweite Spannungsbereich (VB2) nach unten oder oben hin aber andersherum als beim ersten Spannungsbereich (VB1) durch einen dritten Spannungsbereich (VB3) begrenzt wird; Übertragung der Daten auf der Datenleitung (TOW) in Zeitschlitzpaketen von zumindest drei aufeinander folgenden Zeitschlitzen (TIN0, TIN1, TDO) mit jeweils einer Dauer einer Testsystemtaktperiode (T), wobei die Reihenfolge der Zeitschlitze (TIN0, TIN1, TDO) innerhalb der Folge dieser mindestens drei Zeitschlitze (TIN0, TIN1, TDO) systemspezifisch gewählt werden kann; Übertragen zumindest eines Kontrolldatums und/oder eines ersten Datums in einem ersten Zeitschlitz (TIN0) und in einen zweiten Zeitschlitz (TIN1) vom Master zum Slave, wobei das Kontrolldatum und das erste Datum insbesondere mit den Daten des IEEE 1149.14 Draht Testdatenbusses kompatibel sein können und wobei der Slave das Kontrolldatum und das erste Datum empfängt; gekennzeichnet durch die zusätzlichen Schritte:
Übertragen eines zweiten Datums in einer Halbtaktperiode der mindestens zwei Halbtaktperioden (T1H, T2H) der Testsystemtaktperiode (T) im zweiten Spannungsbereich (VB2) und im dritten Spannungsbereich (VB3) auf der Datenleitung (TOW) vom Slave zum Master in einem dritten Zeitschlitz (TDO) der mindestens drei aufeinanderfolgenden Zeitschlitze (TIN0, TIN1, TDO), wobei der Master dieses zweite Datum empfängt; Übertragen eines Kontrolldatums und/oder eines ersten Datums in einer Halbtaktperiode der mindestens zwei Halbtaktperioden (T1H, T2H) der Testsystemtaktperiode (T) des betreffenden Zeitschlitzes, im zweiten Spannungsbereich (VB2) und dritten Spannungsbereich (VB3) auf der Datenleitung (TOW) vom Slave zum Master in dem ersten und/oder zweiten Zeitschlitz (TIN0, TIN1) der mindestens drei aufeinanderfolgenden Zeitschlitze (TIN0, TIN1, TDO), wobei der Slave das Kontrolldatum und das erstes Datums empfängt, wobei die Übertragung der Daten durch Wechsel des Potenzials auf der Datenleitung (TOW) zwischen dem ersten Spannungsbereich (VB1) und/oder zweiten Spannungsbereich (VB2) auf der einen Seite und dem dritten Spannungsbereich (VB3) auf der anderen Seite und Wechsel in die Gegenrichtung erfolgt; Übertragen eines Testsystemtaktes in der jeweils anderen Halbtaktperiode der mindestens zwei Halbtaktperioden (T1H, T2H) der Testsystemtaktperiode (T) des betreffenden Zeitschlitzes, typischerweise in jeden der mindestens drei Zeitschlitze (TIN0, TIN1, TDO), wobei in dieser Halbtaktperiode keine Daten gesendet werden und wobei die Übertragung des Testsystemtaktes in dem betreffenden Zeitschlitz durch einen Wechsel des Potenzials auf der Datenleitung (TOW) zwischen dem ersten Spannungsbereich (VB1) auf der einen Seite und dem zweiten Spannungsbereich (VB2) und/oder dritten Spannungsbereich (VB3) auf der anderen Seite und Wechsel in die Gegenrichtung erfolgt.
Method for operating a data bus between a first sub-device, the master, and a second sub-device, the slave, wherein the data bus has a reference potential line (GND) with a reference potential (V 0 ) and a data line (TOW), comprising the steps:
bidirectional transmission of data over the data line (TOW) between master and slave; simultaneous transmission of a clock signal via the data line (TOW) from the master to the slave with a test system clock period (T) divided into at least a first half-clock period (T 1H ) and a second half-clock period (T 2H ); Comparing the signal level on the data line (TOW) in the form of a signal voltage between the reference potential (V 0 ) of the reference potential line (GND) and the potential of the data line (TOW) with a first threshold, in particular that of a first threshold signal (V 2H ), by a first device of the slave, in particular a first comparator (C 2H ); Comparing the signal level on the data line (TOW) in the form of a signal voltage between the reference potential (V 0 ) on the reference potential line (GND) and the potential of the data line (TOW) with a second, different from the first threshold threshold, in particular that of a second threshold signal ( V 2L ), by a second device of the slave, in particular a second comparator (C 2L ), wherein the first and second threshold value between an operating voltage (V IO , V IO1 , V IO2 ) and the reference potential (V0) of the reference potential line (GND) define three signal voltage ranges (V B1 , V B2 , V B3 ), wherein a mean voltage range is limited as a second voltage range (V B2 ) from a first voltage range (V B 1) upwards or downwards, and wherein the second voltage range (V B2 ) is limited to the bottom or top but the other way around than the first voltage range (V B1 ) by a third voltage range (V B3 ); Transmission of the data on the data line (TOW) in time slot packets of at least three consecutive time slots (TIN0, TIN1, TDO) each having a duration of a test system clock period (T), the order of the time slots (TIN0, TIN1, TDO) within the sequence of these at least three time slots (TIN0, TIN1, TDO) can be selected system-specifically; Transmitting at least one control date and / or a first date in a first time slot (TIN0) and a second time slot (TIN1) from the master to the slave, wherein the control date and the first date may be particularly compatible with the data of the IEEE 1149.14 wire test data bus, and wherein the slave receives the control date and the first date; characterized by the additional steps:
Transmitting a second data in a half-clock period of the at least two half-clock periods (T 1H , T 2H ) of the test system clock period (T) in the second voltage range (V B2 ) and in the third voltage range (V B3 ) on the data line (TOW) from the slave to the master in one third time slot (TDO) of the at least three consecutive time slots (TIN0, TIN1, TDO), the master receiving this second data; Transmitting a control datum and / or a first datum in a half-clock period of the at least two half clock periods (T 1H , T 2H ) of the test system clock period (T) of the relevant time slot, in the second voltage range (V B2 ) and third voltage range (V B3 ) on the data line ( TOW) from the slave to the master in the first and / or second timeslot (TIN0, TIN1) of the at least three consecutive time slots (TIN0, TIN1, TDO), the slave receiving the control date and the first date, wherein the transmission of the data by changing the potential on the data line (TOW) between the first voltage range (V B1 ) and / or second voltage range (V B2 ) on the one hand and the third voltage range (V B3 ) on the other hand and change in the opposite direction; Transmitting a test system clock in the respective other half-clock period of the at least two half-clock periods (T 1H , T 2H ) of the test system clock period (T) of the respective timeslot, typically in each of the at least three time slots (TIN0, TIN1, TDO), no data being sent in this half-clock period and wherein the transmission of the test system clock in the respective time slot by a change of the potential on the data line (TOW) between the first voltage range (V B1 ) on the one hand and the second voltage range (V B2 ) and / or third voltage range (V B3 ) on the other side and change in the opposite direction.

Merkmal 12.Feature 12.

Verfahren zum Betreiben eines Datenbusses zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave, entsprechend Merkmal 11 dadurch gekennzeichnet, dass drei logische Zustände beim bidirektionalen Senden der Daten auf der Datenleitung (TOW) durch Master und Slave verwendet werden, wobei jeder logische Zustand einem, typischerweise genau einem, Spannungsbereich (VB1, VB2, VB3) des Potenzials der Datenleitung (TOW) zugeordnet ist.Method for operating a data bus between a first sub-device, the master, and a second sub-device, the slave, according to feature 11, characterized in that three logical states are used in the bidirectional transmission of the data on the data line (TOW) by master and slave, each logic state is associated with a, typically precisely one, voltage range (V B1 , V B2 , V B3 ) of the potential of the data line (TOW).

Merkmal 13.Feature 13.

Verfahren zum Betreiben eines Datenbusses zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave, entsprechend Merkmal 13 umfassend den Schritt eines zeitweises Schließens eines dominanten Schalters (S1L), der auch ein Transistor oder anderer Halbleiterschalter sein kann, zur zeitweisen Erzeugung eines ersten der drei logischen Zustände auf der Datenleitung (TOW), wobei das Potenzial der Datenleitung (TOW) in den ersten Spannungsbereich (VB1) gezwungen wird.Method for operating a data bus between a first sub-device, the master, and a second sub-device, the slave, according to feature 13, comprising the step of temporarily closing a dominant switch (S 1L ), which may also be a transistor or other semiconductor switch, for temporary purposes Generation of a first of the three logic states on the data line (TOW), wherein the potential of the data line (TOW) is forced into the first voltage range (V B1 ).

Merkmal 14.Feature 14.

Verfahren zum Betreiben eines Datenbusses zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave, entsprechend den Merkmalen 12 oder 13 umfassend den Schritt eines zeitweisen Einschaltens einer ersten schaltbaren Stromquelle (I1, S1H) in dem Master und/oder durch zeitweises Einschalten einer zweiten schaltbaren Stromquelle (I2, S2H) zur Erzeugung eines zweiten der drei logischen Zustände auf dem Datenbus (TOW).Method for operating a data bus between a first sub-device, the master, and a second sub-device, the slave, according to features 12 or 13, comprising the step of temporarily switching on a first switchable current source (I 1 , S 1H ) in the master and / or by temporarily switching on a second switchable current source (I 2 , S 2H ) to generate a second of the three logic states on the data bus (TOW).

Merkmal 15.Feature 15.

Verfahren zum Betreiben eines Datenbusses zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave, entsprechend Merkmal 14 dadurch gekennzeichnet, dass das Einschalten der ersten schaltbaren Stromquelle (I1, S1H) in dem Master und/oder das Einschalten der zweiten schaltbaren Stromquelle (I2, S2H) das Potenzial auf der Datenleitung (TOW) auf ein drittes Potenzial zwingt sofern der erste dominante Schalter (S1L) nicht eingeschaltet ist, der das Potenzial der Datenleitung (TOW) in den ersten Spannungsbereich (VB1) zwingt und die Stromquellen überschreibt.Method for operating a data bus between a first subdevice, the master, and a second subdevice, the slave, according to feature 14, characterized in that the switching on of the first switchable current source (I 1 , S 1H ) in the master and / or switching on the second switchable current source (I 2 , S 2H ) forces the potential on the data line (TOW) to a third potential if the first dominant switch (S 1L ) is not turned on, forcing the potential of the data line (TOW) into the first voltage range (V B1 ) and overwriting the current sources.

Merkmal 16.Feature 16.

Verfahren zum Betreiben eines Datenbusses zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave, entsprechend einem oder mehreren der Merkmale 12 bis 15 umfassend den Schritt des Erzeugens eines dritten der drei logischen Zustände auf der Datenleitung (TOW), insbesondere durch einen Pull-Schaltkreis (R0H, R0L), wenn keiner der anderen logischen Zustände auf dem Datenbus (TOW) vorliegt, insbesondere indem der Pull-Schaltkreis (R0H, R0L) das Potenzial der Datenleitung (TOW) auf ein mittleres Potenzial (VM) im zweiten Spannungsbereich (VB2) hebt.A method for operating a data bus between a first sub-device, the master, and a second sub-device, the slave, according to one or more of the features 12 to 15, comprising the step of generating a third of the three logical states on the data line (TOW), in particular a pull circuit (R 0H , R 0L ) when none of the other logic states are present on the data bus (TOW), in particular by the pull circuit (R 0H , R 0L ) setting the potential of the data line (TOW) to a medium potential (V M ) in the second voltage range (V B2 ) raises.

Merkmal 17.Feature 17.

Verfahren zum Betreiben eines Datenbusses zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave, entsprechend einem oder mehreren der Merkmale 12 bis 16 umfassend den Schritt einer Übertragung eines Testsystemtakts durch das Wechseln vom zweiten oder dritten logischen Zustand auf der Datenleitung (TOW) auf der einen Seite zu einem ersten logischen Zustand auf der Datenleitung (TOW) auf der anderen Seite und Wechsel in die umgekehrte Richtung.A method for operating a data bus between a first sub-device, the master, and a second sub-device, the slave, according to one or more of the features 12 to 16, comprising the step of transmitting a test system clock by changing from the second or third logical state on the data line ( TOW) on the one hand to a first logical state on the data line (TOW) on the other side and change in the reverse direction.

Merkmal 18.Feature 18.

Verfahren zum Betreiben eines Datenbusses zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave, entsprechend einem oder mehreren der Merkmale 12 bis 17 dadurch gekennzeichnet, dass eine Übertragung von Daten durch das Wechseln vom ersten oder zweiten logischen Zustand auf der Datenleitung (TOW) auf der einen Seite zu einem dritten logischen Zustand auf der Datenleitung (TOW) auf der anderen Seite und Wechsel in die umgekehrte Richtung erfolgt.Method for operating a data bus between a first sub-device, the master, and a second sub-device, the slave, according to one or more of the features 12 to 17, characterized in that a transfer of data by changing from the first or second logical state on the data line (TOW) on the one hand to a third logical state on the data line (TOW) on the other side and change in the reverse direction takes place.

Merkmal 19.Feature 19.

Verfahren zum Betreiben eines Datenbusses zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave, entsprechend den Merkmalen 17 und 18 dadurch gekennzeichnet, dass ein erstes oder zweites Datum oder ein Kontrolldatum oder anderes Datum in einer Halbtaktperiode der mindestens zwei Halbtaktperioden (T1H, T2H) eines Zeitschlitzes der mindestens drei aufeinander folgenden Zeitschlitze (TIN0, TIN1, TDO) übertragen wird und ein Testsystemtakt in der anderen Halbtaktperiode der mindestens zwei Halbtaktperioden (T1H, T2H) dieses Zeitschlitzes der mindestens drei aufeinander folgenden Zeitschlitze (TIN0, TIN1, TDO) übertragen wird, wobei der Zeitschlitz eine Länge einer Testsystemtaktperiode (T) mit mindestens zwei Halbtaktperioden (T1H, T2H) aufweist.Method for operating a data bus between a first subdevice, the master, and a second subdevice, the slave, according to features 17 and 18, characterized in that a first or second datum or a control datum or other datum in a half-clock period of the at least two half-clock periods ( T 1H , T 2H ) of a time slot of the at least three consecutive time slots (TIN0, TIN1, TDO) and a test system clock in the other half-clock period of the at least two half-clock periods (T 1H , T 2H ) of this time slot of at least three consecutive time slots ( TIN0, TIN1, TDO), the time slot having a length of a test system clock period (T) with at least two half-clock periods (T 1H , T 2H ).

Merkmal 20.Feature 20.

Verfahren zum Betreiben eines Testdatenbusses zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave, wobei der Datenbus eine Bezugspotenzialleitung (GND) mit einem Bezugspotenzial (V0) und eine Datenleitung (TOW) aufweist, umfassend die Schritte:
Zeitweises Verbinden der Datenleitung (TOW) mit einer ersten zuschaltbaren Spannungsquelle (S1L) des Masters mit einem ersten Innenwiderstand (R1L) mit einem ersten Potenzial (V0) und zeitweises Verbinden der Datenleitung (TOW) mit einer zweiten zuschaltbaren Spannungsquelle (S1H, I1) des Masters mit einem zweiten Innenwiderstand (R1H) mit einem zweiten Potenzial (VIO1), wobei die zweite zuschaltbare Spannungsquelle auch eine Stromquelle (S1H, I1) mit einem zweiten Innenwiderstand (R1H) und dem Stromwert (I1 = VIO1/R1H) sein kann, und zeitweises Verbinden der Datenleitung (TOW) mit einer dritten zuschaltbaren Spannungsquelle (S2H, I2) des Slaves, die einen dritten Innenwiderstand (R2H) besitzt, mit einem dritten Potenzial (VIO2), das vorzugsweise gleich dem zweiten Potenzial (VIO1) ist und wobei die dritte zuschaltbare Spannungsquelle auch eine Stromquelle (S2H, I2), die einem dritten Innenwiderstand (R2H) und den Stromwert (I2 = VIO2/R2H) vorzugsweise besitzt, und zeitweises Halten der Datenleitung (TOW) durch eine vierte Spannungsquelle, insbesondere einen Pull-Schaltkreis (R0H, R0L) zwischen einem vierten Potenzial (VIO), das vorzugsweise gleich dem zweiten und dritten Potenzial (VIO1, VIO2) ist, und dem ersten Potenzial (V0), mit einem vierten Innenwiderstand (R0) auf einem mittleren Potenzial (VM), wobei der Wert des mittleren Potenzials (VM) zwischen dem Wert des ersten Potenzials (V0) auf der einen Seite und dem Wert des zweiten Potenzials (VIO1) und/oder zwischen dem Wert des ersten Potenzials (V0) und/oder dem Wert des dritten Potenzials (VIO2) auf der anderen Seite liegt und wobei der erste Innenwiderstand (R1L) kleiner ist als die anderen Innenwiderstände (R1H, R2H, R0) und wobei der vierte Innenwiderstand (R0) größer ist als die anderen Innenwiderstände (R1H, R1L, R2H).
A method for operating a test data bus between a first subdevice, the master, and a second subdevice, the slave, the data bus having a reference potential line (GND) with a reference potential (V 0 ) and a data line (TOW), comprising the steps:
Temporarily connecting the data line (TOW) to a first switchable voltage source (S 1L ) of the master with a first internal resistance (R 1L ) having a first potential (V 0 ) and temporarily connecting the data line (TOW) to a second switchable voltage source (S 1H , I 1 ) of the master with a second internal resistance (R 1H ) having a second potential (V IO1 ), the second switchable voltage source also having a current source (S 1H , I 1 ) having a second internal resistance (R 1H ) and the current value ( I 1 = V IO1 / R 1H ), and temporarily connecting the data line (TOW) to a third switchable voltage source (S 2H , I 2 ) of the slave having a third internal resistance (R 2H ) with a third potential ( V IO2 ), which is preferably equal to the second potential (V IO1 ) and wherein the third switchable voltage source and a current source (S 2H , I 2 ), the third internal resistance (R 2H ) and the current value (I 2 = V IO2 / R 2H ) Preferably, and temporarily holding the data line (TOW) by a fourth voltage source, in particular a pull circuit (R 0H , R 0L ) between a fourth potential (V IO ), preferably equal to the second and third potential (V IO1 , V IO2 ), and the first potential (V 0 ), with a fourth internal resistance (R 0 ) at a mean potential (V M ), the value of the mean potential (V M ) being between the value of the first potential (V 0 ) on the one hand and the value of the second potential (V IO1 ) and / or between the value of the first potential (V 0 ) and / or the value of the third potential (V IO2 ) on the other side and wherein the first internal resistance (R 1L ) is smaller than the other internal resistances (R 1H , R 2H , R 0 ) and wherein the fourth internal resistance (R 0 ) is greater than the other internal resistances (R 1H , R 1L , R 2H ).

BezugszeichenlisteLIST OF REFERENCE NUMBERS

  • C2H C 2H
    erster Komparator auf Slave Seite. Der erste Komparator vergleicht den Spannungspegel auf der Datenleitung (TOW) mit einem ersten Schwellwert (V2H) und gibt über eine erste Aufbereitung (D2H) das durch den Slave empfangene Datensignal an das Innere der Schaltung des Slaves, typischerweise der integrierten Schaltung oder des zu testenden oder zu steuernden Systems weiter. Der erste Komparator detektiert das Wechseln des Spannungspegels auf der Datenleitung (TOW) vom dritten Spannungsbereich (VB3) auf der einen Seite in den ersten Spannungsbereich (VB1) oder zweiten Spannungsbereich (VB2) auf der anderen Seite und umgekehrt.first comparator on slave side. The first comparator compares the voltage level on the data line (TOW) with a first threshold (V 2H ) and provides via a first conditioning (D 2H ) the data signal received by the slave to the interior of the circuit of the slave, typically the integrated circuit or system to be tested or controlled. The first comparator detects the change of the voltage level on the data line (TOW) from the third voltage range (V B3 ) on the one side to the first voltage range (V B1 ) or second voltage range (V B2 ) on the other side and vice versa.
    C2L C 2L
    zweiter Komparator auf Slave Seite. Der zweite Komparator vergleicht den Spannungspegel auf der Datenleitung (TOW) mit einem zweiten Schwellwert (V2L) und gibt über eine zweite Aufbereitung (D2L) das durch den Slave empfangene Taktsignal an das Innere der Schaltung des Slaves, typischerweise der integrierten Schaltung oder des zu testenden oder zu steuernden Systems weiter. Der zweite Komparator detektiert das Wechseln des Spannungspegels auf der Datenleitung (TOW) vom ersten Spannungsbereich (VB1) auf der einen Seite in den dritten Spannungsbereich (VB3) oder zweiten Spannungsbereich (VB2) auf der anderen Seite und umgekehrt.second comparator on slave side. The second comparator compares the voltage level on the data line (TOW) with a second threshold (V 2L ) and, via a second conditioning (D 2L ), supplies the clock signal received by the slave to the interior of the slave's circuit, typically the integrated circuit or the integrated circuit system to be tested or controlled. The second comparator detects the switching of the voltage level on the data line (TOW) from the first voltage range (V B1 ) on the one side to the third voltage range (V B3 ) or second voltage range (V B2 ) on the other side and vice versa.
    C1H C 1H
    dritter Komparator auf Master Seite. Der dritte Komparator vergleicht den Spannungspegel auf der Datenleitung (TOW) mit einem dritten Schwellwert (V1H) und gibt das durch den Master empfangene Datensignal an das Innere der Schaltung des Masters, typischerweise der Host-Prozessor, weiter. Der dritte Komparator detektiert das Wechseln des Spannungspegels auf der Datenleitung (TOW) vom dritten Spannungsbereich (VB3) auf der einen Seite in den ersten Spannungsbereich (VB1) oder zweiten Spannungsbereich (VB2) auf der anderen Seite und umgekehrt.third comparator on master side. The third comparator compares the voltage level on the data line (TOW) with a third threshold (V 1H ) and forwards the data signal received by the master to the interior of the circuit of the master, typically the host processor. The third comparator detects the change of the voltage level on the data line (TOW) from the third voltage range (V B3 ) on the one side to the first voltage range (V B1 ) or the second voltage range (V B2 ) on the other side and vice versa.
    D1H D 1H
    erste Aufbereitung.first preparation.
    D2H D 2H
    zweite Aufbereitung. second processing.
    GNDGND
    Bezugspotenzialleitung. Diese liegt typischerweise aber nicht notwendigerweise auf Masse. Sie besitzt das Bezugspotenzial (V0).Reference potential line. This is typically not necessarily grounded. It has the reference potential (V 0 ).
    I1 I 1
    Stromquelle der steuerbaren Stromquelle (S1H, I1) für den Sender des Masters, also typischerweise des Host-Prozessors.Current source of the controllable current source (S 1H , I 1 ) for the transmitter of the master, so typically the host processor.
    I2 I 2
    Stromquelle der steuerbaren Stromquelle (S2H, I2) für den Sender des Slave, also der integrierten Schaltung oder des zu testenden oder steuernden Systems.Current source of the controllable current source (S 2H , I 2 ) for the transmitter of the slave, ie the integrated circuit or the system to be tested or controlled.
    Mastermaster
    Masterschaltkreis. Der Master ist typischerweise der Host-Prozessor, über den der integrierte Schaltkreis, der Slave, gesteuert wird.Master circuit. The master is typically the host processor over which the integrated circuit, the slave, is controlled.
    R0 R 0
    Innenwiderstand des Pull-Schaltkreises (R0H, R0L), der als vierte reale Spannungsquelle die Datenleitung (TOW) auf einem mittleren Potenzial (VM) hält, wenn die anderen Sender (S1L, S1H, I1, S2H, I2) nicht aktiv sind.Internal resistance of the pull circuit (R0H, R0L) which, as the fourth real voltage source, keeps the data line (TOW) at a medium potential (V M ) when the other transmitters (S 1L , S 1H , I 1 , S 2H , I 2 ) are not active.
    R0L R 0L
    unterer Widerstand des Spannungsteilerpaares, das beispielhaft den Pull-Schaltkreis bildet. Der Pull-Schaltkreis hält die Datenleitung (TOW) im zweiten Spannungsbereich (VB2) auf einem mittleren Potenzial (VM), wenn keiner der anderen Sender (S1L, S1H, I1, S2H, I2) aktiv ist.lower resistance of the voltage divider pair, which exemplifies the pull circuit. The pull circuit keeps the data line (TOW) in the second voltage range (V B2 ) at a medium potential (V M ) when none of the other transmitters (S 1L , S 1H , I 1 , S 2H , I 2 ) is active.
    R0H R 0H
    oberer Widerstand des Spannungsteilerpaares, das beispielhaft den Pull-Schaltkreis bildet. Der Pull-Schaltkreis hält die Datenleitung (TOW) im zweiten Spannungsbereich (VB2) auf einem mittleren Potenzial (VM), wenn keiner der anderen Sender (S1L, S1H, I1, S2H, I2) aktiv ist.upper resistance of the voltage divider pair, which exemplifies the pull circuit. The pull circuit keeps the data line (TOW) in the second voltage range (V B2 ) at a medium potential (V M ) when none of the other transmitters (S 1L , S 1H , I 1 , S 2H , I 2 ) is active.
    R1H R 1H
    Innenwiderstand der zweiten schaltbaren realen Spannungsquelle, die durch die schaltbare Stromquelle (S1H, I1) des Masters gebildet wird.Internal resistance of the second switchable real voltage source, which is formed by the switchable current source (S 1H , I 1 ) of the master.
    R2H R 2H
    Innenwiderstand der dritten schaltbaren realen Spannungsquelle, die durch die Schaltbare Stromquelle (S1H, I1) des Slaves gebildet wird.Internal resistance of the third switchable real voltage source, which is formed by the switchable current source (S 1H , I 1 ) of the slave.
    S1L S 1L
    dominierender Schalter. Der dominierende Schalter zwingt typischerweise die Datenleitung (TOW) auf das Potenzial des Bezugspotenzials (V0), in dem er im Falle des Einschaltens die Datenleitung (TOW) mit der Bezugspotenzialleitung (GND) verbindet.dominant switch. The dominant switch typically forces the data line (TOW) to the potential of the reference potential (V 0 ) by connecting the data line (TOW) to the reference potential line (GND) in the case of power up.
    S1H S 1H
    Schalter der steuerbaren Stromquelle (S1H, I1) für den Sender des Masters, also typischerweise des Host-Prozessors.Switch of the controllable current source (S 1H , I 1 ) for the transmitter of the master, so typically the host processor.
    S2H S 2H
    Schalter der steuerbaren Stromquelle (S2H, I2) für den Sender des Slave, also der integrierten Schaltung oder des zu testenden oder steuernden Systems.Switch of the controllable current source (S 2H , I 2 ) for the transmitter of the slave, ie the integrated circuit or the system to be tested or controlled.
    Slave slave
    Slave-Schaltkreis. Der Slave ist typischerweise der integrierte Schaltkreis oder ein sonstiges elektrisches System, das durch den Host-Prozessor, den Master, über die Datenleitung (TOW) gesteuert wird.Slave circuit. The slave is typically the integrated circuit or other electrical system that is controlled by the host processor, the master, over the data line (TOW).
    TT
    TestsystemtaktperiodeTest system clock period
    T1H T 1H
    erste Halbtaktperiode von mindestens zwei Halbtaktperioden (T1H, T2H) der Testsystemtaktperiode (T)first half-cycle period of at least two half-clock periods (T 1H , T 2H ) of the test system clock period (T)
    T2H T 2H
    zweite Halbtaktperiode von mindestens zwei Halbtaktperioden (T1H, T2H) der Testsystemtaktperiode (T)second half-clock period of at least two half-clock periods (T 1H , T 2H ) of the test system clock period (T)
    TCKin2 TCKin 2
    durch den Slave empfangenes Taktsignal (rekonstruierter Testsystemtakt).clock signal received by the slave (reconstructed test system clock).
    TCKout1 TCKout 1
    durch den Master zu sendendes Taktsignal (Testsystemtakt).clock signal to be sent by the master (test system clock).
    TDAin1 TDAin 1
    durch den Master empfangene Daten.data received by the master.
    TDAin2 TDAin 2
    durch den Slave empfangene Daten.data received by the slave.
    TDAout1 TDAout 1
    Sendedaten aus dem Inneren des Masters.Transmission data from inside the master.
    TDAout2 TDAout 2
    Sendedaten aus dem Inneren des Slave.Transmission data from inside the slave.
    TIN0Tin0
    erster Zeitschlitz. Der erste Zeitschlitz wird typischerweise zur Übertragung des TMS-Signals des JTAG Test-Ports nach IEEE Standard 1149 vom Master zum Slave verwendet. Es ist aber nicht zwingend notwendig, dass dieser Zeitschlitz auch an der ersten zeitlichen Position platziert wird. Andere zeitliche Reihenfolgen sind möglich.first time slot. The first time slot is typically used to transmit the TMS signal of the JTAG test port to IEEE standard 1149 from master to slave. However, it is not absolutely necessary that this time slot is also placed at the first time position. Other temporal sequences are possible.
    TIN1TIN1
    zweiter Zeitschlitz. Der zweite Zeitschlitz wird typischerweise zur Übertragung des TDI-Signals des JTAG Test-Ports nach IEEE Standard 1149 vom Master zum Slave verwendet. Es ist aber nicht zwingend notwendig, dass dieser Zeitschlitz auch an der ersten zeitlichen Position platziert wird. Andere zeitliche Reihenfolgen sind möglich.second time slot. The second time slot is typically used to transmit the TDI signal of the IEEE Standard 1149 JTAG test port from master to slave. However, it is not absolutely necessary that this time slot is also placed at the first time position. Other temporal sequences are possible.
    TDOTDO
    dritter Zeitschlitz. Der dritte Zeitschlitz wird typischerweise zur Übertragung des TDO-Signals des JTAG Test-Ports nach IEEE Standard 1149 vom Slave zum Master verwendet. Es ist aber nicht zwingend notwendig, dass dieser Zeitschlitz auch an der ersten zeitlichen Position platziert wird. Andere zeitliche Reihenfolgen sind möglich.third time slot. The third time slot is typically used to transfer the TDO signal from the JTAG test port to IEEE Standard 1149 from the slave to the master. However, it is not absolutely necessary that this time slot is also placed at the first time position. Other temporal sequences are possible.
    TOWTOW
    Datenleitung zwischen Master und Slave.Data line between master and slave.
    V0 V 0
    Bezugspotenzial im ersten Spannungsbereich (VB1), das sich zumindest annähernd auf der Datenleitung (TOW) einstellt, wenn der dominierende Schalter (S1L) geschlossen ist. Die Bezugspotenzialleitung (GND) liegt auf dem Bezugspotenzial.Reference potential in the first voltage range (V B1 ), which adjusts at least approximately on the data line (TOW) when the dominant switch (S 1L ) is closed. The reference potential line (GND) is at the reference potential.
    VM V M
    Potenzial im zweiten Spannungsbereich (VB2), dass sich einstellt, wenn kein anderer Sender (S1L, S1H, I1, S2H, I2) aktiv ist und sich somit der Pull-Schaltkreis (R0H, R0L) durchsetzt.Potential in the second voltage range (V B2 ) that occurs when no other transmitter (S 1L , S 1H , I 1 , S 2H , I 2 ) is active and thus the pull circuit (R 0H , R 0L ) prevails ,
    V1H V 1H
    dritter Schwellwert. Der dritte Schwellwert separiert den dritten Spannungsbereich (VB3) vom ersten Spannungsbereich (VB1) und zweiten Spannungsbereich (VB2) auf Master-Seite. Der dritte Schwellwert ist vorzugsweise gleich oder ähnlich dem ersten Schwellwert (V2H).third threshold. The third threshold separates the third voltage range (V B3 ) from the first voltage range (V B1 ) and the second voltage range (V B2 ) at the master side. The third threshold is preferably the same or similar to the first threshold (V 2H ).
    V2H V 2H
    erster Schwellwert. Der erste Schwellwert separiert den dritten Spannungsbereich (VB3) vom ersten Spannungsbereich (VB1) und zweiten Spannungsbereich (VB2) auf Slave-Seite. Der erste Schwellwert ist vorzugsweise gleich oder ähnlich dem dritten Schwellwert (V1H). first threshold. The first threshold separates the third voltage range (V B3 ) from the first voltage range (V B1 ) and the second voltage range (V B2 ) at the slave side. The first threshold is preferably equal to or similar to the third threshold (V 1H ).
    V2L V 2L
    zweiter Schwellwert. Der zweite Schwellwert separiert den ersten Spannungsbereich (VB1) vom dritten Spannungsbereich (VB3) und zweiten Spannungsbereich (VB2) auf Slave-Seite.second threshold. The second threshold separates the first voltage range (V B1 ) from the third voltage range (V B3 ) and the second voltage range (V B2 ) at the slave side.
    VB1 V B1
    erster Spannungsbereich, der zum zweiten Spannungsbereich (VB2) hin durch den zweiten Schwellwert (V2L) begrenzt wird.first voltage range which is limited to the second voltage range (V B2 ) through the second threshold (V 2L ).
    VB2 V B2
    zweiter Spannungsbereich zwischen dem ersten Spannungsbereich (VB1) und dem dritten Spannungsbereich (VB3), der zum ersten Spannungsbereich (VB1) hin durch den zweiten Schwellwert (V2L) begrenzt wird und der zum dritten Spannungsbereich (VB1) hin durch den ersten Schwellwert (V2H) des Slaves und/oder durch den dritten Schwellwert (V1H) des Masters begrenzt wird.second voltage range between the first voltage range (V B1 ) and the third voltage range (VB3), which is limited to the first voltage range (V B1 ) through the second threshold (V 2L ) and the third voltage range (V B1 ) through the first Threshold (V 2H ) of the slave and / or limited by the third threshold (V 1H ) of the master.
    VB3 V B3
    dritter Spannungsbereich, der zum zweiten Spannungsbereich (VB2) hin durch den ersten Schwellwert (V2H) des Slaves und/oder durch den dritten Schwellwert (V1H) des Masters begrenzt wird.third voltage range, which is limited to the second voltage range (V B2 ) through the first threshold value (V 2H ) of the slave and / or by the third threshold value (V 1H ) of the master.
    VIO V IO
    Versorgungsspannung für den Pull-Schaltkreis, hier dem Spannungsteiler (R0H, R0L).Supply voltage for the pull circuit, here the voltage divider (R 0H , R 0L ).
    VIO1 V IO1
    Versorgungsspannung der schaltbaren Stromquelle (S1H, I1) des Masters, also des Host-Prozessors. Der Spannungspegel liegt im dritten Spannungsbereich (VB3).Supply voltage of the switchable current source (S 1H , I 1 ) of the master, ie the host processor. The voltage level is in the third voltage range (V B3 ).
    VIO2 V IO2
    Versorgungsspannung der schaltbaren Stromquelle (S2H, I2) des Slave, also der integrierten Schaltung oder des zu testenden oder steuernden Systems. Der Spannungspegel liegt im dritten Spannungsbereich (VB3).Supply voltage of the switchable current source (S 2H , I 2 ) of the slave, so the integrated circuit or the system to be tested or controlled. The voltage level is in the third voltage range (V B3 ).
    Z0 Z 0
    Zenerdiode zur Spannungsbegrenzung auf der Datenleitung (TOW).Zener diode for limiting the voltage on the data line (TOW).

Claims (1)

Verfahren zum Betreiben eines Testdatenbusses zwischen einer ersten Teilvorrichtung, dem Master, und einer zweiten Teilvorrichtung, dem Slave, wobei der Datenbus eine Bezugspotenzialleitung (GND) mit einem Bezugspotenzial (V0) und eine Datenleitung (TOW) aufweist. umfassend die Schritte, a zeitweises Verbinden der Datenleitung (TOW) mit einer ersten zuschaltbaren Spannungsquelle (S1L) des Masters, die einen ersten Innenwiderstand (R1L) hat, mit einem ersten Potenzial (V0) und a zeitweises Verbinden der Datenleitung (TOW) mit einer zweiten zuschaltbaren Spannungsquelle (S1H, I1) des Masters, die einen zweiten Innenwiderstand (R1H) besitzt, mit einem zweiten Potenzial (VIO1), wobei die zweite zuschaltbare Spannungsquelle auch eine Stromquelle (S1H, I1), die einen zweiten Innenwiderstand (R1H) und dem Stromwert (I1 = VIO1/R1H) besitzt, sein kann, und b zeitweises Verbinden der Datenleitung (TOW) mit einer dritten zuschaltbaren Spannungsquelle (S2H, I2) des Slaves, die einen dritten Innenwiderstand (R2H) besitzt, mit einem dritten Potenzial (VIO2), das vorzugsweise gleich dem zweiten Potenzial (VIO1) ist und wobei die dritte zuschaltbare Spannungsquelle auch eine Stromquelle (S2H, I2), die einen dritten Innenwiderstand (R2H) und dem Stromwert (I2 = VIO2/R2H) besitzt, sein kann, und c zeitweises Halten der Datenleitung (TOW) durch eine vierte Spannungsquelle, insbesondere einen Pull-Schaltkreis (R0H, R0L) zwischen einem vierten Potenzial (VIO), das vorzugsweise gleich dem zweiten und dritten Potenzial (VIO1, VIO2) ist, und dem ersten Potenzial (V0), mit einem vierten Innenwiderstand (R0) auf einem mittleren Potenzial (VM), d wobei der Wert des mittleren Potenzials (VM) zwischen dem Wert des ersten Potenzials (V0) und dem Wert des zweiten Potenzials (VIO1) und/oder zwischen dem Wert des ersten Potenzials (V0) und dem Wert des dritten Potenzials (VIO2) liegt und e wobei der erste Innenwiderstand (R1L) kleiner ist als die anderen Innenwiderstände (R1H, R2H, R0) und f wobei der vierte Innenwiderstand (R0) größer ist als die anderen Innenwiderstände (R1H, R1L, R2H).Method for operating a test data bus between a first sub-device, the master, and a second sub-device, the slave, wherein the data bus has a reference potential line (GND) with a reference potential (V 0 ) and a data line (TOW). comprising the steps of: temporarily connecting the data line (TOW) to a first switchable voltage source (S 1L ) of the master having a first internal resistance (R 1L ), a first potential (V 0 ), and a temporally connecting the data line (TOW ) with a second switchable voltage source (S 1H , I 1 ) of the master, which has a second internal resistance (R 1H ), with a second potential (V IO1 ), wherein the second switchable voltage source is also a current source (S 1H , I 1 ) , which may have a second internal resistance (R 1H ) and the current value (I 1 = V IO1 / R 1H ), and b temporarily connecting the data line (TOW) to a third switchable voltage source (S 2H , I 2 ) of the slave having a third internal resistance (R 2H ) having a third potential (V IO2 ) which is preferably equal to the second potential (V IO1 ), and wherein the third switchable voltage source is also a current source (S 2H , I 2 ) having a third interior wi resistor (R 2H ) and the current value (I 2 = V IO2 / R 2H ), and c temporary holding of the data line (TOW) by a fourth voltage source, in particular a pull circuit (R 0H , R 0L ) between a fourth potential (V IO ), which is preferably equal to the second and third potentials (V IO1 , V IO2 ), and the first potential (V 0 ), with a fourth internal resistance (R 0 ) at a mean potential (V M ) , wherein the value of the mean potential (V M ) between the value of the first potential (V 0 ) and the value of the second potential (V IO1 ) and / or between the value of the first potential (V 0 ) and the value of the third Potential (V IO2 ) is and e wherein the first internal resistance (R 1L ) is smaller than the other internal resistances (R 1H , R 2H , R 0 ) and f wherein the fourth internal resistance (R 0 ) is greater than the other internal resistances (R 1H , R 1L , R 2H ).
DE102015004436.2A 2015-04-01 2015-04-01 Method for operating a one-wire test data bus Active DE102015004436B3 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE102015004436.2A DE102015004436B3 (en) 2015-04-01 2015-04-01 Method for operating a one-wire test data bus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE102015004436.2A DE102015004436B3 (en) 2015-04-01 2015-04-01 Method for operating a one-wire test data bus

Publications (1)

Publication Number Publication Date
DE102015004436B3 true DE102015004436B3 (en) 2016-06-09

Family

ID=55974971

Family Applications (1)

Application Number Title Priority Date Filing Date
DE102015004436.2A Active DE102015004436B3 (en) 2015-04-01 2015-04-01 Method for operating a one-wire test data bus

Country Status (1)

Country Link
DE (1) DE102015004436B3 (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102016100838B3 (en) * 2016-01-19 2016-12-29 Elmos Semiconductor Aktiengesellschaft JTAG interface of a bus node for controlling the control of lighting devices
DE102016100840B3 (en) * 2016-01-19 2016-12-29 Elmos Semiconductor Aktiengesellschaft Method for controlling lamps by means of a JTAG protocol
DE102016100841B3 (en) * 2016-01-19 2016-12-29 Elmos Semiconductor Aktiengesellschaft JTAG interfaces for controlling the activation of light sources of a light chain
DE102017100718A1 (en) 2016-01-19 2017-07-20 Elmos Semiconductor Aktiengesellschaft Chained two-wire data bus consisting of two single-wire data buses, each with several differential levels for bidirectional transmission of lighting data based on the JTAG protocol
EP3570053A1 (en) 2016-01-19 2019-11-20 ELMOS Semiconductor AG Jtag interfaces for controlling the control device of lights in a lighting chain

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10003705C2 (en) * 2000-01-28 2003-04-24 Siemens Ag Data transmission arrangement and associated method

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10003705C2 (en) * 2000-01-28 2003-04-24 Siemens Ag Data transmission arrangement and associated method

Cited By (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102016100838B3 (en) * 2016-01-19 2016-12-29 Elmos Semiconductor Aktiengesellschaft JTAG interface of a bus node for controlling the control of lighting devices
DE102016100840B3 (en) * 2016-01-19 2016-12-29 Elmos Semiconductor Aktiengesellschaft Method for controlling lamps by means of a JTAG protocol
DE102016100841B3 (en) * 2016-01-19 2016-12-29 Elmos Semiconductor Aktiengesellschaft JTAG interfaces for controlling the activation of light sources of a light chain
DE102017100718A1 (en) 2016-01-19 2017-07-20 Elmos Semiconductor Aktiengesellschaft Chained two-wire data bus consisting of two single-wire data buses, each with several differential levels for bidirectional transmission of lighting data based on the JTAG protocol
DE102016125290A1 (en) 2016-01-19 2017-09-14 Elmos Semiconductor Aktiengesellschaft Chained two-wire data bus consisting of two single-wire data buses, each with several differential levels for bidirectional transmission of lighting data based on the JTAG protocol
DE102017100718B4 (en) 2016-01-19 2018-05-30 Elmos Semiconductor Aktiengesellschaft Chained two-wire data bus consisting of two single-wire data buses, each with several differential levels for bidirectional transmission of lighting data based on the JTAG protocol
WO2018114937A2 (en) 2016-01-19 2018-06-28 Elmos Semiconductor Aktiengesellschaft Concatenated two-wire data bus consisting of two single-wire data buses, each with a plurality of differential levels for transmitting illumination data on the basis of the jtag protocol
EP3570053A1 (en) 2016-01-19 2019-11-20 ELMOS Semiconductor AG Jtag interfaces for controlling the control device of lights in a lighting chain
EP3570056A1 (en) 2016-01-19 2019-11-20 ELMOS Semiconductor AG Jtag interfaces for controlling the control device of lights in a lighting chain
EP3570054A1 (en) 2016-01-19 2019-11-20 ELMOS Semiconductor AG Jtag interfaces for controlling the control device of lights in a lighting chain
EP3570055A1 (en) 2016-01-19 2019-11-20 ELMOS Semiconductor AG Jtag interfaces for controlling the control device of lights in a lighting chain
US10678742B2 (en) 2016-01-19 2020-06-09 Elmos Semiconductor Aktiengesellschaft Concatenated two-wire data bus
EP3683691A1 (en) 2016-01-19 2020-07-22 ELMOS Semiconductor AG Device for connecting as bus node to a differential two-wire data bus of a data bus system for transmitting illumination data for lamps
EP3683689A1 (en) 2016-01-19 2020-07-22 ELMOS Semiconductor AG Two-wire data bus system with a differential two-wire data bus and a data bus protocol with more than two differential physical voltage and/or current levels
EP3683690A1 (en) 2016-01-19 2020-07-22 ELMOS Semiconductor AG Method for data transmission in a two-wire data bus system with a differential two-wire data bus and a data bus protocol with more than two differential physical voltage and/or current levels
US11157435B2 (en) 2016-01-19 2021-10-26 Elmos Semiconductor Se Concatenated two-wire data bus

Similar Documents

Publication Publication Date Title
DE102015004434B3 (en) A wire test data bus
DE102016123400B3 (en) Single-wire light control bus with several levels
DE102015004436B3 (en) Method for operating a one-wire test data bus
DE102015004433B3 (en) A wire test data bus
DE102015004435B3 (en) Method for operating a one-wire test data bus
DE102016100847B3 (en) Method for initializing a single-wire light control bus
DE102016101181B3 (en) Multi-level concatenated single-wire data bus for bidirectional transmission of lighting data based on the JTAG protocol
DE102016100845B3 (en) Bus interface for a bidirectional single-wire light control bus
DE102012218454A1 (en) SELF-SYNCHRONIZING DATA COMMUNICATION PROCESS AND SELF-SYNCHRONIZING DATA COMMUNICATION DEVICE
DE102016100842B3 (en) Bidirectional JTAG data bus protocol for transmission of illumination data
EP2105750A1 (en) Switch assembly, device and method for serial transmission of files through a connector
DE102016000126A1 (en) Serial bus system with coupling modules
DE102016100838B3 (en) JTAG interface of a bus node for controlling the control of lighting devices
DE102016100841B3 (en) JTAG interfaces for controlling the activation of light sources of a light chain
DE102016100840B3 (en) Method for controlling lamps by means of a JTAG protocol
DE102016100837B3 (en) Eindrahtlichtsteuerbus
DE102016100843B3 (en) Single wire data bus with several bus nodes
DE102016100839B3 (en) Eindrahtlichtsteuerbus
EP3570054B1 (en) Jtag interfaces for controlling the control device of lights in a lighting chain
DE102014113373A1 (en) Advanced serial interface systems and higher throughput methods
DE102018109576B3 (en) Intermediate unit for bidirectional data transmission between an IO-Link device and an IO-Link master
DE10022013B4 (en) Programmable encoder device
DE102004010852A1 (en) IC with normal operation and configuration operation has the clocking signal derived from the external power supply feed
DE102014223362A1 (en) Control device for I²C slave devices
DE102008040634B4 (en) Circuit for receiving sensor data

Legal Events

Date Code Title Description
R012 Request for examination validly filed
R016 Response to examination communication
R018 Grant decision by examination section/examining division
R081 Change of applicant/patentee

Owner name: ELMOS SEMICONDUCTOR SE, DE

Free format text: FORMER OWNER: ELMOS SEMICONDUCTOR AG, 44227 DORTMUND, DE

Owner name: ELMOS SEMICONDUCTOR AKTIENGESELLSCHAFT, DE

Free format text: FORMER OWNER: ELMOS SEMICONDUCTOR AG, 44227 DORTMUND, DE

R020 Patent grant now final
R081 Change of applicant/patentee

Owner name: ELMOS SEMICONDUCTOR SE, DE

Free format text: FORMER OWNER: ELMOS SEMICONDUCTOR AKTIENGESELLSCHAFT, 44227 DORTMUND, DE