DE10201442C1 - Vorrichtung und Verfahren zum Multiplizieren oder Dividieren eines ersten Operanden mit bzw. durch einen zweiten Operanden - Google Patents
Vorrichtung und Verfahren zum Multiplizieren oder Dividieren eines ersten Operanden mit bzw. durch einen zweiten OperandenInfo
- Publication number
- DE10201442C1 DE10201442C1 DE2002101442 DE10201442A DE10201442C1 DE 10201442 C1 DE10201442 C1 DE 10201442C1 DE 2002101442 DE2002101442 DE 2002101442 DE 10201442 A DE10201442 A DE 10201442A DE 10201442 C1 DE10201442 C1 DE 10201442C1
- Authority
- DE
- Germany
- Prior art keywords
- operand
- register
- encrypted
- result
- bit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F7/38—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
- G06F7/48—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
- G06F7/52—Multiplying; Dividing
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F21/00—Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
- G06F21/70—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
- G06F21/71—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information
- G06F21/72—Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer to assure secure computing or processing of information in cryptographic circuits
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2207/00—Indexing scheme relating to methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F2207/72—Indexing scheme relating to groups G06F7/72 - G06F7/729
- G06F2207/7219—Countermeasures against side channel or fault attacks
- G06F2207/7223—Randomisation as countermeasure against side channel attacks
- G06F2207/7233—Masking, e.g. (A**e)+r mod n
- G06F2207/7238—Operand masking, i.e. message blinding, e.g. (A+r)**e mod n; k.(P+R)
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE2002101442 DE10201442C1 (de) | 2002-01-16 | 2002-01-16 | Vorrichtung und Verfahren zum Multiplizieren oder Dividieren eines ersten Operanden mit bzw. durch einen zweiten Operanden |
AU2003235626A AU2003235626A1 (en) | 2002-01-16 | 2003-01-10 | Device and method for multiplying or dividing a first operand by a second operand |
PCT/EP2003/000182 WO2003060693A2 (fr) | 2002-01-16 | 2003-01-10 | Dispositif et procede pour multiplier ou diviser un premier operande par un second operande |
TW92100883A TW200302430A (en) | 2002-01-16 | 2003-01-16 | Device and method for multiplying or dividing a first operand by a second operand |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE2002101442 DE10201442C1 (de) | 2002-01-16 | 2002-01-16 | Vorrichtung und Verfahren zum Multiplizieren oder Dividieren eines ersten Operanden mit bzw. durch einen zweiten Operanden |
Publications (1)
Publication Number | Publication Date |
---|---|
DE10201442C1 true DE10201442C1 (de) | 2003-07-31 |
Family
ID=7712269
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE2002101442 Expired - Fee Related DE10201442C1 (de) | 2002-01-16 | 2002-01-16 | Vorrichtung und Verfahren zum Multiplizieren oder Dividieren eines ersten Operanden mit bzw. durch einen zweiten Operanden |
Country Status (4)
Country | Link |
---|---|
AU (1) | AU2003235626A1 (fr) |
DE (1) | DE10201442C1 (fr) |
TW (1) | TW200302430A (fr) |
WO (1) | WO2003060693A2 (fr) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4409834A1 (de) * | 1993-03-22 | 1994-09-29 | Mitsubishi Electric Corp | Multiplizierschaltung und Divisionsschaltung |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5479512A (en) * | 1991-06-07 | 1995-12-26 | Security Dynamics Technologies, Inc. | Method and apparatus for performing concryption |
DE50015839D1 (fr) * | 1999-12-02 | 2010-02-25 | Infineon Technologies Ag | |
CN1192330C (zh) * | 2000-01-18 | 2005-03-09 | 因芬尼昂技术股份公司 | 微处理器加密装置 |
DE50014893D1 (de) * | 2000-01-18 | 2008-02-14 | Infineon Technologies Ag | Mikroprozessoranordnung und Verfahren zum Betreiben einer Mikroprozessoranordnung |
-
2002
- 2002-01-16 DE DE2002101442 patent/DE10201442C1/de not_active Expired - Fee Related
-
2003
- 2003-01-10 AU AU2003235626A patent/AU2003235626A1/en not_active Abandoned
- 2003-01-10 WO PCT/EP2003/000182 patent/WO2003060693A2/fr not_active Application Discontinuation
- 2003-01-16 TW TW92100883A patent/TW200302430A/zh unknown
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4409834A1 (de) * | 1993-03-22 | 1994-09-29 | Mitsubishi Electric Corp | Multiplizierschaltung und Divisionsschaltung |
Non-Patent Citations (1)
Title |
---|
KULISCH, Sandra u.a.: Security in "Java" Januar 2000, insbes. Kap. 3.2.2.3, (online) * |
Also Published As
Publication number | Publication date |
---|---|
WO2003060693A3 (fr) | 2004-01-15 |
AU2003235626A8 (en) | 2003-07-30 |
TW200302430A (en) | 2003-08-01 |
AU2003235626A1 (en) | 2003-07-30 |
WO2003060693A2 (fr) | 2003-07-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE60314584T2 (de) | Maskierung von in einem Restklassensystem zerlegten bzw. faktorisierten Daten | |
DE2843583C2 (de) | Verfahren für den zugriffsicheren Nachrichtenverkehr über einen ungesicherten Nachrichtenübertragungskanal | |
DE69826963T2 (de) | Gerät für die modulare Inversion zur Sicherung von Information | |
DE60302512T2 (de) | Feistel-Verschlüsselungsverfahren und -vorrichtung mit Schutz gegen DPA-Angriffe | |
WO2003060691A2 (fr) | Unite arithmetique et procede pour effectuer une operation arithmetique avec des operandes codes | |
DE10141460A1 (de) | Potenzrestberechnungseinheit unter Verwendung eines Montgomery-Algorithmus | |
DE10219158B4 (de) | Vorrichtung und Verfahren zum Berechnen eines Ergebnisses einer modularen Multiplikation | |
EP1543408A1 (fr) | Dispositif et procede pour calculer une multiplication avec un decalage du multiplicande | |
EP1999571B1 (fr) | Procédé et dispositif de réduction d'un polynôme dans un champ fini binaire, en particulier dans le cadre d'une application cryptographique | |
DE2310553A1 (de) | Vorrichtung zur durchfuehrung arithmetischer und logischer operationen | |
WO2013004490A1 (fr) | Procédé permettant de produire une suite aléatoire de bits de sortie | |
DE102018116572A1 (de) | Schutz gegen seitenkanalangriffe | |
EP1576463A2 (fr) | Multiplication modulaire a calcul parallele des parametres d'evaluation anticipee | |
DE10201442C1 (de) | Vorrichtung und Verfahren zum Multiplizieren oder Dividieren eines ersten Operanden mit bzw. durch einen zweiten Operanden | |
DE60316342T2 (de) | Multiplizierer mit nachschlagetabellen | |
EP1474741B1 (fr) | Systeme et procede pour calculer le resultat d'une division | |
DE10219164B4 (de) | Vorrichtung und Verfahren zum Berechnen eines ganzzahligen Quotienten | |
DE10219161A1 (de) | Vorrichtung und Verfahren zum Umrechnen eines Terms | |
EP1446711B1 (fr) | Dispositif de decalage et procede de decalage | |
EP1449066B1 (fr) | Multiplicateur sans propagation de retenue | |
DE10201450B4 (de) | Carry-Skip-Addierer für verschlüsselte Daten | |
EP1466245B1 (fr) | Unite arithmetique et procede pour combiner un premier operande avec un second operande | |
WO2000019656A1 (fr) | Procede de codage permettant de realiser des operations cryptographiques | |
DE102010039273B4 (de) | Kryptographie-Prozessor, Chipkarte und Verfahren zur Berechnung eines Ergebnisses einer Exponentiation | |
DE102016115609A1 (de) | Modul und Verfahren zur abgesicherten Berechnung von mathematischen Operationen |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8100 | Publication of the examined application without publication of unexamined application | ||
8304 | Grant after examination procedure | ||
8364 | No opposition during term of opposition | ||
R119 | Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee |