DE102007048604A1 - Verbund aus mindestens zwei Halbleitersubstraten sowie Herstellungsverfahren - Google Patents

Verbund aus mindestens zwei Halbleitersubstraten sowie Herstellungsverfahren Download PDF

Info

Publication number
DE102007048604A1
DE102007048604A1 DE102007048604A DE102007048604A DE102007048604A1 DE 102007048604 A1 DE102007048604 A1 DE 102007048604A1 DE 102007048604 A DE102007048604 A DE 102007048604A DE 102007048604 A DE102007048604 A DE 102007048604A DE 102007048604 A1 DE102007048604 A1 DE 102007048604A1
Authority
DE
Germany
Prior art keywords
containing layer
semiconductor substrate
aluminum
germanium
composite
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
DE102007048604A
Other languages
English (en)
Inventor
Ando Feyh
Sonja Knies
Axel Franke
Achim Trautmann
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Robert Bosch GmbH
Original Assignee
Robert Bosch GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Robert Bosch GmbH filed Critical Robert Bosch GmbH
Priority to DE102007048604A priority Critical patent/DE102007048604A1/de
Priority to DE502008003135T priority patent/DE502008003135D1/de
Priority to EP08803521A priority patent/EP2197781B1/de
Priority to AT08803521T priority patent/ATE504543T1/de
Priority to PCT/EP2008/061550 priority patent/WO2009049958A2/de
Priority to TW097138633A priority patent/TWI486303B/zh
Publication of DE102007048604A1 publication Critical patent/DE102007048604A1/de
Withdrawn legal-status Critical Current

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81CPROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
    • B81C1/00Manufacture or treatment of devices or systems in or on a substrate
    • B81C1/00015Manufacture or treatment of devices or systems in or on a substrate for manufacturing microsystems
    • B81C1/00222Integrating an electronic processing unit with a micromechanical structure
    • B81C1/00238Joining a substrate with an electronic processing unit and a substrate with a micromechanical structure
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81CPROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
    • B81C2201/00Manufacture or treatment of microstructural devices or systems
    • B81C2201/01Manufacture or treatment of microstructural devices or systems in or on a substrate
    • B81C2201/0174Manufacture or treatment of microstructural devices or systems in or on a substrate for making multi-layered devices, film deposition or growing
    • B81C2201/019Bonding or gluing multiple substrate layers
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B81MICROSTRUCTURAL TECHNOLOGY
    • B81CPROCESSES OR APPARATUS SPECIALLY ADAPTED FOR THE MANUFACTURE OR TREATMENT OF MICROSTRUCTURAL DEVICES OR SYSTEMS
    • B81C2203/00Forming microstructural systems
    • B81C2203/03Bonding two components
    • B81C2203/033Thermal bonding
    • B81C2203/036Fusion bonding

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Micromachines (AREA)
  • Recrystallisation Techniques (AREA)
  • Pressure Sensors (AREA)
  • Element Separation (AREA)
  • Bipolar Transistors (AREA)

Abstract

Die Erfindung betrifft einen Verbund (1) aus einem ersten, mindestens ein MEMS-Bauelement (2) aufweisenden Halbleitersubstrat (1) und mindestens einem zweiten Halbleitersubstrat (4), wobei mindestens eine Germanium enthaltende Schicht (6) eutektisch mit mindestens einer Aluminium enthaltenden Schicht (3) verbunden ist. Erfindungsgemäß ist vorgesehen, dass die Aluminium enthaltende Schicht (3) auf dem ersten Halbleitersubstrat (1) und die Germanium enthaltende Schicht (6) auf dem zweiten Halbleitersubstrat (4) vorgesehen sind. Ferner betrifft die Erfindung ein Herstellungsverfahren für ein Verbund (1).

Description

  • Stand der Technik
  • Die Erfindung betrifft einen Verbund aus mindestens zwei Halbleitersubstraten gemäß dem Oberbegriff des Anspruchs 1 sowie ein Verfahren zum Herstellen eines Verbundes aus mindestens zwei Halbleitersubstraten gemäß Anspruch 9.
  • Aus der US 2006/0208326 A1 ist ein Verbund aus einem mindestens ein MEMS-Bauelement aufweisenden Halbleitersubstrat und einem ein CMOS-Bauelement aufweisenden zweiten Halbleitersubstrat bekannt. Dabei besteht eine eutektische Verbindung zwischen einer auf dem ersten Halbleitersubstrat vorgesehenen Germanium-Schicht und einer korrespondierenden, auf dem zweiten Halbleitersubstrat vorgesehenen Aluminium-Schicht. Durch die eutektische Verbindung zwischen der Germanium-Schicht und der Aluminium-Schicht wird eine hohe Bondstärke des Verbundes realisiert. Nachteilig bei dem bekannten Verbund ist jedoch, dass die Germanium-Schicht auf dem MEMS-Halbleitersubstrat bei dessen Herstellung aufwendig geschützt werden muss, da die Germanium-Schicht vor einem notwendigen Trench-Prozess aufgebracht wird, bei dem Germanium im gleichen Maße ätzbar ist wie das Halbleitersubstratmaterial.
  • Offenbarung der Erfindung
  • Technische Aufgabe
  • Der Erfindung liegt daher die Aufgabe zugrunde, einen im Hinblick auf eine einfache Fertigbarkeit optimierten Verbund aus mindestens zwei Halbleitersubstraten vorzuschlagen, von denen mindestens eines ein MEMS-Bauelement trägt. Ferner besteht die Aufgabe darin ein entsprechend optimiertes, d. h. einfaches Herstellungsverfahren für einen derartigen Verbund vorzuschlagen.
  • Technische Lösung
  • Diese Erfindung wird hinsichtlich des Verbundes mit dem Merkmal des Anspruchs 1 und hinsichtlich des Herstellungsverfahrens mit den Merkmalen des Anspruchs 9 gelöst. Vorteilhafte Weiterbildungen der Erfindung sind in den Unteransprüchen angegeben. In den Rahmen der Erfindung fallen auch sämtliche Kombinationen aus zumindest zwei von in der Beschreibung, den Ansprüchen und/oder den Figuren offenbarten Merkmalen. Zur Vermeidung von Wiederholungen sollen rein vorrichtungsgemäß offenbarte Merkmale auch als verfahrensgemäß offenbart gelten und beanspruchbar sein. Ebenso sollen rein verfahrensgemäß offenbarte Merkmale als vorrichtungsgemäß offenbart gelten und beanspruchbar sein.
  • Der Erfindung liegt der Gedanke zugrunde, die mindestens eine, Aluminium enthaltende Schicht auf dem ersten, mindestens ein MEMS-Bauelement aufweisenden Halbleitersubstrat und die mindestens eine, Germanium enthaltende Schicht auf dem zweiten Halbleitersubstrat anzuordnen bzw. aufzubringen. Unter einem MEMS-Bauelement im Sinne der Erfindung wird ein Bauelement eines so genannten Micro-Electro-Mecha nical Systems verstanden. Insbesondere handelt es sich bei dem MEMS-Bauelement um ein mechanisches Bauelement, beispielsweise um einen Sensor oder ein Sensorteil oder um einen Aktor oder ein Aktorteil. Ein nach dem Konzept der Erfindung ausgebildeter Verbund hat herstellungstechnisch gegenüber dem bekannten Verbund entscheidende Vorteile. So wird die mindestens eine, Aluminium enthaltende Schicht auf dem ersten Halbleitersubstrat während eines Trench- oder Opferschichtprozesses zur Herstellung des Halbleitersubstrates, insbesondere des mindestens einen MEMS-Bauelementes, nicht angegriffen, so dass auf einen aufwendigen Schutz der mindestens einen, Aluminium enthaltenden Schicht, die in einem späteren Verbindungsschritt zur Ausbildung einer eutektischen Verbindung zu der mindestens einen Germanium enthaltenden Schicht dient, verzichtet werden kann. Bevorzugt ist eine Ausführungsform, bei der in mehreren voneinander beabstandeten Regionen auf dem Halbleitersubstrat jeweils mindestens eine Aluminium bzw. Germanium enthaltende Schichten aufgebracht sind.
  • Durch die Ausbildung einer statisch eutektischen Verbindung zwischen der mindestens einen, Germanium enthaltenden Schicht und der mindestens einen, Aluminium enthaltenden Schicht kann eine hermetische Kapselung von MEMS-Bauelementen realisiert werden.
  • Besonders bevorzugt ist eine Ausführungsform des Verbundes bei der das zweite Halbleitersubstrat mindestens ein ASIC-Bauelement aufweist. Bei einem ASIC-Bauelement handelt es sich um ein Bauelement einer anwendungsspezifischen integrierten Schaltung, auch Custom-Chip genannt. Unter einem ASIC-Bauelement wird dabei im Rahmen der Weiterbildung ein Bauelement der elektronischen Schaltung oder die elektroni sche Schaltung als solches verstanden. Beispielsweise handelt es sich bei dem ASIC-Bauelement um einen CMOS-Baustein, also einen complementary metal oxyde semiconductor. Das Vorsehen der mindestens einen, Germanium enthaltenden Schicht auf dem zweiten, mindestens ein ASIC-Bauelement enthaltenden Halbleitersubstrat ist vorteilhaft, da die Germaniumdeposition als letzter Verfahrensschritt bei der Herstellung des zweiten Halbleitersubstrates aufgebracht werden kann, wodurch eine Passivierung der mindestens einen Germanium enthaltenden Schicht unterbleiben kann. Der eutektische Bondvorgang führt zur Ausbildung einer mechanisch stabilen, elektrisch leitfähigen und hermetischen Verbindung von ASIC und MEMS.
  • Um eine optimale Verbindung der mindestens einen, Aluminium enthaltenden Schicht und der mindestens einen, Germanium enthaltenden Schicht bei dem eutektischen Bondprozess zu erhalten, ist eine Ausführungsform von Vorteil, bei der die Aluminium enthaltende Schicht und/oder die Germanium enthaltende Schicht, insbesondere vor der eutektischen Verbindung, strukturiert, vorzugsweise mikrostrukturiert, wird. Dabei ist es denkbar die bereits aufgebrachten Schichten zu strukturieren und/oder zumindest eine der Schichten bereits strukturiert aufzubringen.
  • In Weiterbildung der Erfindung ist mit Vorteil vorgesehen, dass die Aluminium enthaltende Schicht aus Aluminium und/oder AlSiCu und/oder aus AlSi und/oder AlCu gebildet ist.
  • Zum Herstellen einer ausreichend stabilen eutektischen Verbindung zwischen der Aluminium enthaltenden Schicht und der Germanium enthaltenden Schicht ist es vorteilhaft, wenn die Schichtdicke der Aluminium enthaltenden Schicht und/oder der Germanium enthaltenden Schicht mindestens etwa 50 Nanometer beträgt. Besonders bevorzugt ist jedoch eine Ausführungsform bei der die Dicke aus einem Wertebereich zwischen etwa 50 Nanometern und etwa 5000 Nanometern, vorzugsweise aus einem Wertebereich zwischen etwa 100 Nanometern und etwa 2000 Nanometern, gewählt wird. Besonders bevorzugt ist eine Dicke zumindest einer der Schichten von etwa 1500 Nanometern.
  • Von besonderem Vorteil ist eine Ausführungsform bei der den eutektisch miteinander verbundenen Schichten des Verbundes nicht eine ausschließliche Befestigungsfunktion zukommt, sondern bei der die eutektisch miteinander verbundenen, Aluminium bzw. Germanium enthaltenden Schichten als Kontaktierung zwischen den beiden Halbleitersubstraten ausgebildet sind. Dabei ist es realisierbar, dass über die gebildeten Kontaktpads Leiterbahnen oder elektronische Bauelemente elektrisch leitend miteinander verbunden werden.
  • Von besonderem Vorteil ist eine Ausführungsform bei der das MEMS-Bauelement oder die MEMS-Bauelemente und/oder, falls vorgesehen, das mindestens eine ASIC-Bauelement durch die eutektische Verbindung der mindestens einen, Aluminium enthaltenden Schicht und der mindestens einen, Germanium enthaltenden Schicht hermetisch gekapselt sind/ist. Dies kann beispielsweise dadurch realisiert werden, dass die Schichten in Form eines Bondrahmens, der das mindestens eine MEMS-Bauelement und/oder das mindestens eine ASIC-Bauelement vollumfänglich umschließt, ausgebildet sind.
  • Bevorzugt ist eine Ausführungsform, bei der die mindestens eine Germanium enthaltende Schicht deutlich, insbesondere mindestens um den Faktor 10, dünner ist, als die mindestens eine Aluminium enthaltende Schicht. Bei einer derartigen Ausführungsform wird nur ein Teil der Aluminium enthaltenden Schicht für die Ausbildung des Al/Ge-Eutektikums verbraucht. Dies hat den entscheidenden Vorteil, dass das verbleibende Aluminium als Abstandshalter (sogenannte Spacer-Schicht) zwischen den beiden zu verbindenden Halbleitersubstraten (Wafern) dient. Dies kann insbesondere für bewegliche MEMS-Inertialsensoren vorteilhaft sein, um zu verhindern, dass die Sensor-Strukturen an das angebondete Halbleitersubstrat anschlagen können. Bevorzugt ist eine Ausführungsform, bei der die Aluminium enthaltende Schicht in einer Dicke zwischen etwa 2 μm und etwa 10 μm realisiert ist. Bevorzugt beträgt die Dicke der Germanium enthaltenden Schicht nur etwa 100 bis etwa 700 Nanometer. Hieraus ergibt sich bevorzugt eine eutektische Zone (eutektische Schicht) mit einer Schichtdicke von etwa 1 μm.
  • Die Erfindung führt auch auf ein Verfahren zum Herstellen eines Verbundes aus einem ersten, mindestens ein MEMS-Bauelement aufweisenden Halbleitersubstrates und mindestens einem zweiten Halbleitersubstrat, wobei das zweite Halbleitersubstrat bevorzugt mindestens ein ASIC-Bauelement trägt. Besonders bevorzugt dient das Verfahren zum Herstellen eines vorgeschriebenen Verbundes. Bei dem Verfahren wird durch Temperatureinwirkung mit einer Temperatur, die vorzugsweise oberhalb der Liquidustemperatur des Eutektikums liegt, und ggf. durch zusätzliche Druckeinwirkung eine eutektische Verbindung zwischen einer Aluminium enthaltenden Schicht und einer Germanium enthaltenden Schicht nach dem Zusammenführen der Halbleitersubstrate vorzugsweise nach einem vorherigen Ausrichtvorgang (Alignment) geschaffen. Kerngedanke eines nach dem Konzept der Erfindung ausgebil deten Verfahrens ist es dabei, dass die mindestens eine Aluminium enthaltende Schicht auf das erste Halbleitersubstrat und die mindestens eine Germanium enthaltende Schicht auf das zweite Halbleitersubstrat aufgebracht werden.
  • Besonders bevorzugt ist eine Ausführungsform des Verfahrens, bei der die mindestens eine Germanium enthaltende Schicht als letzter Verfahrensschritt bei der Herstellung des zweiten, ein ASIC-Bauelement aufweisenden Halbleitersubstrates aufgebracht wird. Hierdurch kann eine Passivierung des Germaniums bei der Herstellung des Halbleitersubstrates bzw. des ASIC-Bauelementes unterbleiben.
  • In Weiterbildung der Erfindung ist mit Vorteil vorgesehen, dass die Aluminium enthaltende Schicht und/oder die Germanium enthaltende Schicht durch einen Depositprozess, vorzugsweise durch Sputtern oder CVD-Beschichten, vorzugsweise durch PE-CVD-Beschichten, auf das entsprechende Halbleitersubstrat aufgebracht werden/wird.
  • Zum Herstellen einer festen, eutektischen Verbindung ist es vorteilhaft, die Aluminium enthaltende Schicht und/oder die Germanium enthaltende Schicht strukturiert auf das entsprechende Halbleitersubstrat aufzubringen und/oder nach dem Aufbringen zu strukturieren, insbesondere zu mikrostrukturieren.
  • Kurze Beschreibung der Zeichnungen
  • Weitere Vorteile, Merkmale und Einzelheiten der Erfindung ergeben sich der nachfolgenden Beschreibung bevorzugter Ausführungsbeispiele sowie anhand der Zeichnungen. Diese zeigen in:
  • 1 in einer Schnittansicht ein erstes Halbleitersubstrat mit MEMS-Bauelementen (Sensorstruktur) vor dem Fügen mit einem zweiten Halbleitersubstrat,
  • 2 in einer Schnittansicht das zweite Halbleitersubstrat mit ASIC-Bauelementen vor dem Fügen mit dem in 1 gezeigten ersten Halbleitersubstrat und
  • 3 in einer Schnittansicht einen Verbund aus den in den 1 und 2 gezeigten Halbleitersubstraten.
  • Ausführungsformen der Erfindung
  • In den Figuren sind gleiche Bauteile und Bauteile mit der gleichen Funktion mit den gleichen Bezugszeichen gekennzeichnet.
  • In 1 ist ein erstes Halbleitersubstrat 1 (MEMS-Wafer) gezeigt. Auf das erste Halbleitersubstrat 1 wurden MEMS-Bauelemente 2 (hier: Sensorstruktur) durch Opferschichtätzen aufgebracht. Ferner wurde in mehreren Regionen eine Aluminium enthaltende Schicht 3 zum Herstellen einer später noch zu erläuternden eutektischen Verbindung auf das erste Halbleitersubstrat 1 abgeschieden. Bei der mit dem Bezugszeichen 3a gekennzeichneten, Aluminium enthaltenden Schicht, handelt es sich um einen die MEMS-Bauelemente 2 umschließenden Bondrahmen. Bei der mit den Bezugszeichen 3b gekennzeichneten, Aluminium enthaltenden Schicht handelt es sich um einen Kontakt-Pad zum Herstellen einer elektrischen Verbindung zu dem in 2 gezeigten, zweiten Halbleitersubstrat 4. Das zweite Halbleitersubstrat 4 (ASIC-Wafer) weist auf seiner in der Zeichnungsebene unteren Seite ASIC- Bauelemente 5 (Prozessor) sowie in mehreren Regionen eine Germanium enthaltende Schicht 6 auf. Dabei ist die mit dem Bezugszeichen 6a gekennzeichnete, Germanium enthaltende Schicht als umfangsgeschlossener Bondrahmen ausgebildet, der in seinen Abmessungen mit dem Bondrahmen 3a auf dem ersten Halbleitersubstrat 1 korrespondiert. Die mit dem Bezugszeichen 6b gekennzeichnete, Germanium enthaltende Schicht ist als Kontaktpad ausgebildet und korrespondiert mit dem mit dem Bezugszeichen 3b gekennzeichneten Kontakt-Pad auf dem ersten Halbleitersubstrat.
  • Nach dem relativen Ausrichten (Alignment) zueinander werden die Halbleitersubstrate 1, 4, wie in 3 dargestellt, zusammengeführt, wobei nach dem Zusammenführen ein Erhitzen der Schichten 3, 6, beispielsweise in einem Lötofen mindestens auf Liquidustemperatur erfolgt. Ggf. werden die Halbleitersubstrate 1, 4 dabei zusätzlich mit Druck (Anpressdruck) beaufschlagt. Dabei bildet sich zwischen den Aluminium enthaltenden Schichten 3 und den Germanium enthaltenden Schichten 6 jeweils eine Eutektikumsschicht 7 aus. Diese sorgt für eine feste Verbindung der beiden Halbleitersubstrate 1, 4 und für eine hermetische Kapselung der MEMS-Bauelemente 2. Neben dem aus den Kontaktpads 3b, 6b gebildeten Kontakt 8 kann auch mindestens ein innerhalb des Bondrahmens 3a angeordneter elektrischer Kontakt zwischen den Halbleitersubstraten 1, 4 vorgesehen werden. Ebenso können außerhalb des Bondrahmens weitere elektrische Kontakte vorgesehen werden. Weiterhin ist es denkbar im bzw. am ersten Halbleitersubstrat 1 und/oder am zweiten Halbleitersubstrat 4 Durchkontakte für die MEMS-Bauelemente 2 bzw. die ASIC-Bauelemente 5 vorzusehen.
  • In dem gezeigten Ausführungsbeispiel beträgt die Schichtdicke der Aluminium enthaltenden Schichten 3 etwa 1,5 μm. Ebenso beträgt die Schichtdicke der Germanium enthaltenden Schichten jeweils etwa 1,5 μm. Es sind auch geringere Schichtdicken realisierbar. Zusätzlich oder alternativ zu dem Aufdrucken der Aluminium enthaltenden Schichten 3 und/oder der Germanium enthaltenden Schichten 6 ist ein Abscheiden durch Sputtern oder CVD-Beschichten realisierbar.
  • ZITATE ENTHALTEN IN DER BESCHREIBUNG
  • Diese Liste der vom Anmelder aufgeführten Dokumente wurde automatisiert erzeugt und ist ausschließlich zur besseren Information des Lesers aufgenommen. Die Liste ist nicht Bestandteil der deutschen Patent- bzw. Gebrauchsmusteranmeldung. Das DPMA übernimmt keinerlei Haftung für etwaige Fehler oder Auslassungen.
  • Zitierte Patentliteratur
    • - US 2006/0208326 A1 [0002]

Claims (12)

  1. Verbund aus einem ersten, mindestens ein MEMS-Bauelement (2) aufweisenden Halbleitersubstrat (1) und mindestens einem zweiten Halbleitersubstrat (4), wobei mindestens eine, Germanium enthaltende Schicht (6) eutektisch mit mindestens einer, Aluminium enthaltenden Schicht (3) verbunden ist, dadurch gekennzeichnet, dass die Aluminium enthaltende Schicht (3) auf dem ersten Halbleitersubstrat (1) und die Germanium enthaltende Schicht (6) auf dem zweiten Halbleitersubstrat (4) vorgesehen ist.
  2. Verbund nach Anspruch 1, dadurch gekennzeichnet, dass das zweite Halbleitersubstrat (4) mindestens ein ASIC-Bauelement (5) aufweist.
  3. Verbund nach einem der Ansprüche 1 oder 2, dadurch gekennzeichnet, dass die Aluminium enthaltende Schicht (3) und/oder die Germanium enthaltende Schicht (6) strukturiert, vorzugsweise mikrostrukturiert, ist.
  4. Verbund nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet dass die Aluminium enthaltende Schicht (3) aus Aluminium und/oder AlSiCu und/oder AlSi und/oder ALCu gebildet ist.
  5. Verbund nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, dass die Aluminium enthaltende Schicht (3) und/oder die Germanium enthaltende Schicht (6), insbesondere vor dem eutektischen Verbinden, eine Dicke aus einem Wertebereich zwischen etwa 50 nm und etwa 5000 nm, vorzugsweise aus einem Wertebereich zwischen etwa 100 nm und etwa 2000 nm aufweist.
  6. Verbund nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, dass die eutektisch miteinander verbundenen Schichten als elektrischer Kontakt (8) ausgebildet sind.
  7. Verbund nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet, dass das MEMS-Bauelement (2) und/oder das ASIC-Bauelement (5) durch die eutektische Verbindung hermetisch gekapselt sind/ist.
  8. Verbund nach einem der vorherigen Ansprüche, dadurch gekennzeichnet, dass die Germanium enthaltende Schicht (6), insbesondere wesentlich, dünner ist, vorzugsweise um mindestens den Faktor 10 dünner ist, als die Aluminium enthaltende Schicht (3).
  9. Verfahren zum Herstellen eines Verbundes (1) aus einem ersten, mindestens ein MEMS-Bauelement (2) aufweisenden Halbleitersubstrates (1) und mindestens einem zweiten Halbleitersubstrat (4), insbesondere eines Verbundes (1) nach einem der vorhergehenden Ansprüchen, wobei eine eutektische Verbindung zwischen einer Aluminium enthaltenden Schicht (3) und einer Germanium enthaltenden Schicht (6) durch Zusammenführen der Halbleitersubstrate (1, 4), Erhitzen der Schichten und vorzugsweise Aufbringen eines Anpressdrucks geschaffen wird, dadurch gekennzeichnet, dass auf das erste Halbleitersubstrat (1) die Aluminium enthaltende Schicht (3) und auf das zweite Halbleitersubstrat (4) die Germanium enthaltende Schicht (6) aufgebracht werden.
  10. Verfahren nach Anspruch 9, dadurch gekennzeichnet, dass die Germanium enthaltende Schicht (6) als letzter Verfahrenschritt bei der Herstellung des zweiten, mindestens ein ASIC-Bauelement (5) aufweisenden Halbleitersubstrates (4) aufgebracht wird.
  11. Verfahren nach einem der Ansprüche 9 oder 10, dadurch gekennzeichnet, dass die Aluminium enthaltende Schicht (3) und/oder die Germanium enthaltende Schicht (6) durch einen Depositprozess, vorzugsweise durch Sputtern oder CVD-Beschichten, aufgebracht werden/wird.
  12. Verfahren nach einem der Ansprüche 9 bis 11, dadurch gekennzeichnet, dass die Aluminium enthaltende Schicht (3) und/oder die Germanium enthaltende Schicht (6) strukturiert aufgebracht werden/wird und/oder nach dem Aufbringen strukturiert, insbesondere mikrostrukturiert, werden/wird.
DE102007048604A 2007-10-10 2007-10-10 Verbund aus mindestens zwei Halbleitersubstraten sowie Herstellungsverfahren Withdrawn DE102007048604A1 (de)

Priority Applications (6)

Application Number Priority Date Filing Date Title
DE102007048604A DE102007048604A1 (de) 2007-10-10 2007-10-10 Verbund aus mindestens zwei Halbleitersubstraten sowie Herstellungsverfahren
DE502008003135T DE502008003135D1 (de) 2007-10-10 2008-09-02 Verbund aus mindestens zwei halbleitersubstraten sowie herstellungsverfahren
EP08803521A EP2197781B1 (de) 2007-10-10 2008-09-02 Verbund aus mindestens zwei halbleitersubstraten sowie herstellungsverfahren
AT08803521T ATE504543T1 (de) 2007-10-10 2008-09-02 Verbund aus mindestens zwei halbleitersubstraten sowie herstellungsverfahren
PCT/EP2008/061550 WO2009049958A2 (de) 2007-10-10 2008-09-02 Verbund aus mindestens zwei halbleitersubstraten sowie herstellungsverfahren
TW097138633A TWI486303B (zh) 2007-10-10 2008-10-08 由至少兩種半導體基材構成的複合物及其製造方法(二)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE102007048604A DE102007048604A1 (de) 2007-10-10 2007-10-10 Verbund aus mindestens zwei Halbleitersubstraten sowie Herstellungsverfahren

Publications (1)

Publication Number Publication Date
DE102007048604A1 true DE102007048604A1 (de) 2009-04-16

Family

ID=40435324

Family Applications (2)

Application Number Title Priority Date Filing Date
DE102007048604A Withdrawn DE102007048604A1 (de) 2007-10-10 2007-10-10 Verbund aus mindestens zwei Halbleitersubstraten sowie Herstellungsverfahren
DE502008003135T Active DE502008003135D1 (de) 2007-10-10 2008-09-02 Verbund aus mindestens zwei halbleitersubstraten sowie herstellungsverfahren

Family Applications After (1)

Application Number Title Priority Date Filing Date
DE502008003135T Active DE502008003135D1 (de) 2007-10-10 2008-09-02 Verbund aus mindestens zwei halbleitersubstraten sowie herstellungsverfahren

Country Status (5)

Country Link
EP (1) EP2197781B1 (de)
AT (1) ATE504543T1 (de)
DE (2) DE102007048604A1 (de)
TW (1) TWI486303B (de)
WO (1) WO2009049958A2 (de)

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102011077933A1 (de) * 2011-06-21 2012-12-27 Robert Bosch Gmbh Verfahren zum Bonden zweier Substrate und Halbleiterbauteile mit mikroelektromechanischer Struktur
WO2013036480A3 (en) * 2011-09-09 2013-09-26 Qualcomm Mems Technologies, Inc. Backplate with recess and electronic component
DE102012208032A1 (de) 2012-05-14 2013-11-14 Robert Bosch Gmbh Hybrid integriertes Bauteil
EP2743955A1 (de) * 2011-08-12 2014-06-18 Omron Corporation Elektronische komponente
DE102013222616A1 (de) 2013-11-07 2015-05-07 Robert Bosch Gmbh Mikromechanische Sensorvorrichtung
DE102014202808A1 (de) 2014-02-17 2015-08-20 Robert Bosch Gmbh Verfahren zum eutektischen Bonden zweier Trägereinrichtungen
DE102014212314A1 (de) 2014-06-26 2015-12-31 Robert Bosch Gmbh Mikromechanische Sensoreinrichtung
DE102014221546A1 (de) 2014-10-23 2016-04-28 Robert Bosch Gmbh Mikroelektronische Bauelementanordnung mit einer Mehrzahl von Substraten und entsprechendes Herstellungsverfahren
DE102016206607A1 (de) 2016-04-19 2017-10-19 Robert Bosch Gmbh Elektronisches Bauelement und Verfahren zum Herstellen eines elektronischen Bauelements
DE102016216207A1 (de) 2016-08-29 2018-03-01 Robert Bosch Gmbh Verfahren zum Herstellen eines mikromechanischen Sensors
DE102020209934A1 (de) 2020-08-06 2022-02-10 Robert Bosch Gesellschaft mit beschränkter Haftung Herstellungsverfahren für ein mikromechanisches Bauelement, entsprechendes mikromechanisches Bauelement und entsprechende Anordnung
DE102022211541A1 (de) 2022-10-31 2024-05-02 Robert Bosch Gesellschaft mit beschränkter Haftung Mikromechanischer Sensor mit integriertem Stresssensor und Verfahren zur Signalkorrektur eines Sensorsignals

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7981765B2 (en) * 2008-09-10 2011-07-19 Analog Devices, Inc. Substrate bonding with bonding material having rare earth metal
US8956904B2 (en) 2008-09-10 2015-02-17 Analog Devices, Inc. Apparatus and method of wafer bonding using compatible alloy
US8507913B2 (en) 2010-09-29 2013-08-13 Analog Devices, Inc. Method of bonding wafers
CN103523745B (zh) * 2013-10-21 2015-10-28 安徽北方芯动联科微系统技术有限公司 基于Si导电柱的圆片级封装方法及其单片集成式MEMS芯片
CN103779252B (zh) * 2014-01-23 2016-05-04 江苏艾特曼电子科技有限公司 一种用于圆片级键合中颗粒污染的在线检测结构
CN105197872A (zh) * 2014-05-29 2015-12-30 上海矽睿科技有限公司 Al-Ge共晶键合预处理方法及键合方法
CN106973351B (zh) * 2015-11-26 2019-11-15 李美燕 微型回馈腔传感器及其制造方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060208326A1 (en) 2005-03-18 2006-09-21 Nasiri Steven S Method of fabrication of ai/ge bonding in a wafer packaging environment and a product produced therefrom

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3461462A (en) * 1965-12-02 1969-08-12 United Aircraft Corp Method for bonding silicon semiconductor devices
US5693574A (en) * 1991-02-22 1997-12-02 Deutsche Aerospace Ag Process for the laminar joining of silicon semiconductor slices
TWI293618B (en) * 2000-01-13 2008-02-21 Penn State Res Found A removable system on a mother substrate
WO2002042716A2 (en) 2000-11-27 2002-05-30 Microsensors Inc. Wafer eutectic bonding of mems gyros
TW553891B (en) * 2001-08-15 2003-09-21 Reveo Inc MEMS and method of manufacturing
TWI239051B (en) * 2002-09-04 2005-09-01 Penn State Res Found Method for preparing a removable system on a mother substrate, method for preparing a sacrificial release layer on a mother substrate, and systems prepared thereby
TW565530B (en) * 2003-01-09 2003-12-11 Lenghways Technology Co Ltd CMOS compatible microswitches

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060208326A1 (en) 2005-03-18 2006-09-21 Nasiri Steven S Method of fabrication of ai/ge bonding in a wafer packaging environment and a product produced therefrom

Cited By (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102011077933A1 (de) * 2011-06-21 2012-12-27 Robert Bosch Gmbh Verfahren zum Bonden zweier Substrate und Halbleiterbauteile mit mikroelektromechanischer Struktur
DE102011077933B4 (de) * 2011-06-21 2014-07-10 Robert Bosch Gmbh Verfahren zum Bonden zweier Substrate
EP2743955A1 (de) * 2011-08-12 2014-06-18 Omron Corporation Elektronische komponente
EP2743955A4 (de) * 2011-08-12 2015-04-08 Omron Tateisi Electronics Co Elektronische komponente
WO2013036480A3 (en) * 2011-09-09 2013-09-26 Qualcomm Mems Technologies, Inc. Backplate with recess and electronic component
US8742570B2 (en) 2011-09-09 2014-06-03 Qualcomm Mems Technologies, Inc. Backplate interconnect with integrated passives
DE102012208032A1 (de) 2012-05-14 2013-11-14 Robert Bosch Gmbh Hybrid integriertes Bauteil
US8759927B2 (en) 2012-05-14 2014-06-24 Robert Bosch Gmbh Hybrid intergrated component
DE102012208032B4 (de) 2012-05-14 2023-09-28 Robert Bosch Gmbh Hybrid integriertes Bauteil mit MEMS-Bauelement und ASIC-Bauelement
US9606141B2 (en) 2013-11-07 2017-03-28 Robert Bosch Gmbh Micromechanical sensor device
DE102013222616B4 (de) 2013-11-07 2024-06-06 Robert Bosch Gmbh Mikromechanische Sensorvorrichtung
DE102013222616A1 (de) 2013-11-07 2015-05-07 Robert Bosch Gmbh Mikromechanische Sensorvorrichtung
DE102014202808A1 (de) 2014-02-17 2015-08-20 Robert Bosch Gmbh Verfahren zum eutektischen Bonden zweier Trägereinrichtungen
US9650236B2 (en) 2014-06-26 2017-05-16 Robert Bosch Gmbh Micromechanical sensor device
DE102014212314A1 (de) 2014-06-26 2015-12-31 Robert Bosch Gmbh Mikromechanische Sensoreinrichtung
DE102014221546A1 (de) 2014-10-23 2016-04-28 Robert Bosch Gmbh Mikroelektronische Bauelementanordnung mit einer Mehrzahl von Substraten und entsprechendes Herstellungsverfahren
DE102016206607B4 (de) 2016-04-19 2021-09-16 Robert Bosch Gmbh Elektronisches Bauelement und Verfahren zum Herstellen eines elektronischen Bauelements
DE102016206607A1 (de) 2016-04-19 2017-10-19 Robert Bosch Gmbh Elektronisches Bauelement und Verfahren zum Herstellen eines elektronischen Bauelements
WO2018041444A1 (de) 2016-08-29 2018-03-08 Robert Bosch Gmbh Verfahren zum herstellen eines mikromechanischen sensors
US11111137B2 (en) 2016-08-29 2021-09-07 Robert Bosch Gmbh Method for manufacturing a micromechanical sensor
DE102016216207A1 (de) 2016-08-29 2018-03-01 Robert Bosch Gmbh Verfahren zum Herstellen eines mikromechanischen Sensors
DE102020209934A1 (de) 2020-08-06 2022-02-10 Robert Bosch Gesellschaft mit beschränkter Haftung Herstellungsverfahren für ein mikromechanisches Bauelement, entsprechendes mikromechanisches Bauelement und entsprechende Anordnung
US11667520B2 (en) 2020-08-06 2023-06-06 Robert Bosch Gmbh Manufacturing method for a micromechanical component, a corresponding micromechanical component and a corresponding configuration
DE102022211541A1 (de) 2022-10-31 2024-05-02 Robert Bosch Gesellschaft mit beschränkter Haftung Mikromechanischer Sensor mit integriertem Stresssensor und Verfahren zur Signalkorrektur eines Sensorsignals

Also Published As

Publication number Publication date
WO2009049958A2 (de) 2009-04-23
ATE504543T1 (de) 2011-04-15
WO2009049958A3 (de) 2009-07-23
DE502008003135D1 (de) 2011-05-19
TWI486303B (zh) 2015-06-01
EP2197781A2 (de) 2010-06-23
EP2197781B1 (de) 2011-04-06
TW200934722A (en) 2009-08-16

Similar Documents

Publication Publication Date Title
EP2197781B1 (de) Verbund aus mindestens zwei halbleitersubstraten sowie herstellungsverfahren
DE102006032925B4 (de) Elektronische Baugruppe und Verfahren zur Verkapselung elektronischer Bauelemente und integrierter Schaltungen
DE102012210052B4 (de) Hybrid integriertes Bauteil und Verfahren zu dessen Herstellung
DE102012208033B4 (de) Hybrid integriertes Bauteil und Verfahren zu dessen Herstellung
DE102013217726A1 (de) Mikromechanisches Bauteil für eine kapazitive Sensorvorrichtung und Herstellungsverfahren für ein mikromechanisches Bauteil für eine kapazitive Sensorvorrichtung
WO2006108588A1 (de) Verfahren zur herstellung gehäuster elektronischer bauelemente und gehäustes elektronisches bauelement
DE102012206875A1 (de) Verfahren zum Herstellen eines hybrid integrierten Bauteils
WO2006105898A1 (de) Mikromechanisches bauelement, verfahren zur herstellung und verwendung
DE102012206732A1 (de) Verfahren zum Herstellen eines hybrid integrierten Bauteils
DE102006022379A1 (de) Mikromechanischer Druckwandler und Verfahren zu seiner Herstellung
DE102014212314A1 (de) Mikromechanische Sensoreinrichtung
WO2018069028A1 (de) Mikromechanischer sensor mit stressentkopplungsstruktur
DE102009026628A1 (de) Mikromechanisches Bauelement und Verfahren zum Herstellen eines mikromechanischen Bauelements
DE112017007356T5 (de) Hohle versiegelte Vorrichtung und Herstellungsverfahren dafür
DE102014224559A1 (de) Mikromechanische Sensorvorrichtung und entsprechendes Herstellungsverfahren
EP2285733B1 (de) Verfahren zur herstellung von chips
DE102014216746B4 (de) Wafer-level-package eines mems-sensors und verfahren zum herstellen desselben
DE102007001290A1 (de) Halbleitermodul
DE102014226436A1 (de) Mikromechanische Sensorvorrichtung und entsprechendes Herstellungsverfahren
WO2010054875A1 (de) Anordnung von mindestens zwei wafern mit einer bondverbindung und verfahren zur herstellung einer solchen anordnung
DE10231730B4 (de) Mikrostrukturbauelement
DE102010005465A1 (de) Elektrisches oder elektronisches Bauelement und Verfahren zum Herstellen eines Anschlusses
DE102013211555A1 (de) Bauelement mit Mitteln zum Reduzieren von montagebedingten mechanischen Spannungen und Verfahren zu dessen Herstellung
DE102015216471A1 (de) Mikromechanisches Bauteil und Herstellungsverfahren für ein mikromechanisches Bauteil
EP3774640A1 (de) Bond-strukturen auf mems-element und asic-element

Legal Events

Date Code Title Description
R005 Application deemed withdrawn due to failure to request examination
R005 Application deemed withdrawn due to failure to request examination

Effective date: 20141011