CS271711B1 - Connection of data series transmission circuit with error acknowledgement and reporting - Google Patents
Connection of data series transmission circuit with error acknowledgement and reporting Download PDFInfo
- Publication number
- CS271711B1 CS271711B1 CS882226A CS222688A CS271711B1 CS 271711 B1 CS271711 B1 CS 271711B1 CS 882226 A CS882226 A CS 882226A CS 222688 A CS222688 A CS 222688A CS 271711 B1 CS271711 B1 CS 271711B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- serial
- control system
- receiver
- output
- input
- Prior art date
Links
- 230000005540 biological transmission Effects 0.000 title claims description 15
- 238000004891 communication Methods 0.000 abstract description 4
- 238000000034 method Methods 0.000 description 3
- 238000012790 confirmation Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 1
- 238000011156 evaluation Methods 0.000 description 1
- 230000011664 signaling Effects 0.000 description 1
Landscapes
- Communication Control (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
Abstract
Description
Vynález sa týká riešenia zapojenia obvodu pře sériový přenos dát s potvrdzovaním a hlášením chyby.The invention relates to a solution for the circuit connection for serial data transmission with acknowledgment and error reporting.
Doteraz známe riešenia zapojenia obvodov sériového přenosu dát s potvrdzováním a hlášením chyby medzi dvoma riadiacimi počítačmi v technologických zariadeniach používajú к ochraně přenosu různé protokoly, čo vedie к zníženiu priepustnosti a doby reakcie prenosovej cesty. Protokol začína výzvou prvého riadiaceho počítača pře druhý riadiaci počítač. Druhý riadiaci počítač odpovedá, že správu može přijat. Prvý riadiaci počítač vysiela správu, druhý riadiaci počítač odpovedá, Že správu přijal dobře, alebo zle. Ak zle, prvý riadiaci počítač správu opakuje. Nevýhodou tu je, že zabezpečenie bezchybného přenosu dát vedie к neúmerne zložitým programovým celkom a v případe potvrdzovania správ к rapídnemu zníženiu priepustnosti a doby reakcie prenosovej cesty.The prior art solutions for serial data transmission circuits with acknowledgment and error reporting between two control computers in process equipment use different protocols to protect the transmission, resulting in reduced throughput and response time of the transmission path. The protocol begins with a prompt of the first control computer over the second control computer. The other control computer responds that the message can be received. The first control computer sends a message, the second control computer replies that it has received the message well or poorly. If wrong, the first control computer repeats the message. The disadvantage here is that ensuring error-free data transmission leads to a disproportionately complex program unit and, in the case of message confirmation, a rapid reduction in throughput and response time of the transmission path.
Vyššie uvedené nevýhody odstraňuje a technický problém rieši zapojenie obvodu pře sériový přenos dát s potvrdzovaním a hlášením chyb podlá vynálezu, ktorého podstata spočívá v tom, že vysielajúci riadiaci systém je prostredníctvom rozvětveného výstupu a rozvětveného vstupu připojený na sériový vysielač, ktorého dátový výstup a vstup hlásenia chyby sú spojené so sériovým prijímačom. Sériový přijímač je prostredníctvom rozvětveného vstupu a rozvětveného výstupu spojený s přijímacím riadiacim systémom. Přerušovací výstup sériového prijímača je připojený na vysielajúci riadiaci systém a na přijímací riadiaci systém.The above mentioned disadvantages are eliminated and the technical problem is solved by connection of the circuit for serial data transmission with acknowledgment and error reporting according to the invention, which is characterized in that the sending control system is connected via a branched output and branched input to a serial transmitter whose data output and reporting input errors are connected to the serial receiver. The serial receiver is connected to the receiver control system via a branched input and branched output. The interrupt output of the serial receiver is connected to the transmitting control system and the receiving control system.
Zapojenie obvodu pre sériový přenos dát s potvrdzovaním a hlášením chyby umožňuje z protokolu vynechat úvodnú výzvu, s odpoveáou připravenosti, keďže připravenost druhého riadiaceho počítača přijat znak správy je přítomná v prvom riadiacom počítači cez preppjenie i bez dotazu. Takto nemůže nastat chyba přepisu znaku na prijímacej straně. Vynález odstraňuje časové nároky na příjem znakov a tým umožňuje vynechat i algoritmy na povolovanie komunikácle cez jednotlivé kanály. Vynález zotiera rozdiel medzi komunikáciou po blokoch znakov a po znakoch. Umožňuje áalej vynechat potvrdenie správnosti procesu sériovým kanálom, keSže správnost přenosu je v prvom riadiacom počítači přítomná cez propojenie. Nie je potřebné dovysielat celú správu, ak sa zistila chyba niektorého znaku. Navýše sériový přenos z prvého riadiaceho počítača do druhého riadiaceho počítača neblokuje sériové cestu z druhého riadiaceho počítača do prvého.The connection of a serial data transmission circuit with acknowledgment and error reporting makes it possible to omit the initial prompt, with readiness response, from the protocol, as the readiness of the second control computer received message character is present in the first control computer via interconnection even without query. Thus, there is no error in overwriting the character on the receiving side. The invention eliminates the time requirements for receiving characters and thus allows to omit algorithms for enabling communication over individual channels. The invention wipes out the difference between character block and character block communication. It allows to omit the confirmation of the correctness of the process through the serial channel, since the correctness of the transmission is present in the first control computer via the link. It is not necessary to transmit the entire message if an error has been detected. Moreover, serial transmission from the first control computer to the second control computer does not block the serial path from the second control computer to the first.
Na pripojenom výkrese je příkladné nakreslená bloková schéma zapojenia obvodu pře sériový přenos dát s potvrdzovaním a hlášením chyby.In the attached drawing, an exemplary block diagram of a circuit for serial data transmission with acknowledgment and error reporting is shown.
Zapojenie obvodu pře sériový přenos dát s potvrdzovaním a hlášením chyby pozostáva z vysielajúceho riadiaceho systému X, ktorý je rozvětveným vstupom 10 a rozvětveným výstupom 11 připojený na sériový vysielač 2. Datový výstup 20 a vstup hlásenia chyby 21 sériového vysielača 2 sú připojené na sériový přijímač 3· Sériový přijímač 3 je prostredníctvom rozvětveného vstupu 40 a rozvětveného výstupu 41 připojený na přijímací riadiaci systém £. Přerušovací vstup 30 sériového prijímača 3 je připojený na vysielajúci riadiaci systém i a přijímací riadiaci systém 4_.The wiring circuit for serial acknowledgment and error reporting consists of a transmitting control system X, which is connected to a serial transmitter 2 by a branched input 10 and a branched output 11. The data output 20 and the error report 21 of the serial transmitter 2 are connected to the serial receiver 3. The serial receiver 3 is connected to the receiver control system 8 via the branched-in input 40 and the branched-off output 41. The interrupt input 30 of the serial receiver 3 is connected to the transmitting control system 1 and the receiving control system 4.
Funkcia obvodu pře sériový přenos dát s potvrdzovaním a hlášením chyby je nasledovná: Vysielajúci riadiaci systém 1_ skontroluje přerušovací signál sériového prijímača 2 a pomocou rozvětveného vstupu 11 stav sériového vysielača 2 a súčasne stav jeho vstupu 21 hlásenia chyby. V případe připravenosti к přenosu dát zapíše vysielajúci riadiaci systém X cez rozvětvený výstup 10 jednotku dát do sériového vysielača 2, ktorý ich začne sériovo vysielať na svojom dátovom výstupe 20 do sériového prijímača 2· Sériový přijímač 2 P° přijatí kompletnej jednotky dát aktivuje přerušovací signál na prerušovacom výstupe 30, ktorý oznamuje prijímaciemu riadiacemu systému Д, že má přebrat prijatú jednotku dát a súčasne tento signál oznamuje vysielajúcemu riadiacemu systému X, že odoslaná jednotka dát nie je spracovaná. Přijímací riadiaci systém 4 skontroluje svojim rozvětveným vstupom 41 či přijatá jednotka dát bola sériovým prijímačom 2 vyhodnotená ako bezchybná, připadne vykoná toto vyhodnotenie. V případe bezchybnosti dát přijímací riadiaci systém 4_ najskůr prostredníctvom rozvětveného výstupu 40 zapíše do sériového prijímača 2 hlásenie bezchybCS 271711 B1 nosti, ktoré sa přeneslo na vstup 21 hlásenia chyby sériového vysielača 2 a potom sériový .přijímač £ svojím rozvětveným vstupom 41 převezme prijatú jednotku dát a ako bezchybnú . jú spracuje. Tým sériový přijímač £ ukončí hlásenie prerušenia na svojom prerušovacom výstupe £0, čím je vysielajúci riadiaci systém £ vyzvaný к vysielaniu áalšej jednotky dát.The function of the acknowledgment and error reporting serial transmission circuit is as follows: The transmitting control system 7 checks the interrupt signal of the serial receiver 2 and, by means of the branched input 11, the status of the serial transmitter 2 and its error 21 input. In the case of readiness to transmit data, the transmitting control system X writes a data unit to the serial transmitter 2 via the branch output 10, which begins to transmit them serially at its data output 20 to the serial receiver 2. Serial receiver 2 interrupt output 30, which notifies the receiving control system D that it is to receive the received data unit while simultaneously signaling to the transmitting control system X that the transmitted data unit is not being processed. The receiving control system 4 checks by its branched input 41 whether the received data unit has been evaluated as error-free by the serial receiver 2 or performs this evaluation. In the case of data error, the receiver control system 4 first writes a fault message to the serial receiver 2 via the branch output 40, which has been transmitted to the error report input 21 of the serial transmitter 2, and then the serial receiver 4 receives its received data unit. as flawless. it processes. Thereby, the serial receiver 8 terminates the interruption report at its interruption output 60, thereby prompting the transmitting control system 6 to transmit another unit of data.
V případe, že sériový přijímač £, alebo přijímací riadiaci systém £ vyhodnotí prijatú jednotku dát ako chybnú, přijímací riadiaci systém £. prostredníctvom rozvětveného výstupu 40 zapíše do sériového prijímača £ hlásenie o chybě, ktoré sa prenesie na vstup 21 hlásenia chyby sériového vysielača £ a potom převezme do sériového prijímača £ dát, alebo inak zabezpečí ukončenie prerušovacieho signálu sériového prijímača £. Takto je vysielajúci riadiaci systém 2. vyzvaný к vyslaniu jednotky dát, nakolko však čítáním stavu sériového vysielača 2 pomocou rozvětveného vstupu zistí, Že vstup 21 hlásenia chyby indikuje chybný přenos, vysielajúci riadiaci systém £ nevyšle áalšiu jednotku dát, ale zopakuje jednotku dát, ktorá bola chybné přijatá. Potřebné programové vybavenie je zjavne triviálně bez nutnosti využívat spátnú prenosovú cestu.In the event that the serial receiver 8 or the receiver control system 8 evaluates the received data unit as a faulty receiver receiver system 8. by means of the branched output 40, it writes an error report to the serial receiver 6, which is transmitted to the error report input 21 of the serial transmitter 6 and then transmitted to the serial data receiver 6, or otherwise ensures termination of the interrupt signal of the serial receiver 8. Thus, the transmitting control system 2 is prompted to transmit a data unit, but since, by reading the status of the serial transmitter 2 using a branched input, it detects that the error reporting input 21 indicates a faulty transmission, the transmitting control system 6 does not transmit the next data unit. wrong received. Obviously, the necessary software is trivial without having to use the reverse path.
Claims (1)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS882226A CS271711B1 (en) | 1988-04-01 | 1988-04-01 | Connection of data series transmission circuit with error acknowledgement and reporting |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS882226A CS271711B1 (en) | 1988-04-01 | 1988-04-01 | Connection of data series transmission circuit with error acknowledgement and reporting |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS222688A1 CS222688A1 (en) | 1990-03-14 |
| CS271711B1 true CS271711B1 (en) | 1990-11-14 |
Family
ID=5358769
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS882226A CS271711B1 (en) | 1988-04-01 | 1988-04-01 | Connection of data series transmission circuit with error acknowledgement and reporting |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS271711B1 (en) |
-
1988
- 1988-04-01 CS CS882226A patent/CS271711B1/en unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS222688A1 (en) | 1990-03-14 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5166678A (en) | Dual master implied token communication system | |
| US4833668A (en) | Fault detection in a full duplex optical communications system | |
| US4347609A (en) | Method and system for transmission of serial data | |
| CS271711B1 (en) | Connection of data series transmission circuit with error acknowledgement and reporting | |
| EP0620659A1 (en) | Multipath optical transmission system controller | |
| SU1702379A1 (en) | Two computer interface | |
| KR100419097B1 (en) | Apparatus for connection of interrupt acknowledge in the Multi Circuit Board system | |
| JP2666199B2 (en) | Multiplex transmission equipment | |
| JPS5797250A (en) | Data transmission system for automatic retransmission request system | |
| JP2830486B2 (en) | Communication device | |
| SU955167A1 (en) | Device for data checking and transmission | |
| SU1287185A1 (en) | Remote control device | |
| DE3278051D1 (en) | Data processing system having error checking capability | |
| JPS6147455B2 (en) | ||
| KR100225043B1 (en) | Multiple serial communication method and serial communication device using interrupt | |
| JPS59225646A (en) | Time division multiplex transmission system | |
| SU781873A2 (en) | Information registering and transmitting device | |
| SU1300486A1 (en) | Interface for linking computer with numeric programmed control device | |
| JPH05183608A (en) | Transmission monitor | |
| JPH05303537A (en) | Multi-address communication circuit | |
| JPH04278742A (en) | How to detect errors in received data | |
| JPH01305746A (en) | Communication channel test system | |
| JPS6354847A (en) | Communication terminal control method | |
| JPH0946360A (en) | Method and device for monitoring bus inside device | |
| JPH0454042A (en) | Transmission signal management system |