CS269194B1 - Zapojení vyhodnocovacích obvodů digitalizátoru - Google Patents
Zapojení vyhodnocovacích obvodů digitalizátoru Download PDFInfo
- Publication number
- CS269194B1 CS269194B1 CS883120A CS312088A CS269194B1 CS 269194 B1 CS269194 B1 CS 269194B1 CS 883120 A CS883120 A CS 883120A CS 312088 A CS312088 A CS 312088A CS 269194 B1 CS269194 B1 CS 269194B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- coordinate
- output
- block
- circuits
- Prior art date
Links
Landscapes
- Testing Or Calibration Of Command Recording Devices (AREA)
Abstract
Řešení se týká zjednodušeného zapojeni vyhodnocovacích obvodů dlgitalizátoru. Podstata jeho funkce spočívá v tom, že mikroprocesor nastaví počáteční hodnotu bloku čítačů souřadnice aktivováním prvního nastavovacího vstupu až n-táho nastavovacího vstupu bloku čítačů souřadnice. Potom vyšla povel "Start" pro odečtení souřadnice aktivováním startovacího výstupu bloku, vstupních a výstupních obvodů. Dála mikroprocesor například v programová smyčce čta etav digitalizátoru a testuje připravenost souřadnice konkrétně nastavení vstupu připravénosti souřadnice bloku vstupních a výstupních obvodů. V záporném případš přijme nový stav a provádí nový test, kdežto v kladném případě provede příjem dat. Podle velikosti souřadnice zjistí chybový stav, kdy je čidlo mimo snímací plochu. V tomto případě vydá chybové hlášení. Je-li čidlo na ploše vypočte skutečnou souřadnici odečtením počáteční hodnotu od načítaná souřadnice. Skutečnou souřadnioi obvykle vloží do pemšti. U plošného digitalizátoru náeleduje odečtení druhé souřadnice stejným způsobem. Teprve po odečtení obou souřadnic se provádí jejich další zpracování. Zapojení vyhodnocovacích obvodů lze využít v digitalizátoru k přesnému určování polohy čidla v Jedno nebo dvourozměrné souřadné soustavě.
Description
Vynález ee týká zapojení vyhodnocovacích obvodů digital izátoru.
Dosavadní zapojení vyhodnocovacích obvodů digitalizátoru používala řadu dekadických čítnčů pro čítání souřadnice, ktoré byly ovládány řídicími obvody. Další logické obvody zajištovaly chybný stav digitalizátoru při snímacím čidle mimo plochu.
Vyhodnocovací obvody jako celek byly poaJmí složité a obsahovaly značné množství součástek - integrovaných obvodů.
Uvedené nevýhody odstraňuje zjednodušené zapojení vyhodnocovacích obvodů digítalizátoru podle vynálezu, jehož podstata spočívá v tom, že výstup generátoru hodin je připojen k prvnímu vstupu prvního hradla, jehož výstup je připojen k hodinovacímu vstupu bloku čítačů souřadnice, jehož první výstup až k-tý výstup Jsou připojeny k prvnímu vstupu až k-ténu vstupu bloku vstupních a výstupních obvodů, přičemž výstup přetečení bloku čítačů souřadnice je připojen k prvnímu vstupu druhého hradla, jehož druhý vstup je připojen k výstupu bloku tvarovacích obvodů čidla, přičemž výstup druhého hradla je připojen k prvnímu vstupu klopného obvodu, jehož druhý vstup je připojen ke startovacímu výstupu bloku vstupních a výstupních obvodů, přičemž výstup klopného obvodu je připojen k druhému vstupu prvního hradla a ke vstupu připravenosti souřadnice bloku vstupních a výstupních obvodů, Jehož první nastavovací výstup až n-tý nastavovací výstup Jsou připojeny k prvnímu nastavovacímu vstupu až n-tému nastavovacímu vstupu bloku čítačů souřadnice, přičemž první datový výstup až h-tý datový výstup bloku vstupních a výstupních obvodů jsou připojeny k datové sběrnici mikroprocesoru.
Blok čítačů souřadnice Je možno realizovat tak, že blok čítačů souřadnice Je složen z binárního čítače a z programovatelného čítače, přičemž výstup prvního hradla Je připojen k hodinovacímu vstupu binárního čítače, jehož první souřadnicový výstup až čtvrtý souřadnicový výstup jsou připojeny k prvnímu souřadnicovému vstupu až čtvrtému souřadnicovému vstupu bloku vstupních a výstupních obvodů, přičemž čtvrtý souřadnicový výstup je paralelné připojen k hodinovacímu vstupu programovatelného čítače, jehož první datový výatup až h-tý datový výetup jsou připojeny k prvnímu datovému výstupu až h-tému datovému výstupu bloku vstupních a výstupních obvodů a paralelně k datové sběrnici mikroprocesoru, přičemž výetup přetečení programovatelného čítače Je připojen k prvnímu vstupu druhého hradla.
Zapojení podle vynálezu má hlavní výhodu v jednoduchosti zapojení e malým počtem součástek. To vede k vyšší spolehlivosti obvodů a celého digitalizátoru.
Na výkresech je na obr. 1 znázorněno blokové schéma zapojení, na obr. 2 Je zapojení bloku čítačů souřadnice.
Výetup 121 generátoru 1 hodin je připojen k prvnímu vetupu 211 prvního hradla 2, jehož výstup 221 Je připojen k hodinovému vstupu 310 bloku J čítačů souřadnice, jehož první výetup 321 až k-tý výetup 32K jsou připojeny k prvnímu vetupu 411 až k-tému vstupu 41Σ bloku 2 vstupních a výstupních obvodů, přičemž výstup 32P přetečení bloku j čítačů souřadnice je připojen k prvnímu vstupu 511 druhého hradla 5, Jehož druhý vstup 512 Je připojen k výstupu 721 bloku 2 tvarovacích obvodů čidla, přičemž výstup J21 druhého hradla 2 je připojen k prvnímu vetupu 611 klopného obvodu £, Jehož druhý vstup 612 je připojen ke startovacímu výstupu 423 bloku 2 vetupních a výstupních obvodů, přičemž výetup 621 klopného obvodu 6. je připojen k druhému vetupu 212 prvního hradla 2 a ke vstupu 415 připravenosti souřadnice bloku 2 vetupních a výetupních obvodů, Jehož první naetavovaoí výstup 42J až n-tý nastavovací výetup 42K Jeou připojeny k prvnímu nastavovacímu vetupu 311 až n-tému nastavovacímu vetupu JIH bloku J čítačů souřadnice, přičemž první datový výetup 421 až h-tý datový výetup 425 bloku 2 vetupních a výstupních obvodů Jsou připojeny k datové sběrnici 10 mikroprocesoru.
Blok J čítačů souřadnice je složen z binárního čítače £ a z programovatelného čítače 2., přičemž výstup 221 prvního hradla 2 Je připojen k hodinovacímu vstupu 811 biCS 269 194 Bl nárního čítače 8, jehož první souřadnicový výstup 821 až čtvrtý souřadnicový výstup 824 jsou připojeny k prvnímu souřadnicovému vstupu 411 až čtvrtému souřadnicovému vstupu .414 bloku 4 vstupních a výstupních obvodů, přičemž čtvrtý souřadnicový výstup 824.
je paralelné připojen k hodinovaoímu vstupu 910 programovatelného čítače 2» Jehož' první datový výstup 921 až h-tý datový výstup 92H jsou připojeny k prvnímu datovému výstupu 421 až h-tému datovému výstupu 42H bloku 4 vstupních a výstupních obvodů a paralelně k datové sběrnici 10 mikroprocesoru, přičemž výstup 92P přetečení programovatelného čítače 2 Je připojen k prvnímu vstupu 511 druhého hradla 2·
Funkce zapojení podle vynálezu je následující:
Odečítání jedná souřadnice se provádí tak, že mikroprocesor nastaví počáteční hodnotu bloku čítačů souřadnice aktivováním prvního nastavovacího vstupu 311 až n-tého nastavovacího vstupu 31N bloku J čítačů souřadnice. Potom vyžle povel Start pro odečtení souřadnice aktivováním startovacího výstupu 428 bloku 4 vstupních a výstupních obvodů. Dále mikroprocesor například v programové smyčce čte stav digitalizátoru a testuje připravenost souřadnice konkrétně nastavení vstupu 41R připravenosti souřadnice bloku 2 vstupních a výstupních obvodů. V záporném případě přijme nový stav a provádí nový test, kdežto v kladném případě provede příjem dat. Podle velikosti souřadnice zjistí chybný stav, kdy je čidlo mimo snímací plochu. V tomto případě vydá chybové hlášení. Pokud je čidlo na ploše, vypočte skutečnou souřadnici odečtením počáteční hodnoty od načítané souřadnice. Skutečnou souřadnici obvykle vloží do paměti. U plošného digitalizátoru následuje odečtení druhé souřadnice stejným způsobem. Teprve po odečtení obou souřadnic se provádí jejich dalěí zpracování.
Konkrétní zapojení bloku J čítačů souřadnice podle obr. 2 vede k zjednodušení j bloku 4 vstupních a výstupních obvodů. Nastavení počáteční hodnoty programovatelného čítače se provádí po datových vodičích přímo ze sběrnice. Stav a nižší významové bity souřadnice čte mikroprocesor z bloku 4 vstupních a výstupních obvodů, zatímco vyšší . významové bity souřadnice čte přímo z programovatelného čítače. ;
Zapojení vyhodnocovacích obvodů lze využít v digitalizátoru k přesnému určování 1 polohy čidla v jedno nebo dvourozměrné souřadná soustavě.‘ j
pSbdmStytnálszuí
Claims (2)
- i 1. Zapojení vyhodnocovacích obvodů digitalizátoru, vyznačující se tím, že výstup (121) generátoru (1) hodin je připojen k prvnímu vstupu (211) prvního hradla (2), jehož výstup (221) je připojen k hodinovaoímu vstupu (310) bloku (3) čítačů souřadnice, Jehož první výstup (321) až k-tý výstup (32K) jsou připojeny k prvnímu vstupu (411) až k-tému vstupu (41K) bloku (4) vstupních a výstupních obvodů, přičemž výstup (32P) bloku (3) čítačů souřadnice je připojen k prvnímu vstupu (511) druhého hradla (5), jehož druhý vstup (512) je připojen k výstupu (521) druhého hradla (5) je připojen k prvnímu vstupu (611) klopného obvodu (6), jehož druhý vstup (612) Je připojen ke .startovacímu výstupu (42S) bloku (4) vstupních a výstupních obvodů, přičemž výstup (621) klopného obvodu (6) je připojen k druhému vstupu (212) prvního hradla (2) a ke vstupu (41R) připravenosti souřadnice bloku (4) vstupních a výstupních obvodů, i jehož první nastavovací výstup (42J) až n-tý nastavovací výstup (42N) Jsou přípoje- ‘ ny k prvnímu nastavovacímu vstupu (311) až k n-tému nastavovacímu vstupu (31N) bio- ‘ ku (3) čítačů souřadnice, přičemž první datový výstup (421) až h-tý datový výstup , (42H) bloku (4) vstupních a výstupních obvodů jsou připojeny k datové sběrnici (10) mikroprocesoru. ;
- 2. Zapojení vyhodnocovacích obvodů digitalizátoru podle bodu 1, vyznačující se tím, že blok (3) čítačů souřadnice je složen z binárního čítače (8) a z programovatelného08 269 194 Bl 3 čítače (9), přičemž výstup (221) prvního hradla (2) Je připojen k hodinovacímu vstupu (811) binárního číteče (8), Jehož první souřadnicový výstup (821) až čtvrtý souřadnicový výstup (824) Jsou připojeny k prvnímu souřadnicovému vstupu (411) až čtvrtému souřadnicovému vstupu (414) bloku (4) vstupních a výstupních obvodů, přičemž čtvrtý souřadnicový výstup (824) Je paralelné připojen k hodinovacímu vstupu (910) programovatelného čítače (9), jehož první datový výstup (921) až h-tý datový výstup (92H) jsou připojeny k prvnímu datovému výstupu (421) až h-tému datovému výstupu (42H) bloku (4) vstupních a výstupních obvodů a paralelně k datové sběrnici (10) mikroprocesoru, přičemž výstup (92P) programovatelného čítače (9) je připojen k prvnímu vstupu (511) druhého hradla (5)·
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS883120A CS269194B1 (cs) | 1988-05-06 | 1988-05-06 | Zapojení vyhodnocovacích obvodů digitalizátoru |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS883120A CS269194B1 (cs) | 1988-05-06 | 1988-05-06 | Zapojení vyhodnocovacích obvodů digitalizátoru |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS312088A1 CS312088A1 (en) | 1989-09-12 |
| CS269194B1 true CS269194B1 (cs) | 1990-04-11 |
Family
ID=5370335
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS883120A CS269194B1 (cs) | 1988-05-06 | 1988-05-06 | Zapojení vyhodnocovacích obvodů digitalizátoru |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS269194B1 (cs) |
-
1988
- 1988-05-06 CS CS883120A patent/CS269194B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS312088A1 (en) | 1989-09-12 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0468454B1 (en) | Interrupt controller | |
| US3673397A (en) | Circuit tester | |
| US5073853A (en) | Watchdog circuit for monitoring programs and detecting infinite loops using a changing multibit word for timer reset | |
| EP0266837B1 (en) | Data processing system including a watch-dog circuit | |
| DE3780070D1 (de) | Pin-pruefungszeit-bestimmungsmittel umfassendes chipkartenidentifikationssystem. | |
| US5119336A (en) | Memory write protection circuit | |
| US4219875A (en) | Digital event input circuit for a computer based process control system | |
| US4638457A (en) | Method and apparatus for the non-volatile storage of the count of an electronic counting circuit | |
| CA1112367A (en) | Programmable controller with programmable i/o scan rate | |
| FI74158C (fi) | Kopplingsanordning foer givande av styrorder i ett mikrocomputersystem. | |
| NL193331C (nl) | Elektronische gegevensverwerkende inrichting. | |
| US5327018A (en) | Interface circuit for chip cards | |
| CS269194B1 (cs) | Zapojení vyhodnocovacích obvodů digitalizátoru | |
| JPS648580A (en) | Memory device for electronic equipment | |
| JPS56127262A (en) | Peripheral storage controller | |
| CN100395716C (zh) | 微型计算机及其评价装置 | |
| JP2587940B2 (ja) | Icテストシステム | |
| US5222232A (en) | Apparatus and method for monitoring prom access in a microcomputer | |
| KR910008434B1 (ko) | 카드리더 및 그의 제어방법 | |
| JPS6461847A (en) | Dma control circuit | |
| EP0217348A2 (en) | Memory connected state detecting circuit | |
| JPS57134706A (en) | Program selection controller | |
| SU935878A1 (ru) | Устройство дл программного управлени намоточным станком | |
| JPS56168255A (en) | Interface adapter | |
| JPS5938852A (ja) | 障害処理方式 |