CS269060B1 - Budicí obvod - Google Patents

Budicí obvod Download PDF

Info

Publication number
CS269060B1
CS269060B1 CS875568A CS556887A CS269060B1 CS 269060 B1 CS269060 B1 CS 269060B1 CS 875568 A CS875568 A CS 875568A CS 556887 A CS556887 A CS 556887A CS 269060 B1 CS269060 B1 CS 269060B1
Authority
CS
Czechoslovakia
Prior art keywords
input
excitation
circuit
terminal
transistor
Prior art date
Application number
CS875568A
Other languages
English (en)
Other versions
CS556887A1 (en
Inventor
Jiri Ing Krofta
Jaroslav Ing Mallat
Original Assignee
Krofta Jiri
Mallat Jaroslav
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Krofta Jiri, Mallat Jaroslav filed Critical Krofta Jiri
Priority to CS875568A priority Critical patent/CS269060B1/cs
Publication of CS556887A1 publication Critical patent/CS556887A1/cs
Publication of CS269060B1 publication Critical patent/CS269060B1/cs

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

Očelen zapojení je kvalitní buzení a rychlé a spolehlivé uzavření výkonového tranzistoru bez použití budicího transíoraétoru. Uvedeného účelu se dosáhne zapojením budícího obvodu, vyznačující se tím, že první vstup závislého zdroje Je současně připojen k prvnímu vstupu řídícího obvodu a k prvním vývodům obou rezistorů, kde druhý vývod prvního rezistoru Je připojen ke kolektoru budícího tranzistoru, jehož emitor Je připojen k prvnímu vstupu zdroje konstantního napětí, k prvnímu vývodu budícího obvodu a k prvnímu vývodu deeaturačního obvodu, kde druhý vývod druhého rezistoru je zároveň připojen k bázi budícího tranzistoru, k druhému vstupu zdroje konstantního napětí a k druhému vstupu deeaturačního spínače. Řešení je možno použít v napáječích pulsního typu, ve výpočetní technice, nebo spotřební elektronice.

Description

Vynález se týká budicího obvodu pro ovládání spínacích výkonových tranzistorů, pracujících v impulsním režimu, užívaných například v měničích napětí.
Dosavadní známá zapojení budicích obvodů pro ovládání spínacích výkonových tranzistorů, pracujících v impulsním režimu, používají bud pomocný budicí transformátor, jehož nevýhodou je prostorová, technologická a cenová náročnost, nebo se výkonové tranzistory budí impulsy jedné polarity, otevírající tranzistor. Uzavření potom zajišťuje malý odpor mezi bázi a emitorem tranzistoru, což neumožňuje dosáhnout dokonalého a rychlého rozepnutí výkonového tranzistoru. Dále se používají obvodově složité zapojení, která obsahují více elektrických součástek, a tím jsou méně spolehlivá, cenově a energeticky náročná.
Uvedené nedostatky odstraňuje zapojení budicího obvodu s napájecím zdrojem, závislým zdrojem, řídicím obvodem, desaturačním spínačem, budicím obvodem, desaturačním obvodem, výkonových tranzistorech a zátěží podle vynálezu, jehož podstatou je, že první vstup závislého zdroje je současně připojen k prvnímu vstupu řídicího obvodu a k prvním vývodům obou rezietorů, kde druhý vývod prvního rezistoru je připojen ke kolektoru budicího tranzistoru, jehož emitor je zároveň připojen k prvnímu vstupu zdroje konstantního napětí, k prvnímu vývodu budicího obvodu a k prvnímu vývodu desaturačního obvodu, kde druhý vývod druhého rezistoru je zároveň připojen k bázi budicího tranzistoru, k druhému vstupu zdroje konstantního napětí a k druhému vstupu desaturačního spínače.
Výhodou zapojení podle vynálezu je kvalitní buzení a schopnost rychle a spolehlivě uzavřít výkonový tranzistor a udržet jej v uzavřeném stavu, v režimu, který umožňuje dosáhnout vysokého závěrného napětí kolektor-emitor výkonového tranzistoru, při minimálních nákladech a bez zvýšené pracnosti.
Na připojeném výkresu je zapojení budicího obvodu podle vynálezu. '
Kladný pól napájecího zdroje U je současní připojen k druhému vstupu 72 závislého zdroje 7, a na první vývod 101 zátěže 10, jejíž druhý vývod 102 je připojen ke kolektoru výkonového tranzistoru 11, přičemž první vstup 71 závislého zdroje 7, je současně připojen k prvnímu vstupu 31 řídicího obvodu £ a k prvním vývodům obou rezistorů 1 a 2, kde druhý vývod prvního rezistoru £ je připojen ke kolektoru budicího tranzistoru £, jehož emitor je zároveň připojen k prvnímu vstupu 51 zdroje 5 konstantního napětí, k prvnímu vývodu 81 budicího obvodu £ a k prvnímu vývodu 91 desaturačního obvodu 2, Me druhý vývod druhého rezistoru £ je zároveň připojen k bázi budicího tranzistoru £, k druhému vstupu 52 zdroje 5. konstantního napětí ke druhému vstupu 62 desaturačního spínače £, přičemž druhý vývod 82 budicího obvodu 8 a druhý vývod 92 desaturačního obvodu 9 jsou současně připojeny k bázi výkonového tranzistoru 11. kde výstup 33 řídícího obvodu £ je připojen k prvnímu vstupu 61 desaturačního spínače £, jehož třetí vstup 63 je zároveň spojen s druhým vstupem 32 řídicího obvodu £, s emitorem výkonového tranzistoru 11 a záporným pólem napájecího zdroje U.
Po připojení napájecího zdroje U se přes zátěž 10 přivede stejnosměrné napětí na kolektor výkonového tranzistoru 11 a na závislý zdroj 7, kde se upraví na velikost stejnosměrného napětí, vhodnou pro napájení budicího obvodu. Závislé napětí se potom přivádí jak na první vstup 31 řídícího obvodu 3, tak přes oba rezistory £ a £ na kolektor a bázi budicího tranzistoru £, který sepne budicí obvod 8, způsobí sepnutí výkonového tranzistoru 11. Zdroj £ konstantního napětí musí splňovat podmínku ^(5) ^BE(4)· Budicí obvod 8 je v nejjednodušším případě tvořen jen rezistorem.
CS 269 060 Bl 'VW
Desaturační obvod 2 obsahuje sériovou kombinaci rezistoru a kondenzátoru, který se při sepnutí výkonového tranzistoru 11 nabije. Řídicí obvod J vytváří řídicí impulsy vhodné amplitudy a polarity pro ovládání deeaturačního spínače 6, například NPN tranzistoru. V okamžiku sepnutí desaturačního spínače 6, se zavírá budicí tranzistor 4_, jeho báze má proti emitoru nižší napětí o zdroj 2 konstantního napětí, přestane procházet budicí proud přes budicí obvod 8 a na bázi výkonového tranzistoru 11 je přiváděno záporné napětí z kondenzátoru deeaturačního obvodu £, které způsobí spolehlivé a rychlé uzavření výkonového tranzistoru 11. Proces se periodicky opakuje.
Zapojení budicího obvodu podle vynálezu je vhodné pro ovládání spínacích výkonových tranzistorů měničů impulsně regulovaných napájecích zdrojů, například ve výpočetní technice nebo spotřební elektrotechnice.

Claims (1)

  1. Budicí obvod e napájecím zdrojem, závislým zdrojem, řídicím obvodem, desaturačním spínačem, budicím obvodem, desaturačním obvodem, výkonovým tranzistorem a zátěží, vyznačující se tím, že první vstup (71) závislého zdroje (7) je současně připojen k prvnímu vetupu (31) řídicího obvodu (3) a k prvním vývodům obou rezietorů (1) a (2), kde druhý vývod prvního rezistoru (1) je připojen ke kolektoru budicího tranzistoru (4), jehož emitor je zároveň připojen k prvnímu vetupu (51) zdroje (5) konstantního napětí, k prvnímu vývodu (81) budicího obvodu (8) a k prvnímu vývodu (91) desaturačního obvodu (9), kde druhý vývod druhého rezistoru (2) je zároveň připojen k bázi budicího tranzistoru (4), k druhému vetupu (52) zdroje (5) konetantního napětí a k druhému vetupu (62) deeaturačního epínače (6).
CS875568A 1987-07-23 1987-07-23 Budicí obvod CS269060B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS875568A CS269060B1 (cs) 1987-07-23 1987-07-23 Budicí obvod

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS875568A CS269060B1 (cs) 1987-07-23 1987-07-23 Budicí obvod

Publications (2)

Publication Number Publication Date
CS556887A1 CS556887A1 (en) 1989-09-12
CS269060B1 true CS269060B1 (cs) 1990-04-11

Family

ID=5400829

Family Applications (1)

Application Number Title Priority Date Filing Date
CS875568A CS269060B1 (cs) 1987-07-23 1987-07-23 Budicí obvod

Country Status (1)

Country Link
CS (1) CS269060B1 (cs)

Also Published As

Publication number Publication date
CS556887A1 (en) 1989-09-12

Similar Documents

Publication Publication Date Title
US4445055A (en) Circuit arrangement for controlling a power field-effect switching transistor
KR970060649A (ko) 벽 조절기 회로
TW234794B (cs)
US4271450A (en) Circuit arrangements for the control of a bistable relay
CS269060B1 (cs) Budicí obvod
US3938027A (en) Electrical thyristor circuit
KR910008925A (ko) 승압 전환 구조를 갖는 정전압 조절기용 전력 공급 회로
SU1319095A1 (ru) Устройство управлени индуктивной нагрузкой
SU1188873A1 (ru) Способ управлени силовым транзисторным ключом
SU955411A1 (ru) Формирователь импульсов
SU1408507A1 (ru) Преобразователь посто нного напр жени в посто нное
SU1374390A2 (ru) Устройство дл релейного регулировани тока электродвигател
GB1525701A (en) Electronic switching circuits
SU1429194A1 (ru) Устройство дл включени реле при пониженном напр жении питани
SU862356A1 (ru) Усилитель с широтно-импульсной модул цией
SU1522361A1 (ru) Устройство дл управлени тиристором
JPS6477220A (en) Driving circuit for mos-fet
SU1458866A1 (ru) Источник опорного напр жени
SU1163385A1 (ru) Устройство дл управлени электромагнитом
SU1684873A1 (ru) Устройство дл управлени симистором
JP2588703B2 (ja) 半導体スイツチング素子の駆動回路
SU1410235A1 (ru) Устройство коммутации переменного тока
SU1156249A1 (ru) Оптоэлектронный ключ
SU1069163A1 (ru) Магнитно-транзисторный ключ
SU945967A1 (ru) Ячейка временной задержки импульсов