CS268056B1 - Zapojení pro vyhodnocování odchylek vstupních s ignó lů - Google Patents
Zapojení pro vyhodnocování odchylek vstupních s ignó lů Download PDFInfo
- Publication number
- CS268056B1 CS268056B1 CS861341A CS134186A CS268056B1 CS 268056 B1 CS268056 B1 CS 268056B1 CS 861341 A CS861341 A CS 861341A CS 134186 A CS134186 A CS 134186A CS 268056 B1 CS268056 B1 CS 268056B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- signal
- input signals
- block
- input
- evaluating
- Prior art date
Links
Landscapes
- Feedback Control In General (AREA)
Abstract
Zapo jení slouží tak, aby bylo signalizováno dosažení velikosti stanovené odchylky od okamžitého, například podílu požadovaných kombinaci vstupních signálů. Podstatou zapojení je, že výstup prvního snímače měřené veličiny je přes první obvod úpravy signálu připojen k prvnímu vstupu bloku výběru signálových kombinací. Výstup druhého snímače měřené veličiny je přes druhý obvod úpravy signálu připojen ke druhému vstupu bloku výběru signálových kombi- · nací až výstup n-tého snímače měřené veličiny je přes π-tý obvod úpravy signálu připojen k n-tému vstupu bloku výběru signálových kombinací. Na výstupy prvního, druhého až k-tého bloku vyhodnocování odchylek dvou vstupních signálů jsou připojeny požadované výstupy bloku výběru signálových kombinací. Výstupy prvního, druhého až k-tého bloku vyhodnocování odchylek dvou vstupních signálů jsou propojeny s vyhodnocovacím členem, připojeným svým výstupem k výstupnímu zařízení. Zapojení lze s výhodou využít zejména tam, kde je třeba signalizovat změnu nebo řídit proces probíhající paralel
Description
Vynález řeší zapojení pro vyhodnocování odchylek vstupních signálů tak, signalizováno dosažení velikosti stanovené odchylky od okamžitého, například žadovaných kombinací vstupních signálů.
Uvedený problém je řešitelný například tak, že signály úměrné okamžitým aby bylo podílu pohodnotám vstupních veličin jsou periodicky načítány do paměti a sofwartově vyhodnocovány ve stanovených kombinacích. Takové řešení je výhodné zejména pro případy rozsáhlého souboru porovnávaných signálů. Pro mnohé aplikace je však nasazení uvedeného systému, a to zejména pro neefektivní využití počítačové jednotky nebo technickou nereálnost podmínkách, omezeno.
Uvedené aplikační omezení odstraňuje zapojení podle vynálezu. Podstatou že výstup prvního snímače měřené veličiny je přes první obvod úpravy signálu v daných češe ní je, připojen k prvnímu vstupu bloku výběru signálových kombinací. Výstup druhého snímače měřené veličiny je přes druhý obvod úpravy signálu připojen ke druhému vstupu bloku výběru signálových kombinací až výstup n-tého snímače měřené veličiny je přes n-tý obvod úpravy signálu připojen k n-tému vstupu bloku výběru signálových kombinací. Na výstupy prvního, druhého až k-tého bloku vyhodnocování odchylek dvou vstupních signálů jsou připojeny požadované výstupy bloku výběru signálových kombinací. Výstupy prvního, druhého až k-tého bloku vyhodnocování odchylek dvou vstupních signálů jsou propojeny s vyhodnocovacím členem, připojeným svým výstupem k výstupnímu zařízení.
Zapojením podle vynálezu lze realizovat vyhodnocování vzájemného vztahu konduktivity mléka dojeného z jednotlivých struků vemene, přičemž při překročení objektivně stanoveného poměru okamžitých hodnot konduktivity mléka dojeného z jednotlivých struků, je signalizováno vznikající zánětlivé onemocnění části mléčné žlázy jednoznačně oproti stavu, kdy je určována konduktivita mléka v absolutních jednotkách.
Příklad zapojení obvodu podle vynálezu je znázorněn na obr. 1 a na obr. 2 je znázorněn příklad zapojení obvodu pro čtyři snímače.
Zapojení znázorněné na obr. 1 sestává z prvního snímače druhého snímače 2 až n-tého snímače 8 a prvního obvodu 3 úpravy signálu, druhého obvodu 4 úpravy signálu až n-tého obvodu 9 úpravy signálu. Dále se skládá z prvního bloku 11 vyhodnocování odchylek dvou vstupních signálů, druhého bloku 12 vyhodnocování odchylek dvou vstupních signálů nž k-tého bloku 13 vyhodnocování odchylek dvou vstupních signálů, z hloku 7 výběru signálových kombinací, vyhodnocovacího členu 14 a výstupního zařízení 15.
Výstup prvního snímače £ je přes první obvod 3 úpravy signálu připojen k prvnímu vstupu 5 bloku 7 výběru signálových kombinací. Obdobně je připojen je druhému vstupu 6 bloku 7 výběru signálových kombinací přes druhý obvod 4 úpravy signálu druhý snímač £ až k n-tému vstupu 10 bloku výběru signálových kombinací je přes n-tý obvod £ úpravy signálu připojen n-tý snímač 8. K výstupu bloku 7 výběru signálových kombincí jsou připojeny vstupy prvního bloku 11 vyhodnocování odchylek dvou vstupních signálů, druhého bloku 12 vyhodnocování odchylek dvou vstupních signálů až k-tého bloku 13 vyhodnocování odchylek dvou vstupních signálů, připojené k vyhodnocovacímu členu 14, připojenému svým výstupem k výstupnímu zařízení 15.
Zapojení obvodu pro čtyři snímače 1 - a všech možných kombinací čtyř vstupních signálů znázorněné na obr. 2 se skládá z prvního snímače £, druhého snímače £, třetího snímače 17, čtvrtého snímače £8, prvního obvodu £ úpravy signálu, druhého obvodu 4 úpravy signálu, třetího obvodu 19 úpravy signálu, čtvrtého obvodu 20 úpravy signálu, bloku 7 výběru signálových kombinací, prvního bloku 11 vyhodnocování odchylek dvou vstupních signálů, druhého bloku 12 vyhodnocování odchylek dvou vstupních signálů, třetího bloku 21 vyhodnocování odchylek dvou vstupních signálů, čtvrtého bloku ££ vyhodnocování odchylek dvou vstupních signálů, pátého bloku 23 vyhodnocování odchylek dvou vstupních signálů, šestého bloku £6 vyhodnocování odchylek dvou vstupních signálů, vyhodnocovacího členu 14 a výstupního zařízení 15.
CS 268056 Bl
Jednotlivé části obvodu jsou zapojeny analogicky jako ne obr. 1.
Zapojení obvodu podle obr. 1 pracuje takto.
Při měření se signál z prvního snímače _1, upravený prvním obvodem úpravy signálu, přivádí na první vstup 5 bloku 7 výběru signálových kombinací. Obdobně signál z druhého snímače 2 je přes druhý obvod 4 úpravy signálu přiváděn na druhý vstup 6 bloku 7 výběru signálových kombinací, až signál z n-tého snímače 8 je upravován n-tým obvodem 9 úpravy signálu a přiváděn k n-tému vstupu 10 bloku 7 výběru signálových kombinací, v bloku 7 výběru signálových kombinací jsou vstupy prvního bloku 11 vyhodnocování odchylek dvou vstupních signálů, druhého bloku 12 vyhodnocování odchylek dvou vstupních signálů až k-tého bloku 13 vyhodnocování odchylek dvou vstupních signálů propojeny tak, aby bylo zajištěno vyhodnocování požadovaných kombinací vstupních signálů snímaných prvním snímačem JL, druhým snímačem 2^ až n-tým snímačem í$.
První blok 11 vyhodnocování odchylek dvou vstupních signálů, druhý blok 12 vyhodnocování odchylek dvou vstupních signálů až k-tý blok 13 vyhodnocování odchylek dvou vstupních signálů srovnávají okamžitou úroveň signálu na svých vstupech a například změnou logického stavu dvou výstupů signalizují skutečnost, že poměr okamžitých úrovní porovnávaných vstupních signálu je vyšší nebo nižší než nastavené pásmo necitlivosti. Vyhodnocovací člen _14, tvořený například obvodem logického součtu, vyhodnocuje signály z prvního bloku 11 vyhodnocování odchylek dvou vstupních signálů, druhého bloku 12 vyhodnocování odchylek dvou vstupních signálů až k-tého bloku 13 vyhodnocování odchylek dvou vstupních signálů a například změnou logického stavu svého výstupu ovládá výstupní zařízení 15.
Zapojení podle obr. 2 pracuje analogicky jako zapojení podle obr. 1. Blok výběru signálových kombinací je v tomto případě řešen pevným propojením jednotlivých výstupů obvodů úpravy signálu s jednotlivými vstupy obvodů vyhodnocování odchylek dvou vstupních signálů. .
Blok výběru signálových kombinaci může být řešen pevně propojenou soustavou vodičů nebo například přepínačem.
Zařízení lze s výhodou využít zejména tam, kde je třeba signalizovat změnu nebo řídit proces probíhající paralelně. Jako příklad lze uvést porovnávání koncentrace roztoku připravovaného v několika paralelních zařízeních při požadavku na nepřekročení definované, vzájemně relativní odchylky koncentrací dílčích roztoků.
Claims (1)
- PŘEDMĚT VYNÁLEZUZapojení pro vyhodnocování odchylek vstupních signálů, sestávající ze snímačů, obvodů úpravy signálu, bloků vyhodnocování odchylek dvou vstupních signálů, bloku výběru signálových kombinací, vyhodnocovacího členu a výstupního zařízení, vyznačující se tím, že výstup prvního snímače (1) měřené veličiny je přes první obvod (3) úpravy signálu připojen k prvnímu vstupu (5) bloku (7) výběru signálových kombinací, výstup druhého snímače (2) měřené veličiny je přes druhý obvod (4) úpravy signálu připojen ke druhému vstupu (6) bloku (7) výběru signálových kombinací, až výstup n-tého snímače (8) měřené veličiny je přes n-tý obvod úpravy signálu připojen k n-tému vstupu (10) bloku (7) výběru signálových kombinací, na vstupy prvního bloku (11) vyhodnocování odchylek dvou vstupních signálů, vstupy druhého bloku (12) vyhodnocování odchylek dvou vstupních signálů až vstupy k-tého bloku (13) vyhodnocování odchylek dvou vstupních signálů jsou připojeny požadované výstupy bloku výběru signálových kombinací a výstupy prvního bloku (11) vyhodnocování odchylek dvou vstupních signálů, druhého bloku (12) vyhodnocování odchylek dvou vstupních signálů jsou propojeny s vyhodnocovacím členem (14), připojeným svým výstupem k výstupnímu zařízení (15).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS861341A CS268056B1 (cs) | 1986-02-27 | 1986-02-27 | Zapojení pro vyhodnocování odchylek vstupních s ignó lů |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS861341A CS268056B1 (cs) | 1986-02-27 | 1986-02-27 | Zapojení pro vyhodnocování odchylek vstupních s ignó lů |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS134186A1 CS134186A1 (en) | 1989-08-14 |
| CS268056B1 true CS268056B1 (cs) | 1990-03-14 |
Family
ID=5347552
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS861341A CS268056B1 (cs) | 1986-02-27 | 1986-02-27 | Zapojení pro vyhodnocování odchylek vstupních s ignó lů |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS268056B1 (cs) |
-
1986
- 1986-02-27 CS CS861341A patent/CS268056B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS134186A1 (en) | 1989-08-14 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CA1099017A (en) | Real time data processing and display system for non- linear transducers | |
| JPH0527982B2 (cs) | ||
| CS268056B1 (cs) | Zapojení pro vyhodnocování odchylek vstupních s ignó lů | |
| US4614114A (en) | Measuring device | |
| EP0098399B1 (en) | Test circuitry for determining turn-on and turn-off delays of logic circuits | |
| US3250991A (en) | Temperature measuring bridge circuit having a pair of zener diodes as part of the bridge circuit | |
| JP2738029B2 (ja) | 制御装置 | |
| JPH0429988B2 (cs) | ||
| US3844303A (en) | Lime control method for highly alkaline flotation pulps | |
| JPS62276991A (ja) | 計測制御システムにおけるテスト方法 | |
| US3893192A (en) | Converter for measured quantities | |
| US4301504A (en) | Input-output apparatus for a microprocessor | |
| KR850000437Y1 (ko) | 전원전압 지시 기능을 갖춘 수치 제어장치 | |
| JPS62263412A (ja) | 計測処理システム | |
| JP2581404B2 (ja) | Icハンドリング装置 | |
| JPS57133644A (en) | Semiconductor integrated circuit device | |
| Pfeifer | Sensor interfaces for intelligent measurement | |
| SU506020A2 (ru) | Устройство дл выбора непрерывного сигнала по принципу "большинства" | |
| SU1096008A1 (ru) | Контрольно-сортировочный автомат | |
| KR950008433B1 (ko) | 제너다이오드 측정장치 | |
| KR920004305B1 (ko) | 엘리베이터의 고장표시방식 | |
| RU93037442A (ru) | Устройство диагностики датчиков автоматики с цифровым выходом | |
| JPS5723156A (en) | Fault monitoring system of information processor | |
| SU152425A1 (ru) | Способ автоматического контрол и регулировани процесса сушки | |
| SU363091A1 (ru) | ВСЕСОЮЗиАЙ ПАТЕНТКО-ТЕХШЧЕ^^КД/БИБЛИОГгкд j |