CS265151B1 - Delayed line - Google Patents

Delayed line Download PDF

Info

Publication number
CS265151B1
CS265151B1 CS861116A CS111686A CS265151B1 CS 265151 B1 CS265151 B1 CS 265151B1 CS 861116 A CS861116 A CS 861116A CS 111686 A CS111686 A CS 111686A CS 265151 B1 CS265151 B1 CS 265151B1
Authority
CS
Czechoslovakia
Prior art keywords
electrically conductive
delay line
delay
line according
core
Prior art date
Application number
CS861116A
Other languages
Czech (cs)
Other versions
CS111686A1 (en
Inventor
Petr Ing Suchyna
Original Assignee
Suchyna Petr
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suchyna Petr filed Critical Suchyna Petr
Priority to CS861116A priority Critical patent/CS265151B1/en
Priority to BG7829887A priority patent/BG48197A1/en
Publication of CS111686A1 publication Critical patent/CS111686A1/en
Publication of CS265151B1 publication Critical patent/CS265151B1/en

Links

Landscapes

  • Semiconductor Integrated Circuits (AREA)
  • Pulse Circuits (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)

Abstract

Řešení umožňuje spolehlivě docílit zpoždění signálu o přesnou zadanou hodnotu. Jeho podstata spočívá v tom,že zpoždovací linka je složena z nejméně jedné základní části, která je složena z nejméně jednoho jádra, ovinutého vinutím s odbočkami pro nastavení hodnoty zpoždění, které jsou připojeny k elektricky vodivým ploškám. Jádro může být složeno z nejméně jedné elektricky vodivé vrstvy, z nejméně jedné izolační vrstvy a z nejméně jedné vrstvy elektricky vodivých plošek, nebo ze dvou dielektrických izolačních vrstev, mezi nimiž jsou elektricky vodivé vrstvy, mezi nimiž je substrát z elektricky vodivého, dielektrického, feromagnetického nebo ferimagnetického materiálu. Zpoždovací linka může být využita v každém zařízení číslicové a testovací techniky, kde je požadováno přesné zpoždění.The solution allows to reliably achieve a signal delay by an exact specified value. Its essence lies in the fact that the delay line is composed of at least one basic part, which is composed of at least one core, wound with a winding with taps for setting the delay value, which are connected to electrically conductive surfaces. The core can be composed of at least one electrically conductive layer, at least one insulating layer and at least one layer of electrically conductive surfaces, or two dielectric insulating layers, between which there are electrically conductive layers, between which there is a substrate of electrically conductive, dielectric, ferromagnetic or ferrimagnetic material. The delay line can be used in any digital and test equipment where an accurate delay is required.

Description

Vynález se týká konstrukčního provedení zpoždovací linky.The invention relates to a construction of a delay line.

Zpoždovací linky je možné vytvářet jako dlouhé vedení s rozloženými parametry. V tom případě je nutné pro dosažení většího zpoždění užívat vedení značných rozměrů, tedy nevhodných pro použití v zařízeních s mikroelektronickými prvky.Delay lines can be created as long lines with distributed parameters. In this case, it is necessary to use wires of large dimensions, i.e. unsuitable for use in microelectronic devices, to achieve greater delay.

Jiným řešením je vytvářet zpoždovací linky na bázi toroidních jader. Uvedená konstrukce předpokládá navíjená toroidní jádra miniaturních rozměrů. Tato metoda je velmi pracná, vyžaduje navíjení miniaturních toroidů a pájení srovnatelných kondenzátorů, například monolitických. Na dosažené vlastnosti zpoždovacích linek má především vliv dodržení přesnosti při výrobě toroidních jader na bázi práškových komponentů. Další metodou je výroba zpoždovací linky, která kombinuje obě předcházející metody. Kombinací diskrétního vedení a vedení s rozloženými parametry dosahujeme výhodnější konstrukce při dodržení parametrů linky. Při konstrukci s relativně větším zpožděním dochází k použití parametricky horšího dielektrika kondenzátorů, a tím i k větším ztrátám, tedy menší kvalitě zpoždovací linky v závislosti na velikosti kapacity, charakteristické impedanci a v neposlední řadě na rozměrech linky.Another solution is to create delay lines based on toroidal cores. This construction assumes wound toroidal cores of miniature dimensions. This method is very laborious, requiring winding of miniature toroids and brazing of comparable capacitors such as monolithic ones. The achieved properties of delay lines are mainly influenced by maintaining accuracy in the production of toroidal cores based on powder components. Another method is to produce a delay line that combines the two previous methods. By combining discrete and distributed parameters, we achieve a more favorable design while maintaining line parameters. In the construction with relatively longer delay, the parametrically worse dielectric of capacitors is used, and thus higher losses, ie lower quality of the delay line depending on the size of the capacitance, characteristic impedance and last but not least on the line dimensions.

Uvedené nevýhody částečně odstraňuje konstrukční uspořádání zpoždovací linky podle vynálezu, jehož podstata spočívá v tom, že zpoždovací linka je složena z nejméně jedné základní části, která je složena z nejméně jednoho jádra, ovinutého vinutím s odbočkami pro nastavení hodnoty zpoždění, které jsou připojeny k elektricky vodivým ploškám.These drawbacks are partially eliminated by the design of the delay line according to the invention, which is characterized in that the delay line is composed of at least one base part consisting of at least one core, wound with taps for adjusting the delay value, which are connected to electrically conductive pads.

Jádro může být složeno z nejméně jedné elektricky vodivé vrstvy, z nejméně jedné izolační vrstvy a z nejméně jedné vrstvy elektricky vodivých plošek nebo ze dvou dielektrických izolačních vrstev, mezi nimiž jsou elektricky vodivé vrstvy, mezi nimiž je substrát. Zpoždovací linka může být uspořádána i tak, že z elektricky vodivých plošek, z izolačních vrstev a z elektricky vodivých vrstev jsou utvořeny kondenzátory. Základní část může být pokryta izolační krycí hmotou, která může být adhezivní a může být z dielektrického materiálu.The core may be comprised of at least one electrically conductive layer, at least one insulating layer and at least one layer of electrically conductive pads, or two dielectric insulating layers between which there are electrically conductive layers with a substrate between them. The delay line may also be arranged such that capacitors are formed from the electrically conductive pads, the insulating layers and the electrically conductive layers. The base part may be covered with an insulating covering material which may be adhesive and may be of a dielectric material.

Vstup zpoždovací linky může být připojen k hybridnímu hradlu, jehož výstup je připojen k první odbočce vinutí.The delay line input can be connected to a hybrid gate whose output is connected to the first winding tap.

Zpoždovací linka podle vynálezu má tyto výhody:The delay line according to the invention has the following advantages:

Linka je konstrukčně nenáročná, dostatečně přesná a spolehlivá. Řešení umožňuje zkonstruovat větší plochu s natištěnými kondenzátory. To umožňuje zvolit jakostnější dielektrický materiál, a omezit tak ztráty a snížit útlum zpoždovací linky. Malá parazitní indukčnost, hybridní technologií vytvořených kondenzátorů, umožňuje snížit rozptyl charakteristické impedance a zpoždění linky. Při konstrukci linky, která je složena například ze dvou základních částí umístěných nad sebou, je možné zvýšit počet sekcí v závislosti na rozměru linky, což umožňuje zvýšit kvalitu zpoždovací linky. V takovém případě je ale nutné použít izolační vrstvy z dielektrického materiálu s vyšší permitivitou, než má izolační krycí hmota, aby docházelo k zakřivení siločar do dielektrika s vyšší permitivitou a nevznikla tak vazba mezi jednotlivými základními částmi.The line is easy to design, accurate and reliable. The solution allows to design a larger area with printed capacitors. This makes it possible to select a higher-quality dielectric material to reduce losses and reduce the delay of the delay line. The low parasitic inductance, a hybrid technology of capacitors, allows to reduce the characteristic impedance dispersion and line delay. In the construction of a line which is composed, for example, of two basic parts placed one above the other, it is possible to increase the number of sections depending on the line size, which allows to improve the quality of the delay line. In such a case, however, it is necessary to use insulating layers of dielectric material with a higher permittivity than the insulating covering mass, in order to curvature the field lines into the dielectric with a higher permittivity and thus to avoid a bond between the individual base parts.

Konkrétní provedení zpoždovací linky, která vycházejí z jednotlivých bodů definice předmětu vynálezu, se vyznačují bud lepšími parametry linky na úkor její větší konstrukční pracnosti, nebo materiálové náročnosti, nebo naopak.Particular embodiments of the delay line, which are based on the individual points of the definition of the subject of the invention, are characterized either by better parameters of the line at the expense of its greater construction effort or material intensity, or vice versa.

Na připojeném obr. 1 je znázorněn konkrétní příklad konstrukčního provedení zpoždovací linky. Základní část _1 je složena z jednoho jádra 2· Jádro 2 je složeno ze dvou elektricky vodivých vrstev £, umístěných mezi dvěma dielektrickými vrstvami 2· Mezi elektricky vodivými vrstvami 4 je substrát 5 z elektricky vodivého, dielektrického, feromagnetického nebo ferimagnetického materiálu. Jádro 2 je ovinuto vinutím 6 s odbočkami 2 Pro nastavení hodnoty zpoždění. Tyto odbočky T_ jsou elektricky připojeny k elektricky vodivým ploškám 2·1 shows a specific example of the construction of a delay line. The base part 1 is composed of one core 2. The core 2 is composed of two electrically conductive layers 6, located between two dielectric layers 2. The core 2 is wrapped winding 6 with taps 2 P ro setting the delay. These taps T are electrically connected to the electrically conductive pads.

Na obr. 2 je znázorněno připojení vstupu 19 zpoždovací linky k hybridnímu hradlu 17, jehož výstup je připojen k první odbočce 71 vinutí (>·Fig. 2 shows the connection of the delay line input 19 to the hybrid gate 17, the output of which is connected to the first winding tap 71 (> ·

Funkce zpoždovací linky podle vynálezu je následující:The function of the delay line according to the invention is as follows:

Signál je veden do vstupu 19 zpoždovací linky přes hybridní hradlo 17 k jednotlivým odbočkám T_ vinutí b. Vlastnosti zpoždovací linky jsou ovlivněny parametry vinutí b, kapacitou a indukčnosti vedení, parametry jádra 2, izolační krycí hmoty a hybridního hradla 17.The signal is applied to the delay line input 19 via the hybrid gate 17 to the individual taps T_ of the winding b. The characteristics of the delay line are influenced by the winding parameters b, the capacitance and inductance of the line, the core 2, the insulating material and the hybrid gate 17.

Zpoždovací linky podle vynálezu lze používat ve všech zařízeních číslicové a testovací techniky, v nichž je požadováno oddělení a nastavení impulsů a definovanou časovou prodlevou.The delay lines according to the invention can be used in all digital and test technology devices where pulse separation and adjustment and a defined time delay are required.

Claims (9)

PŘEDMĚT VYNÁLEZUSUBJECT OF THE INVENTION 1. Zpoždovací linka vyznačující se tím, že je složena z nejméně jedné základní části (1), která je složena z nejméně jednoho jádra (2), ovinutého vinutím (6) s odbočkami (7) pro nastavení hodnoty zpoždění, které jsou připojeny k elektricky vodivým ploškám (8).A delay line characterized in that it is composed of at least one base part (1), which is comprised of at least one core (2), wrapped with a winding (6) with taps (7) for adjusting the delay value which are connected to electrically conductive pads (8). 2. Zpoždovací linka podle bodu 1, vyznačující se tím, že jádro (2) je.složeno z nejméně jedné elekticky vodivé vrstvy (4), z nejméně jedné izolační vrstvy (3) a z nejméně jedné vrstvy elektricky vodivých plošek (8).Delay line according to claim 1, characterized in that the core (2) is composed of at least one electrically conductive layer (4), at least one insulating layer (3) and at least one layer of electrically conductive pads (8). 3. Zpoždovací linka podle bodu 1, vyznačující se tím, že jádro (2) je složeno ze dvou dielektrických izolačních vrstev (3), mezi nimiž jsou elektricky vodivé vrstvy (4), mezi nimiž je substrát (5).Delay line according to claim 1, characterized in that the core (2) is composed of two dielectric insulating layers (3), between which there are electrically conductive layers (4), between which there is a substrate (5). 4. Zpoždovací linka podle bodů 1 až 3, vyznačující se tím, že z elektricky vodivých plošek (8), z izolačních vrstev (3) a z elektricky vodivých vrstev (4) jsou utvořeny kondenzátory.Delay line according to Claims 1 to 3, characterized in that capacitors are formed from the electrically conductive pads (8), the insulating layers (3) and the electrically conductive layers (4). 5. Zpoždovací linka podle bodů 1 až 4, vyznačující se tím,že základní část (1) je pokryta izolační krycí hmotou.Delay line according to Claims 1 to 4, characterized in that the base part (1) is covered with an insulating covering material. 6. Zpoždovací linka podle bodů 1 až 5, vyznačující se tím,že izolační krycí hmota je adhezívní.6. The delay line according to claim 1, wherein the insulating coating material is adhesive. 7. Zpoždovací linka podle bodů 1 až 5, vyznačující se tím,že izolační krycí hmota je z dielektrického materiálu.Delay line according to Claims 1 to 5, characterized in that the insulating coating material is of dielectric material. 8. Zpoždovací linka podle bodu 1, vyznačující se tím, že vstup (19) zpoždovací linky je připojen k hybridnímu hradlu (17), jehož výstup je připojen k první odbočce (71) vinutí (6)The delay line according to claim 1, characterized in that the delay line input (19) is connected to a hybrid gate (17), the output of which is connected to the first tap (71) of the winding (6). 9. Zpoždovací linka podle bodu 1, vyznačující se tím, že izolační vrstvy (3) jsou z dielektrického materiálu.The delay line according to claim 1, characterized in that the insulating layers (3) are made of dielectric material.
CS861116A 1985-10-31 1986-02-18 Delayed line CS265151B1 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CS861116A CS265151B1 (en) 1985-10-31 1986-02-18 Delayed line
BG7829887A BG48197A1 (en) 1986-02-18 1987-02-02 Delaying line

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CS780685 1985-10-31
CS861116A CS265151B1 (en) 1985-10-31 1986-02-18 Delayed line

Publications (2)

Publication Number Publication Date
CS111686A1 CS111686A1 (en) 1988-12-15
CS265151B1 true CS265151B1 (en) 1989-10-13

Family

ID=5427859

Family Applications (2)

Application Number Title Priority Date Filing Date
CS861116A CS265151B1 (en) 1985-10-31 1986-02-18 Delayed line
CS862018A CS266505B1 (en) 1985-10-31 1986-03-21 Symmetric delay line

Family Applications After (1)

Application Number Title Priority Date Filing Date
CS862018A CS266505B1 (en) 1985-10-31 1986-03-21 Symmetric delay line

Country Status (1)

Country Link
CS (2) CS265151B1 (en)

Also Published As

Publication number Publication date
CS111686A1 (en) 1988-12-15
CS201886A1 (en) 1989-05-12
CS266505B1 (en) 1990-01-12

Similar Documents

Publication Publication Date Title
US4547961A (en) Method of manufacture of miniaturized transformer
US3614554A (en) Miniaturized thin film inductors for use in integrated circuits
US4012703A (en) Transmission line pulse transformers
US2608610A (en) Transformer
JP2005509300A (en) Integrated balun and transformer structure
CA1177127A (en) Miniaturized transformer construction
US2178653A (en) Building-out unit
RU2753347C2 (en) Isolating transformer
US3731237A (en) Broadband transformers
US3543194A (en) Electromagnetic delay line having superimposed elements
US5929738A (en) Triple core toroidal transformer
CS265151B1 (en) Delayed line
US6159817A (en) Multi-tap thin film inductor
JPS5848410A (en) Manufacturing method of chip type inductor
US2906978A (en) Terminal means for toroidal electromagnetic devices
DE102013113861A1 (en) Galvanic separation device for process measuring devices
US4507628A (en) Delay line
JPS6229115A (en) Planar coil body
JPS6126302A (en) Power distributer
JPS643334B2 (en)
US2916711A (en) Electrical delay line
CN218735131U (en) Mutual inductance device for isolating signal transmission and signal transmission circuit
SU1023410A1 (en) Inductive element
JPS5768055A (en) Semiconductor device
SU805431A1 (en) Transformer