CS264624B1 - Zapojení pro vyhodnocení poruch řízeného usměrňovače budící soupravy synchronního stroje - Google Patents

Zapojení pro vyhodnocení poruch řízeného usměrňovače budící soupravy synchronního stroje Download PDF

Info

Publication number
CS264624B1
CS264624B1 CS874811A CS481187A CS264624B1 CS 264624 B1 CS264624 B1 CS 264624B1 CS 874811 A CS874811 A CS 874811A CS 481187 A CS481187 A CS 481187A CS 264624 B1 CS264624 B1 CS 264624B1
Authority
CS
Czechoslovakia
Prior art keywords
thyristor
outputs
thyristors
parallel
decoder
Prior art date
Application number
CS874811A
Other languages
English (en)
Other versions
CS481187A1 (en
Inventor
Emil Ing Csc Hrzan
Vaclav Ing Kuna
Petr Ing Petrasek
Original Assignee
Hrzan Emil
Kuna Vaclav
Petrasek Petr
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hrzan Emil, Kuna Vaclav, Petrasek Petr filed Critical Hrzan Emil
Priority to CS874811A priority Critical patent/CS264624B1/cs
Publication of CS481187A1 publication Critical patent/CS481187A1/cs
Publication of CS264624B1 publication Critical patent/CS264624B1/cs

Links

Landscapes

  • Rectifiers (AREA)

Abstract

Zapojení pro vyhodnocení poruch řízeného usměrňovače budící soupravy synchronního stroje se týká oboru buzení velkých turboalternátorů a hydroalternátorů. Zapojení řeší problém vyhodnocení dovolených velikostí proudu řízeného usměrňovače budící soupravy při různých konfiguracích výpadku pojistek tyristorů a odpojení skupin tyristorů bloku paralelně zapojených tyristorů rozděleného do samostatně odpojitelných skupin tyristorů. Řešení lze použít u budících souprav velkých synchronních strojů.

Description

Vynález se týká zapojení pro vyhodnocení poruch řízeného usměrňovače budící soupravy synchronního stroje, tvořeného blokem paralelně zapojených tyristorů, připojeného vstupem na zdroj střídavého napájecího napětí a výstupem na výstup řízeného usměrňovače, dekodérem počtu porouchaných pojistfek tyristorů, dekodérem dovolených velikostí tyristorů, výstupním obvodem s pamětí a simulačním obvodem.
Až dosud se pro vyhodnocení výpadku pojistek paralelně zapojených tyristorů řízeného usměrňovače budící soupravy synchronního stroje používala zařízení s relé a s hladinovými obvody pro určení počtu porouchaných pojistek tyristorů. Nevýhodou těchto zařízení byla jejich rozsáhlost a velká cena. Další jejich nevýhodou je jejich praktická nepoužitelnost pro vyhodnocení poruch paralelně zapojených tyristorů, které jsou rozděleny do více než dvou samostatně odpojitelných skupin.
Uvedené nevýhody odstraňuje zapojení pro vyhodnocení poruch řízeného usměrňovače budící soupravy synchronního stroje podle vynálezu, jehož podstata spočívá v tom, že výstupy signalizace poruch pojistek tyristorů bloku paralelně zapojených tyristorů jsou připojeny na vstupy pro signalizaci poruch pojistek tyristorů dekodéru počtu porouchaných pojistek tyristorů, jehož výstupy pro binárně kódovaný počet porouchaných pojistech tyristorů v neodpojených skupinách jsou připojeny na vstupy pro binárně kódovaný počet porouchaných pojistek tyristoů v neodpojených skupinách dekodéru dovolených velikostí proudu tyristorů a výstupy signalizace odpojení jednotlivých skupin tyristorů bloku paralelně zapojených tyristorů jsou připojeny jednak spolu s výstupy simulace odpojení skupin tyristorů simulačního obvodu, jehož výstup pro blokování paměti je připojen na vstup pro blokování paměti výstupního obvodu s pamětí na vstupy pro signalizaci odpojení jednotlivých skupin tyristorů dekodéru počtu porouchaných pojistek tyristorů a jednak na vstupy pro signalizaci odpojení jednotlivých skupin tyristorů dovolených velikosti proudu tyristorů, jehož výstupy signalizace dovolených velikostí proudu bloku paralelně zapojených tyristorů jsou připojeny na vstupy výstupního obvodu s pamětí, jehož akční výstupy a signalizační výstupy jsou výstupy zařízení.
Výhoda zapojení podle vynálezu je v možnosti využití PROM pamětí, a tím podstatného snížení rozsahu a ceny zařízení. Snížení rozsahu zařízení umožňuje zvýšit spolehlivost zařízeni metodou výběr dva ze tří. To má význam zejména u budících soustav největších turbo a hydroalternátorů. Zařízení dále umožňuje simulovat odpojení jednotlivých skupin paralelně zapojených tyristorů a tak posoudit vliv jejich případného skutečného odpojení na provoz budící soupravy.
Příklad praktického provedení vanálezu je znázorněn na obr. 1, 2 a 3 přiložených výkresů. Na obr. 1 je celkové blokové schéma zařízení, na obr. 2 je znázorněn příklad praktického provedeni bloku 1'paralelně zapojených tyristorů. Na obr. 3 je znázorněn přiklad praktického provedení dekodéru _3 dovolených velikostí proudu tyristorů.
Na obr. 1 jsou výstupy 1 1 signalizace poruch pojistek tyristorů bloku 2 paralelně zapojených tyristorů, který je připojen vstupem 1.4 na zdroj střídavého napájecího napětí Ί_ a výstupem 1 3 na výstup 2 řízeného usměrňovače, připojeny na vstupy 2.1 pro signalizaci poruch pojistek tyristorů dekodéru 2 počtu porouchaných pojistek tyristorů. Jeho výstupy 23 pro binárně kódovaný počet porouchaných pojistek tyristorů v neodpojených skupinách jsou připojeny na vstupy 1.3 pro binárně kódovaný počet porouchaných pojistek tyristorů v neodpojených skupinách dekodéru 2 dovolených velikostí proudu tyristorů. Výstupy 12 singalizace odpojení jednotlivých skupin tyristorů bloku i paralelně zapojených tyristorů jsou připojeny jednak spolu s výstupy 5.1 simulace odpojeni skupin tyristorů simulačního obvodu 5, jehož výstup 5.2 pro blokování paměti je připojen na vstup 4.4 pro blokování paměti výstupního obvodu 2 s pamětí na vstupy 2.2 pro signalizaci odpojení jednotlivých skupin tyristorů dekodéru _2 počtu porouchaných pojistek tyristorů a jednak na vstupy 3.2 pro signalizaci odpojení jednotlivých skupin tyristorů dekodéru 2 dovolených velikostí proudu tyristorů. Jeho výstupy 3.3 signalizace dovolených velikostí proudu bloku paralelně zapojených tyristorů jsou připojeny na vstupy 4.1 výstupního obvodu £ s pamětí. Jeho akční výstupy 42 a signalizační výstupy 43 jsou výstupy zařízení.
Blok 2 paralelně zapojených tyristorů na obr. 2 obsahuje první skupinu 11 čtyř paralelně zapojených tyristorů, druhou skupinu 13 čtyř paralelně zapojených tyristorů, třetí skupinu 15 čtyř parálelně zapojených tyristorů, první vypínač 12, druhý vypínač 14 a třetí vypínač 26. Výstup 111 první skupiny 11 čtyř paralelně zapojených tyristorů je spojen s výstupem 13.1 druhé skupiny 13 čtyř paralelně zapojených tyristorů a s výstupem 15.1 třetí skupiny 15 čtyř paralelně zapojených tyristorů a tvoří výstup 13 bloku 2 paralelně zapojených tyristorů. Vstup 11.2 prvé skupiny 11 čtyř paralelně zapojených tyristorů je spojen s prvním pólem 12.1 prvního vypínače 12., jehož druhý pól 12.2 je připojen na vstup 1.4 bloku 2 paralelně zapojených tyristorů. Vstup 13.2 druhé skupiny 13 čtyř paralelně zapojených tyristorů je spojen s prvním pólem 14.1 druhého vypínače 14, jehož druhý pól 14,2 je připojen vstup 14 bloku 2 paralelně zapojených tyristorů. Vstup 15.2 třetí skupiny 15 čtyř paralelně zapojených tyristorů je připojen na první pól 16.1 třetího vypínače 16 jehož druhý pól 162 je připojen na vstup 1.4 bloku 2 paralelně zapojených tyristorů. Výstupy 11.3, 11.4, 11.5 a 11.6 pomocných kontaktů pojistek první skupiny 11 čtyř paralelně zapojených tyristorů, výstupy 13.3, 13.4, 13.5,
13.6 pomocných kontaktů pojistek druhé skupiny 13 čtyř paralelně zapojených tyristorů a výstupy 15.3, 15.4, 15.5, 15.6 pomocných kontaktů pojistek třetí skupiny 15 čtyř paralelně zapojených tyristorů jsou připojeny na výstupy 11 signalizace poruch pojistek tyristorů bloku 2 paralelně zapojených tyristorů. Výstup 12.3 signalizace vypnutí druhého vypínače a výstup 163 signalizace vypnutí třetího vypínače jsou spojeny s výstupy 12 signalizace odpojení jednotlivých skupin tyristorů.
Dekodér 2 dovolených velikostí proudu tyristorů je realizován pomocí PROM pamětí 31
Její využité adresové vstupy 31.1, 31.2, 31.3 a 31.4 jsou připojeny na vstupy 3.1 pro binárně kódovaný počet porouchaných pojistek tyristorů v neodpojených skupinách dekodéru 2 dovolených velikosti proudu tyristorů. Využité adresové vstupy 31.5, 31.6 a 31.7 PROM paměti 31 jsou připojeny na vstupy 3.2 pro signalizaci odpojení jednotlivých skupin tyristorů dekodéru 2 dovolených velikostí proudu tyristorů. Nevyužitý adresový vstup 31.8 PROM paměti 31 je připojen na pevný potenciál 32 . Datové výstupy 31.9, 31.10, 31.11 a 31.12 PROM paměti 31 jsou připojeny na výstupy 3.3 signalizace dovolených velikostí proudu bloku paralelně zapojených tyristorů.
Zapojení pro vyhodnocení poruch řízeného usměrňovače budící soupravy synchronního stroje pracuje tak, že dekodér 2 porouchaných pojistek tyristorů určí v binárném kódu počet porouchaných pojistek tyristorů v neodpojených skupinách čtyř paralelně zapojených tyristorů bloku 2 paralelně zapojených tyristorů. Dekodér 2 dovolených velikostí proudu tyristorů pak určí z tohoto počtu a z počtu odpojených stupňů paralelně zapojených tyristorů dovolené velikosti proudu bloku 2 paralelně zapojených tyristorů. Výstupní obvod 2 s pamětí je řízen přes vstup 4.4 pro blokování paměti simulačním obvodem 2· Simulačním obvodem 5 lze simulovat odpojení jednotlivých skupin čtyř paralelně zapojených tyristorů bloku 2 paralelně zapojených tyristorů. Jestliže se simulace neprovádí pak údaje na výstupech 4.2 a 4.3 jsou stejné a sledují údaj na vstupu 4.1 výstupního obvodu 2 s pamětí. Jestliže se simulace provádí, pak simulační obvod 2 prostřednictvím svého výstupu 5.2 pro blokování paměti zajistí, že údaj na akčních výstupech 4.2 zůstane nezměněn a mění se pouze údaj na signalizačních výstupech 4.3.
Tímto způsobem je možno posoudit vliv případného odpojení skupiny tyristorů čtyř paralelně zapojených tyristorů bloku 2 paralelně zapojených tyristorů na dovolené velikosti proudu bloku 2 paralelně zapojených tyristorů, aniž dojde k ovlivnění jeho provozu.

Claims (2)

  1. předmEt vynalezu
    Zapojení pro vyhodnocení poruch řízeného usměrňovače budící soupravy synchronního stroje, sestávající z bloku paralelně zapojených tyristorů, připojeného vstupem na zdroj střídavého napájecího napětí a výstupem na výstup řízeného usměrňovače, dekodéru počtu porouchaných pojistek tyristorů, dekodéru dovolených velikostí proudu tyristorů, výstupního obvodu s pamětí a simulačního obvodu vyznačené tím, že výstupy (1.1) signalizace poruch pojistek tyristorů bloku (1) paralelně zapojených tyristorů, jsou připojeny na vstupy (2.1) pro signalizaci poruch pojistek tyristorů dekodéru (2) počtu porouchaných pojistek tyristorů, jehož výstupy (2.3) pro binárně kódovaný počet porouchaných pojistek tyristorů v neodpojených skupinách jsou připojeny na vstupy (3.1) pro binárně kódovaný počet porouchaných pojistek tyristorů v neodpojených skupinách dekodéru (3) dovolených velikostí proudu tyristorů a výstupy (1.2) signalizace odpojení jednotlivých skupin tyristorů bloku (1) paralelně zapojených tyristorů jsou připojeny jednak spolu s výstupy (5.1) simulace odpojení skupin tyristorů simulačního obvodu (5), jehož výstup (5.2) pro blokování paměti je připojen na vstup (4.4) pro blokování paměti výstupního obvodu (4) s pamětí, na vstupy (2.2) pro signalizaci odpojení jednotlivých skupin tyristorů dekodéru (2) počtu porouchaných pojistek tyristorů a jednak na vstupy (3.2) pro signalizaci odpojeni jednotlivých skupin tyristorů dekodéru (3) dovolených velikosti proudu tyristorů, jehož výstupy (3.3) signalizace dovolených velikosti proudu bloku paralelně zapojených tyristorů jsou připojeny na vstupy (4.1) výstupního obvodu (4) s pamětí, jehož akční výstupy (4.2) a signalizační výstupy (4.3) jsou výstupy zařízení.
  2. 2 výkresy
CS874811A 1987-06-29 1987-06-29 Zapojení pro vyhodnocení poruch řízeného usměrňovače budící soupravy synchronního stroje CS264624B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS874811A CS264624B1 (cs) 1987-06-29 1987-06-29 Zapojení pro vyhodnocení poruch řízeného usměrňovače budící soupravy synchronního stroje

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS874811A CS264624B1 (cs) 1987-06-29 1987-06-29 Zapojení pro vyhodnocení poruch řízeného usměrňovače budící soupravy synchronního stroje

Publications (2)

Publication Number Publication Date
CS481187A1 CS481187A1 (en) 1988-11-15
CS264624B1 true CS264624B1 (cs) 1989-08-14

Family

ID=5391681

Family Applications (1)

Application Number Title Priority Date Filing Date
CS874811A CS264624B1 (cs) 1987-06-29 1987-06-29 Zapojení pro vyhodnocení poruch řízeného usměrňovače budící soupravy synchronního stroje

Country Status (1)

Country Link
CS (1) CS264624B1 (cs)

Also Published As

Publication number Publication date
CS481187A1 (en) 1988-11-15

Similar Documents

Publication Publication Date Title
KR880000974A (ko) 휴즈회로와 그 내의 휴즈상태를 검출하는 검출회로를 갖는 반도체장치
US4322771A (en) Triac-protected output circuit
CS264624B1 (cs) Zapojení pro vyhodnocení poruch řízeného usměrňovače budící soupravy synchronního stroje
FI108322B (fi) Järjestelmä paristojen varaustason tarkkailemiseksi ja määrittämiseksi erityisesti varasähkön syöttöyksiköitä varten
SU1365241A1 (ru) Устройство дл автоматической разгрузки генераторов
JPH054656Y2 (cs)
JPS5642863A (en) Fault information setting circuit
CN216815075U (zh) 一种应用于氯化法生产线的氯化炉快速切换装置
SU1718323A1 (ru) Устройство дл защиты сборных шин и чеек распределительных шкафов от дуговых коротких замыканий
SU1661029A1 (ru) Устройство дл контрол работоспособности релейных блоков
SU1453519A1 (ru) Устройство дл защиты от токов короткого замыкани сети шахты с односторонним питанием и секционированной коммутационными аппаратами
SU1001271A1 (ru) Устройство дл резервировани отказа выключател
SU1125670A1 (ru) Устройство дл контрол исправности быстродействующей защиты сети переменного тока
SU503189A1 (ru) Устройство дл проверки работоспособности электрического монтажа
SU1509911A1 (ru) Устройство дл отключени модулей от магистрали
SU455420A1 (ru) Распределительное устройство
JPS5688676A (en) Control system for parallel operation of inverter
SU661441A1 (ru) Устройство дл контрол обрыва электрических цепей
SU1495902A1 (ru) Система электроснабжени потребителей низкого напр жени
SU1115155A1 (ru) Устройство дл резервировани отключени короткого замыкани при отказе выключател высшего или ( @ ) среднего напр жени автотрансформатора
SU920951A1 (ru) Устройство дл защиты электронной запоминающей схемы от нарушений питани
SU1246221A1 (ru) Устройство дл резервировани отключени короткого замыкани при отказе выключател высшего или (и) среднего напр жени трансформатора
SU1264261A1 (ru) Устройство дл защиты агрегатов бесперебойного питани
SU875626A2 (ru) Матричный дешифратор
SU1101799A1 (ru) Устройство контрол и защиты двух блоков питани