CS262071B1 - Arrangement for prevent transmitting failure impulses - Google Patents

Arrangement for prevent transmitting failure impulses Download PDF

Info

Publication number
CS262071B1
CS262071B1 CS873018A CS301887A CS262071B1 CS 262071 B1 CS262071 B1 CS 262071B1 CS 873018 A CS873018 A CS 873018A CS 301887 A CS301887 A CS 301887A CS 262071 B1 CS262071 B1 CS 262071B1
Authority
CS
Czechoslovakia
Prior art keywords
input
output
gate
product
wiring
Prior art date
Application number
CS873018A
Other languages
Czech (cs)
Other versions
CS301887A1 (en
Inventor
Karel Ing Exner
Jaroslav Ing Zakopal
Jiri Kristen
Original Assignee
Exner Karel
Jaroslav Ing Zakopal
Jiri Kristen
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Exner Karel, Jaroslav Ing Zakopal, Jiri Kristen filed Critical Exner Karel
Priority to CS873018A priority Critical patent/CS262071B1/en
Publication of CS301887A1 publication Critical patent/CS301887A1/en
Publication of CS262071B1 publication Critical patent/CS262071B1/en

Links

Landscapes

  • Logic Circuits (AREA)
  • Power Sources (AREA)

Abstract

Zapojení řeší problém, jak zabránit průchodu poruchových impulsů na výstupní svůrky řídící logiky v případě, že řídicí logika' při sníženém. napájecím napětí -ýykážuje poruchy výstupních signálů. Zapojení může být využito vé výpočétní, aůtomátižáční a sdělovací technice pro zajištění přenosu signálů mezi odděleně napájenými jednotkami systému. Zapojení umožňuje ochránit dbsah paměti, napájené ze zálohovaného zdroje v době vypínání logiky, která je touto pamětí svázána.The wiring solves the problem of how to prevent passage failure pulses on output control logic clamps if control logic ' at reduced. power supply voltage output signal faults. Wiring can computational, self-monitoring and communication technology to ensure transmission signals between separately powered units system. Wiring allows you to protect the amount of memory that is backed up source at the time of shutting down the logic that is this tied to memory.

Description

262071262071

Vynález se týká zapojení pro zamezenívysílání poruchových impulsů z výstupů ří-dicí logiky v případě, že řídící logika přisníženém napájecím napětí vykazuje poru-chy výstupních signálů.BACKGROUND OF THE INVENTION The invention relates to a circuit for preventing the transmission of fault pulses from control logic outputs in the event that the control logic applied to the supply voltage exhibits output signal faults.

Dosud užívaná zapojení pro potlačení po-ruchových impulsů, vysílaných z výstupůřídicí logiky při výpadku napájení, jsou za-ložena na blokování poruchových impulsůbudiči, které jsou napájeny ze zálohovanýchzdrojů. K blokování je užito signálu, kterýpředchází vlastnímu vypnutí napájení ří-dicí logiky. Signál blokuje budiče napáje-né ze zálohovaných zdrojů a tím hradlujety výstupy řídicí logiky, na nichž se obje-vují poruchové impulsy při výpadku napá-jení. K zamezení poruch řídicí logiky přivýpadku sítě je v síťových napájecích zdro-jích zabudován obvod generující signál, je-hož hodnota odpovídá ztrátě síťového na-pětí. Signál předchází výpadku napájení odobu, po kterou je síťový napájecí zdrojschopen krýt spotřebu řídicí logiky z aku-mulované energie. Tím je dosaženo, že bu-diče hradlující výstupy řídicí logiky jsouzablokovány ještě před poklesem napájecí-ho napětí, který způsobuje vznik porucho-vých impulsů.The previously used circuitry for suppressing bias pulses emitted from the output of the control logic in the event of a power failure is based on the blocking of the fault pulses that are powered from the backup sources. A signal is used to block the control logic power off. The signal blocks the drivers powered from the back-up sources, and thus stops the control logic outputs at which fault pulses appear during power failure. A signal-generating circuit is incorporated in the mains power supplies to prevent malfunctions in the line failure logic, which corresponds to the loss of line voltage. The signal prevents power failure of the supply, during which the power supply is able to cover the power consumption of the control logic. In this way, the control gating outputs of the control logic are blocked before the supply voltage drops, which causes fault pulses.

Nevýhoda dosavadních zapojení.....spočívá v nutnosti užití budičů napájených ze zálo-hovaných zdrojů. Tím je zvýšen odběr prou-du a při použití zálohovacích baterií.,je. tzkrácena i doba zálohování. Při zabezpeče-ní proti poruchovým impulsům při náhod-ném výpadku sítě je nutno použít napájecízdroj se zabudovaným obvodem hlídání sítěnebo realizovat obdobný obvod mimo na-pájecí zdroje, který takovým obvodem nenívybaven.The disadvantage of prior art connections is the necessity of using drivers powered from back-up sources. This increases the current consumption and, when using backup batteries, is. backup time is also reduced. When safeguarding against fault pulses in case of accidental mains failure, it is necessary to use a power supply with a built-in network monitoring circuit or to implement a similar circuit outside of the non-soldering source, which is not equipped with such a circuit.

Uvedené nevýhody odstraňuje zapojenípro zamezení vysílání poruchových impulsůz výstupů řídicí logiky s vypínaným napá-jením podle vynálezu, jehož podstata spo-čívá v tom, že první výstup řídicí logiky jepřipojen k prvnímu vstupu prvního souči-nového hradla, jehož výstup je připojen kdruhému vstupu prvního zakončovacího od-poru a k první výstupní svorce zapojení.Zálohovaná napájecí svorka je připojena kprvnímu vstupu prvního zakončovacího od-poru až k prvnímu vstupu n-tého zakončo-vacího odporu, jehož druhý vstup je připo-jen k n-té výstupní svorce zapojení a k vý-stupu n-tého součinového hradla, jehožprvní vstup je připojen k n-tému výstupuřídicí logiky, jejíž napájecí vstup je připo-jen· k nezálohované napájecí svorce, k na-pájecí Svorce prvního součinového hradlaaž k napájecí svorce n-tého součinovéhohradla a k anodě první diody, jejíž katodaje připojena k anodě druhé diody, jejíž ka-toda je připojena k anodě třetí diody, jejížkatoda je připojena k anodě čtvrté diody,jejíž katoda je připojena k druhému vstupuprvního součinového hradla až k druhémuvstupu n-tého součinového hradla a k prv-nímu vstupu svodového odporu, jehož dru- hý vstup je připojen k neznázorněné elek-trické zemi. Výhodou zapojení podle vynálezu je jehojednoduchost a tím i vyšší spolehlivost o-proti obvodově složitějšímu řešení. Navíckromě užití strobovacích prvků shodnýchs logickými členy vlastní řídicí logiky spo-čívá výhoda zapojení především v tom, žek' blokování poruchových impulsů docházípřímo odvozením od poklesu napájecíhonapětí. Jestliže se odstraní nutnost použítsignál nesoucí informaci o následujícím sní-žení napájecího napětí, je možné zamezitvýstupu poruchových impulsů na řídicíchsignálech pro širší spektrum různých pří-padů výpadku napájení. Například při po-ruchovém stavu typu ochrana přetíženýchzdrojů zajišťovaného zařízení a jejich ná-sledné odpojení.The above drawbacks are eliminated by the circuitry for preventing the transmission of fault pulses from the outputs of the power cut-out control logic according to the invention, the principle of which is that the first output of the control logic is connected to the first input of the first co-gate whose output is connected to the second input of the first terminating gate The back-up power terminal is connected to the first input of the first terminating resistor up to the first input of the n th terminating resistor, the second input of which is connected to the n th output terminal of the wiring and the nth product gate, the first input of which is connected to the n-th output control logic, the power input of which is connected to a non-back-up power terminal, to the solder terminal of the first product gate to the n-th product gate terminal and the first diode anode whose newsletter is attached to the anode of the second diode, it The cable is connected to the anode of the third diode, the cathode of which is connected to the anode of the fourth diode, the cathode of which is connected to the second input of the first product gate to the second input of the nth product gate and to the first input of the leakage resistor whose second input is connected to an earth (not shown). The advantage of the circuitry according to the invention is its simplicity and hence higher reliability against the more complex solution. In addition to the use of strobing elements identical to the logical elements of the control logic itself, the advantage of circuitry is mainly due to the fact that the blocking of the fault pulses is directly derived from the drop in the supply voltage. If the need to use a signal carrying the next voltage drop is removed, it is possible to avoid the output of the pulse pulses on the control signals for a wider range of different power failure cases. For example, in the case of a bug-like state, protection of overloaded sources of the provided device and their subsequent disconnection.

Na připojeném výkresu je nakreslen pří-klad zapojení podle vynálezu. První výstup101 řídicí logiky je připojen k prvnímuvstupu 211 prvního součinového hradla 201,jehož výstup 241 je připojen k druhémuvstupu 321 prvního zakončovacího odporu301 a k první výstupní svorce 1 zapojení.Zálohovaná napájecí svorka 30 je připojenak prvnímu vstupu 311 prvního zakončova-cího odporu 301 až k prvnímu vstupu 31Nn-tého zakončovacího odporu 30N, jehoždruhý vstup 32N je připojen k n-té výstupnísvorce N zapojení a k výstupu 24N n-téhosoučinového hradla 20N, jehož první vstup21N je připojen k n-tému výstupu 10N ří-dicí logiky 100, jejíž napájecí vstup ISO jepřipojen k nezálohované napájecí svorce50, k napájecí svorce 231 prvního součino-vého hradla 201 až k napájecí svorce.23Nn-tého součinového hradla 20N a k anoděSil první diody SOI, jejíž katoda 521 je při-pojena k anodě 512 druhé diody 302, jejížkatoda 522 je připojena k anodě 513 třetídiody 503, jejíž katoda 523 je připojena kanodě 514 čtvrté diody 504, jejíž katoda 524je připojena k druhému vstupu 221 prvníhosoučinového hradla 201 až k druhému vstu-pu 22N n-tého součinového hradla 20N a kprvnímu vstupu 402 svodového odporu 400,jehož druhý vstup 401 je připojen k nezná-zorněné elektrické zemi.An example of an embodiment of the invention is shown in the attached drawing. The control logic first output 101 is connected to the first input gate 211 of the first product gate 201, the output 241 of which is connected to the second input 321 of the first terminating resistor 301 and to the first output terminal 1 of the circuit. The backed-up supply terminal 30 is connected to the first input 311 of the first termination resistor 301 to the first the input 31Nn of the terminating resistor 30N, the second input 32N is connected to the nth output terminal N of the wiring and the output of the 24N n-thouginal gate 20N whose first input 21N is connected to the nth output 10N of the control logic 100 whose ISO input is connected to the non-back-up power terminal 50, to the power terminal 231 of the first product gate 201 to the power terminal 23 of the new product gate 20N and to the anode of the first diode SO1, the cathode 521 of which is connected to the anode 512 of the second diode 302 whose cathode 522 is connected to anode 513 of a third 503, the cathode 523 of which is connected to a cannon 514 of the fourth diode 504, the cathode 524 of which is connected to the second input 221 of the first gate 201 to the second input 22N of the nth product gate 20N and the first input 402 of the leakage resistor 400, whose second input 401 is connected to an electrical ground (not shown) .

Funkce zapojení podle vynálezu je násle-dující: Řídicí signály z prvního výstupu 101až z n-tého výstupu 10N řídicí logiky 100jsou strobovány prvním součinovým hrad-lem 201 až n-tým součinovým hradlem 20N.Hradlovací signál, přiváděný do druhéhovstupu 221 prvního součinového hradla 201až do druhého vstupu 22N n-tého součino-vého hradla 20N, je odvozen z pasivníhoprvku, realizovaného svodovým odporem400. V řídicí logice 100 jsou generovány po-ruchové impulsy při poklesu napájecího na-pětí přibližně o 1,8 V. Proto je třeba připoklesu napětí na udanou hodnotu již bez-pečně hradlovat řídicí signály. Tohoto cílese dosáhne tak, že pokles napětí, které na-The wiring function according to the invention is as follows: The control signals from the first output 101a from the nth output 10N of the control logic 100 are strobed by the first product gate 201 to the nth product gate 20N. the second input 22N of the n-th gate 20N is derived from a passive element implemented by the leakage resistor400. Trigger pulses are generated in the control logic 100 when the supply voltage drops by about 1.8 V. Therefore, the control voltage signals must be gated to the specified value in the event of a voltage drop. This aim is achieved by reducing the voltage

Claims (1)

262071 5 pájí řídicí logiku 100 a první součinovéhradlo 201 až n-té součinové hradlo 20N,a které je přivedeno na nezálohovanou na-pájecí svorku 50, se na čtyřech sériově za-pojených diodách 501, 502, 503 a 504 snižu-je tak, aby při kritickém poklesu napájecí-ho napětí bylo na svodový odpor 400 a tím1 na druhý vstup 221 prvního součinovéhohradla 201 až na druhý vstup 22N n-téhosoučinového hradla 20N bezpečně přivádě-no napětí úrovně logické nuly. Tím je do-saženo toho, že hradlovací signál přecházípřes rozhodovací úroveň součinových hra-del při odstupu úrovně napájecího napětíod té úrovně, při níž vzniká poruchový sig-nál a která je rovna šumové imunitě hra-del. V rozsahu napájecího napětí od nulovéúrovně až po úroveň odblokování součino-vých hradel řídicí signály, které jsou vysí- pRedmEt Zapojení pro zamezení vysílání porucho-vých impulsů z výstupů řídicí logiky, vyzna-čené tím, že první výstup (101) řídicí logi-ky (100) je připojen k prvnímu vstupu (211)prvního součinového hradla (201), jehožvýstup (241) je připojen k druhému vstupu(321) prvního zakončovacího odporu (301)a k první výstupní svorce (1) zapojení, při-čemž zálohovaná napájecí svorka (30) jepřipojena k prvnímu vstupu (311) prvníhozakončovacího odporu (301) až k prvnímuvstupu (31N) n-tého zakončovacího odporu(3ÓN), jehož druhý vstup (32N) je připojenk n-té výstupní svorce (N) zapojení a kvýstupu (24N) n-tého součinového hradla(20N), jehož první vstup (21N) jé připojenk n-tému výstupu (10N) řídicí logiky (100), lány z výstupu '241 prvního součinovéhohradla 201 až z výstupu 24N n-tého souči-nového hradla 20N na první výstupní svor-ku 1 až n-tou výstupní svorku N zapojení,mají definovanou napěťovou úroveň logickéjedničky; tato úroveň je udržována prvnímzakončovacím odporem 301 až n-tým za-končovacím odporem 301 až n-tým zakon-čovacím odporem 30N. Přes tyto zakončo-vací odpory je přivedeno napětí ze záloho-vané napájecí svorky 30. Zapojení může být využito ve výpočetní,automatizační a sdělovací technice pro za-jištění přenosu signálů mezi odděleně na-pájenými jednotkami systému. Zapojení u-možňuje ochránit obsah paměti napájené zezálohovaného zdroje v době vypínání logi-ky, která je touto pamětí svázána. vynalezu jejíž napájecí vstup (150) je připojen k ne-zálohované napájecí svorce (50), k napá-jecí svorce (231) prvního součinového hrad-la (201) až k napájecí svorce (23N) n-téhosoučinového hradla (20N) a k anodě (511)první diody (501), jejíž katoda (521) je při-pojena k anodě (512) druhé diody (502),jejíž katoda (522) je připojena k anodě(513) třetí diody (503), jejíž katoda (523)je připojena k anodě (514) čtvrté diody(504), jejíž katoda (524) je připojena k dru-hému vstupu (221) prvního součinovéhohradla (201) až k druhému vstupu (22N)n-tého součinového hradla (20N) a k první-mu vstupu (402) svodového odporu (400),jehož druhý vstup (401) je uzemněn. 1 lišt výkresů262071 5 solder the control logic 100 and the first product 201 to n-th product gate 20N, which is fed to the non-back-up solder terminal 50, decreases on four serially connected diodes 501, 502, 503 and 504, to ensure that the logic zero voltage is safely applied to the leakage resistor 400 and thus to the second input 221 of the first product gate 201 to the second input 22N of the n-thouginal gate 20N when the supply voltage is critical. Thereby it is ensured that the gating signal passes through the decision level of the product lines at a spacing of the supply voltage level from the level at which the malfunction signal is generated and which is equal to the noise immunity of the player. In the supply voltage range from the zero level to the unlocking level of the product gates, control signals that are transmitter wiring to prevent the transmission of fault pulses from the outputs of the control logic, characterized in that the first output (101) of the control logic (100) is connected to the first input (211) of the first product gate (201), the output (241) of which is connected to the second input (321) of the first termination resistor (301) and the first output terminal (1) of the wiring, while the terminal (30) is connected to the first input (311) of the first terminating resistor (301) to the first input (31N) of the nth terminating resistor (3ÓN), the second input (32N) of which is connected to the nth output terminal (N) of wiring and output (24N) a n th product gate (20N) whose first input (21N) is connected to the nth output (10N) of the control logic (100), from the output 241 of the first product 201 to the output 24N nt the current gate 20N to the first output terminal 1 to the nth output terminal N of the circuit, have a defined voltage level of the logic unit; this level is maintained by the first termination resistor 301 through the nth terminating resistor 301 through the nth terminating resistor 30N. Voltage from the back-up power terminal 30 is applied through these termination resistors. The wiring can be used in computing, automation and communication technology to provide signal transmission between the separately sold system units. The wiring makes it possible to protect the contents of the memory that is backed up by the back-up source at the time of switching off the logic that is bound by that memory. of the invention whose power input (150) is connected to a non-back-up power terminal (50) to the power terminal (231) of the first product gate (201) to the power terminal (23N) of the n-thiourea gate (20N) and the anode (511) of the first diode (501), the cathode (521) of which is coupled to the anode (512) of the second diode (502), the cathode (522) of which is connected to the anode (513) of the third diode (503) whose cathode (523) is connected to an anode (514) of a fourth diode (504) whose cathode (524) is connected to a second input (221) of a first product gate (201) up to the second input (22N) of the n-th product gate (20N) ) and to a first input (402) of a leakage resistor (400), the second input (401) of which is grounded. 1 drawing rails
CS873018A 1987-04-28 1987-04-28 Arrangement for prevent transmitting failure impulses CS262071B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS873018A CS262071B1 (en) 1987-04-28 1987-04-28 Arrangement for prevent transmitting failure impulses

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS873018A CS262071B1 (en) 1987-04-28 1987-04-28 Arrangement for prevent transmitting failure impulses

Publications (2)

Publication Number Publication Date
CS301887A1 CS301887A1 (en) 1988-07-15
CS262071B1 true CS262071B1 (en) 1989-02-10

Family

ID=5369044

Family Applications (1)

Application Number Title Priority Date Filing Date
CS873018A CS262071B1 (en) 1987-04-28 1987-04-28 Arrangement for prevent transmitting failure impulses

Country Status (1)

Country Link
CS (1) CS262071B1 (en)

Also Published As

Publication number Publication date
CS301887A1 (en) 1988-07-15

Similar Documents

Publication Publication Date Title
EP0141681B1 (en) Test input multiplexing circuit
US5317198A (en) Optically controlled remote by-pass switch
EP0195358B1 (en) Low voltage control circuit
US5490171A (en) Single-port network node transceiver with powered-down protection
US5864456A (en) Clock line over-current protector and industrial control system employing same
CA2000043A1 (en) Nuclear event detectors
CS262071B1 (en) Arrangement for prevent transmitting failure impulses
US9912149B2 (en) Lightning and surge protection for electronic circuits
US5404498A (en) Voltage setting apparatus in a multiplex transmission system
KR102552333B1 (en) Terminal board for monitoring power state and State monitoring system having the same
US4480196A (en) Input protection circuits for integrated circuit devices
KR0131818Y1 (en) Low output voltage protection circuit
US5056033A (en) Microprocessor emulator active probe power supply
CZ322197A3 (en) Unit for continuous inputs within data acquisition circuits
KR930001880Y1 (en) Over load detection circuit at printer's input port
US5159209A (en) Circuit to selectively process dip switches onto bus lines
JP3158413B2 (en) Power supply for absolute encoder
GB2252186A (en) Input and input/output buffer circuits for a portable semiconductor storage device
US6507922B1 (en) Fault indicator circuit in system having circuit blocks
US7675325B2 (en) GTL backplane bus with improved reliability
SU1061145A1 (en) Device for checking conditions of contacts of logic units
RU2127015C1 (en) Device for checking secondary power supply
KR970003644Y1 (en) Apparatus protection off circuit
CN113964641A (en) Signal input circuit of laser control circuit
RU5297U1 (en) DEVICE FOR PROTECTING A RADIO ELECTRONIC INSTRUMENT AGAINST SHORT VOLTAGE VOLTAGE IN AC NETWORK