CS262071B1 - Zapojení pro zamezení vysílání poruchových impulsů z výstupů řídicí logiky - Google Patents

Zapojení pro zamezení vysílání poruchových impulsů z výstupů řídicí logiky Download PDF

Info

Publication number
CS262071B1
CS262071B1 CS873018A CS301887A CS262071B1 CS 262071 B1 CS262071 B1 CS 262071B1 CS 873018 A CS873018 A CS 873018A CS 301887 A CS301887 A CS 301887A CS 262071 B1 CS262071 B1 CS 262071B1
Authority
CS
Czechoslovakia
Prior art keywords
input
output
gate
product
control logic
Prior art date
Application number
CS873018A
Other languages
English (en)
Other versions
CS301887A1 (en
Inventor
Karel Ing Exner
Jaroslav Ing Zakopal
Jiri Kristen
Original Assignee
Exner Karel
Jaroslav Ing Zakopal
Jiri Kristen
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Exner Karel, Jaroslav Ing Zakopal, Jiri Kristen filed Critical Exner Karel
Priority to CS873018A priority Critical patent/CS262071B1/cs
Publication of CS301887A1 publication Critical patent/CS301887A1/cs
Publication of CS262071B1 publication Critical patent/CS262071B1/cs

Links

Landscapes

  • Logic Circuits (AREA)
  • Power Sources (AREA)

Abstract

Zapojení řeší problém, jak zabránit průchodu poruchových impulsů na výstupní svůrky řídící logiky v případě, že řídicí logika' při sníženém. napájecím napětí -ýykážuje poruchy výstupních signálů. Zapojení může být využito vé výpočétní, aůtomátižáční a sdělovací technice pro zajištění přenosu signálů mezi odděleně napájenými jednotkami systému. Zapojení umožňuje ochránit dbsah paměti, napájené ze zálohovaného zdroje v době vypínání logiky, která je touto pamětí svázána.

Description

262071
Vynález se týká zapojení pro zamezenívysílání poruchových impulsů z výstupů ří-dicí logiky v případě, že řídící logika přisníženém napájecím napětí vykazuje poru-chy výstupních signálů.
Dosud užívaná zapojení pro potlačení po-ruchových impulsů, vysílaných z výstupůřídicí logiky při výpadku napájení, jsou za-ložena na blokování poruchových impulsůbudiči, které jsou napájeny ze zálohovanýchzdrojů. K blokování je užito signálu, kterýpředchází vlastnímu vypnutí napájení ří-dicí logiky. Signál blokuje budiče napáje-né ze zálohovaných zdrojů a tím hradlujety výstupy řídicí logiky, na nichž se obje-vují poruchové impulsy při výpadku napá-jení. K zamezení poruch řídicí logiky přivýpadku sítě je v síťových napájecích zdro-jích zabudován obvod generující signál, je-hož hodnota odpovídá ztrátě síťového na-pětí. Signál předchází výpadku napájení odobu, po kterou je síťový napájecí zdrojschopen krýt spotřebu řídicí logiky z aku-mulované energie. Tím je dosaženo, že bu-diče hradlující výstupy řídicí logiky jsouzablokovány ještě před poklesem napájecí-ho napětí, který způsobuje vznik porucho-vých impulsů.
Nevýhoda dosavadních zapojení.....spočívá v nutnosti užití budičů napájených ze zálo-hovaných zdrojů. Tím je zvýšen odběr prou-du a při použití zálohovacích baterií.,je. tzkrácena i doba zálohování. Při zabezpeče-ní proti poruchovým impulsům při náhod-ném výpadku sítě je nutno použít napájecízdroj se zabudovaným obvodem hlídání sítěnebo realizovat obdobný obvod mimo na-pájecí zdroje, který takovým obvodem nenívybaven.
Uvedené nevýhody odstraňuje zapojenípro zamezení vysílání poruchových impulsůz výstupů řídicí logiky s vypínaným napá-jením podle vynálezu, jehož podstata spo-čívá v tom, že první výstup řídicí logiky jepřipojen k prvnímu vstupu prvního souči-nového hradla, jehož výstup je připojen kdruhému vstupu prvního zakončovacího od-poru a k první výstupní svorce zapojení.Zálohovaná napájecí svorka je připojena kprvnímu vstupu prvního zakončovacího od-poru až k prvnímu vstupu n-tého zakončo-vacího odporu, jehož druhý vstup je připo-jen k n-té výstupní svorce zapojení a k vý-stupu n-tého součinového hradla, jehožprvní vstup je připojen k n-tému výstupuřídicí logiky, jejíž napájecí vstup je připo-jen· k nezálohované napájecí svorce, k na-pájecí Svorce prvního součinového hradlaaž k napájecí svorce n-tého součinovéhohradla a k anodě první diody, jejíž katodaje připojena k anodě druhé diody, jejíž ka-toda je připojena k anodě třetí diody, jejížkatoda je připojena k anodě čtvrté diody,jejíž katoda je připojena k druhému vstupuprvního součinového hradla až k druhémuvstupu n-tého součinového hradla a k prv-nímu vstupu svodového odporu, jehož dru- hý vstup je připojen k neznázorněné elek-trické zemi. Výhodou zapojení podle vynálezu je jehojednoduchost a tím i vyšší spolehlivost o-proti obvodově složitějšímu řešení. Navíckromě užití strobovacích prvků shodnýchs logickými členy vlastní řídicí logiky spo-čívá výhoda zapojení především v tom, žek' blokování poruchových impulsů docházípřímo odvozením od poklesu napájecíhonapětí. Jestliže se odstraní nutnost použítsignál nesoucí informaci o následujícím sní-žení napájecího napětí, je možné zamezitvýstupu poruchových impulsů na řídicíchsignálech pro širší spektrum různých pří-padů výpadku napájení. Například při po-ruchovém stavu typu ochrana přetíženýchzdrojů zajišťovaného zařízení a jejich ná-sledné odpojení.
Na připojeném výkresu je nakreslen pří-klad zapojení podle vynálezu. První výstup101 řídicí logiky je připojen k prvnímuvstupu 211 prvního součinového hradla 201,jehož výstup 241 je připojen k druhémuvstupu 321 prvního zakončovacího odporu301 a k první výstupní svorce 1 zapojení.Zálohovaná napájecí svorka 30 je připojenak prvnímu vstupu 311 prvního zakončova-cího odporu 301 až k prvnímu vstupu 31Nn-tého zakončovacího odporu 30N, jehoždruhý vstup 32N je připojen k n-té výstupnísvorce N zapojení a k výstupu 24N n-téhosoučinového hradla 20N, jehož první vstup21N je připojen k n-tému výstupu 10N ří-dicí logiky 100, jejíž napájecí vstup ISO jepřipojen k nezálohované napájecí svorce50, k napájecí svorce 231 prvního součino-vého hradla 201 až k napájecí svorce.23Nn-tého součinového hradla 20N a k anoděSil první diody SOI, jejíž katoda 521 je při-pojena k anodě 512 druhé diody 302, jejížkatoda 522 je připojena k anodě 513 třetídiody 503, jejíž katoda 523 je připojena kanodě 514 čtvrté diody 504, jejíž katoda 524je připojena k druhému vstupu 221 prvníhosoučinového hradla 201 až k druhému vstu-pu 22N n-tého součinového hradla 20N a kprvnímu vstupu 402 svodového odporu 400,jehož druhý vstup 401 je připojen k nezná-zorněné elektrické zemi.
Funkce zapojení podle vynálezu je násle-dující: Řídicí signály z prvního výstupu 101až z n-tého výstupu 10N řídicí logiky 100jsou strobovány prvním součinovým hrad-lem 201 až n-tým součinovým hradlem 20N.Hradlovací signál, přiváděný do druhéhovstupu 221 prvního součinového hradla 201až do druhého vstupu 22N n-tého součino-vého hradla 20N, je odvozen z pasivníhoprvku, realizovaného svodovým odporem400. V řídicí logice 100 jsou generovány po-ruchové impulsy při poklesu napájecího na-pětí přibližně o 1,8 V. Proto je třeba připoklesu napětí na udanou hodnotu již bez-pečně hradlovat řídicí signály. Tohoto cílese dosáhne tak, že pokles napětí, které na-

Claims (1)

  1. 262071 5 pájí řídicí logiku 100 a první součinovéhradlo 201 až n-té součinové hradlo 20N,a které je přivedeno na nezálohovanou na-pájecí svorku 50, se na čtyřech sériově za-pojených diodách 501, 502, 503 a 504 snižu-je tak, aby při kritickém poklesu napájecí-ho napětí bylo na svodový odpor 400 a tím1 na druhý vstup 221 prvního součinovéhohradla 201 až na druhý vstup 22N n-téhosoučinového hradla 20N bezpečně přivádě-no napětí úrovně logické nuly. Tím je do-saženo toho, že hradlovací signál přecházípřes rozhodovací úroveň součinových hra-del při odstupu úrovně napájecího napětíod té úrovně, při níž vzniká poruchový sig-nál a která je rovna šumové imunitě hra-del. V rozsahu napájecího napětí od nulovéúrovně až po úroveň odblokování součino-vých hradel řídicí signály, které jsou vysí- pRedmEt Zapojení pro zamezení vysílání porucho-vých impulsů z výstupů řídicí logiky, vyzna-čené tím, že první výstup (101) řídicí logi-ky (100) je připojen k prvnímu vstupu (211)prvního součinového hradla (201), jehožvýstup (241) je připojen k druhému vstupu(321) prvního zakončovacího odporu (301)a k první výstupní svorce (1) zapojení, při-čemž zálohovaná napájecí svorka (30) jepřipojena k prvnímu vstupu (311) prvníhozakončovacího odporu (301) až k prvnímuvstupu (31N) n-tého zakončovacího odporu(3ÓN), jehož druhý vstup (32N) je připojenk n-té výstupní svorce (N) zapojení a kvýstupu (24N) n-tého součinového hradla(20N), jehož první vstup (21N) jé připojenk n-tému výstupu (10N) řídicí logiky (100), lány z výstupu '241 prvního součinovéhohradla 201 až z výstupu 24N n-tého souči-nového hradla 20N na první výstupní svor-ku 1 až n-tou výstupní svorku N zapojení,mají definovanou napěťovou úroveň logickéjedničky; tato úroveň je udržována prvnímzakončovacím odporem 301 až n-tým za-končovacím odporem 301 až n-tým zakon-čovacím odporem 30N. Přes tyto zakončo-vací odpory je přivedeno napětí ze záloho-vané napájecí svorky 30. Zapojení může být využito ve výpočetní,automatizační a sdělovací technice pro za-jištění přenosu signálů mezi odděleně na-pájenými jednotkami systému. Zapojení u-možňuje ochránit obsah paměti napájené zezálohovaného zdroje v době vypínání logi-ky, která je touto pamětí svázána. vynalezu jejíž napájecí vstup (150) je připojen k ne-zálohované napájecí svorce (50), k napá-jecí svorce (231) prvního součinového hrad-la (201) až k napájecí svorce (23N) n-téhosoučinového hradla (20N) a k anodě (511)první diody (501), jejíž katoda (521) je při-pojena k anodě (512) druhé diody (502),jejíž katoda (522) je připojena k anodě(513) třetí diody (503), jejíž katoda (523)je připojena k anodě (514) čtvrté diody(504), jejíž katoda (524) je připojena k dru-hému vstupu (221) prvního součinovéhohradla (201) až k druhému vstupu (22N)n-tého součinového hradla (20N) a k první-mu vstupu (402) svodového odporu (400),jehož druhý vstup (401) je uzemněn. 1 lišt výkresů
CS873018A 1987-04-28 1987-04-28 Zapojení pro zamezení vysílání poruchových impulsů z výstupů řídicí logiky CS262071B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS873018A CS262071B1 (cs) 1987-04-28 1987-04-28 Zapojení pro zamezení vysílání poruchových impulsů z výstupů řídicí logiky

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS873018A CS262071B1 (cs) 1987-04-28 1987-04-28 Zapojení pro zamezení vysílání poruchových impulsů z výstupů řídicí logiky

Publications (2)

Publication Number Publication Date
CS301887A1 CS301887A1 (en) 1988-07-15
CS262071B1 true CS262071B1 (cs) 1989-02-10

Family

ID=5369044

Family Applications (1)

Application Number Title Priority Date Filing Date
CS873018A CS262071B1 (cs) 1987-04-28 1987-04-28 Zapojení pro zamezení vysílání poruchových impulsů z výstupů řídicí logiky

Country Status (1)

Country Link
CS (1) CS262071B1 (cs)

Also Published As

Publication number Publication date
CS301887A1 (en) 1988-07-15

Similar Documents

Publication Publication Date Title
EP0141681B1 (en) Test input multiplexing circuit
US5124877A (en) Structure for providing electrostatic discharge protection
EP0195358B1 (en) Low voltage control circuit
US5490171A (en) Single-port network node transceiver with powered-down protection
US5864456A (en) Clock line over-current protector and industrial control system employing same
US5304987A (en) Board removal detection circuit
CA2000043A1 (en) Nuclear event detectors
CS262071B1 (cs) Zapojení pro zamezení vysílání poruchových impulsů z výstupů řídicí logiky
WO1995006357A1 (en) Interface circuits between powered down devices and a bus
EP0643515B1 (de) Anordnung zur bidirektionalen Datenübertragung
US9912149B2 (en) Lightning and surge protection for electronic circuits
US5404498A (en) Voltage setting apparatus in a multiplex transmission system
US4320880A (en) Electronic track current switching relay system
KR102552333B1 (ko) 전력 상태 감시용 터미널 보드 및 이를 적용한 상태 감시 시스템
CZ322197A3 (cs) Jednotka pro kontinuální vstupy v obvodech sběru dat
US4480196A (en) Input protection circuits for integrated circuit devices
US6507922B1 (en) Fault indicator circuit in system having circuit blocks
EP0571373A1 (en) PROTECTION SYSTEM FOR A DIRECT CURRENT POWER SUPPLY BUS DURING HOT MAINTENANCE.
KR930001880Y1 (ko) 프린터의 입력단 과부하 검출회로
US6788509B2 (en) Apparatus for protection of electronic circuits
US7675325B2 (en) GTL backplane bus with improved reliability
KR900009631Y1 (ko) 단락시 시스템 보호회로
GB2252186A (en) Input and input/output buffer circuits for a portable semiconductor storage device
CN120855990A (zh) 控制电路和伺服驱动器
SU1108418A2 (ru) Устройство дл защиты стабилизатора напр жени