CS245093B1 - Zapojení analogově-číslicového převodníku se vstupní branou mikropočítače - Google Patents

Zapojení analogově-číslicového převodníku se vstupní branou mikropočítače Download PDF

Info

Publication number
CS245093B1
CS245093B1 CS852686A CS268685A CS245093B1 CS 245093 B1 CS245093 B1 CS 245093B1 CS 852686 A CS852686 A CS 852686A CS 268685 A CS268685 A CS 268685A CS 245093 B1 CS245093 B1 CS 245093B1
Authority
CS
Czechoslovakia
Prior art keywords
analog
digital converter
microcomputer
connection
input
Prior art date
Application number
CS852686A
Other languages
English (en)
Other versions
CS268685A1 (en
Inventor
Ivan Krejci
Petr Strnad
Original Assignee
Ivan Krejci
Petr Strnad
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ivan Krejci, Petr Strnad filed Critical Ivan Krejci
Priority to CS852686A priority Critical patent/CS245093B1/cs
Publication of CS268685A1 publication Critical patent/CS268685A1/cs
Publication of CS245093B1 publication Critical patent/CS245093B1/cs

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Podstatou zapojení je, že svorky informačních impulsů analogově číslicového převodníku jsou spojeny přes zpožďovací obvody se součinovým členem, jehož výstup je spojen se svorkou synchronizačního Impulsu vstupní brány. V zapojeni lze s výhodou použít analogově číslicového převodníku typu C520D nebo AD2020.

Description

Zapojení analogově číslicového převodníku podle vynálezu urarožňujp·· synchronní předávání dat z převodníku k vstupní bráně mikropočítače.
V přehledu aplikací, které dodávají výrobci, je uvedeno použití analogově číslicového převodníku ve spojení s mikropočítačem. Při tomto zapojení spolupráce analogově číslicového převodníku není synchronizována, což při praktickém použití může vést k převzetí nesprávných dat mikropočítačem.
Tyto dosavadní nevýhody odstraňuje zapojení analogově číslicového převodníku se vstupní branou mikropočítače, jehož podstatou je, že svorky informačních impulsů analogově číslicového převodníku jsou spojeny přes zpožďovací obvody se součinovým členem, jehož výstup je spojen se svorkou synchronizačního· impulsu vstupní brány.
Hlavní předností zapojení podle vynálezu je, že vylučuje možnost převzetí neplatných dat, jak tomu mohlo být u dřívějšího nesynchronizovaného zapojení.
Vynález objasní přiložený výkres, na němž je naznačen příklad zapojfení.íi· '
Vstupní svorka 1 měřeného napětí je spojena se vstupem analogově číslicového převodníku 2, jehož výstupní svorky· D0, Dl, D2, D3, LSD, NSD, MSD jsou spojeny se vstupními svorkami Pl, P2, P3, P4, P5, PB, P7 vstupní brány 3 mikropočítače, jejíž výstup je připojen k systémové sběrnici 4 mikropočítače. Svorky LSD, NSD, MSD informačních impulsů analogově číslicového převodníku 2 jsou ještě spojeny přes zpožďovací obvody 5, 6, 7 se součinovým členem 8, který je výstupem spojen se svorkou STB synchronizačního impulsu vstupní brány 3.
Výstupní data analogově číslicového převodníku 2 z výstupních svorek D0 až D3 jsou přiváděna do vstupní brány 3 mikropočítače přímo, stejně jako informační impulsy, určující pořadí snímaných digitů v předváděném čísle. Nejvyšší digit je přiváděn ze svorky MSD, nejnižší ze svorky LSD informačních impulsů. Přenášený digit je adresován nulovou úrovní na jedné ze tří svorek MSD, NSD,·, LSD informačních impulsů. Nulová úroveň se na jedné ze svorek MSD, NSD, LSD informačních impulsů objeví tehdy, až analogově číslicový převodník má na svém výstupu platná data. Na zbývajících svorkách informačních impulsů se však v počátku platností dat také objevuje krátký nulový impuls, který by mohl způsobit nesprávné označení digitu v čísle. Proto je vliv těchto impulsů nutno· vyloučit, oož se provádí zpožděným hlášením platnosti dat až po jejich zániku. Toto zpoždění se provádí zpožďovacími obvody 5, 6, 7. Logickým součinem signálů v součinovém členu 8 na výstupu zpožďovacích obvodů 5, 6, 7 se vytváří nulový synchronizační impuls, kterým se provede zápis digitu dat z analogově číslicového převodníku 2 do vyrovnávací paměti vstupní brány 3 mikropočítače.
Mikropočítač potom provede identifikaci digitu podle hodnoty horních 4 bitů sejmutých dat, P4 ,až P7. Způsob identifikace uvádí tabulka 1.
TABULKA 1
Sejmuté číslo Pořadí digitu
1011 XXXX MSD
1101 XXXX NSD
1110 XXXX LSD, kde X je libovolná hodnota dat v rozmezí 0 až 9, vyjádřená BCD kódem. Po sejmutí všech tří hodnot digitů, v pořadí MSD, LSD, NSD, si mikropočítač provede jejich uspořádání..
Vzhledem- k tomu, že analogově číslicový převodník má dostatečně dlouhou dobu převodu, není třeba, aby vstupní brána mikropočítače dávala převodníku zpětné hlášení o připravenosti k další činnosti.
V zapojení podle vynálezu lze s výhodou použít analogově číslicového převodníku typu C52OD nebo AD2020.

Claims (1)

  1. Zapojení analogově číslicového (převodníku se .vstupní branou mikropočítače, vyíznačenp. iťím, že svorky (LSD, NSD, MSD]' inforihačnich impulsů analogově číslicového převodníku (,2) jsou spojeny přes zpožďovaVYNALEZU cí obvody (5, 6, 7) se součinovým členem (8), jehož výstup je spojen se svorkou (STB) synchronizačního impulsu vstupní brány (3).
CS852686A 1985-04-12 1985-04-12 Zapojení analogově-číslicového převodníku se vstupní branou mikropočítače CS245093B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS852686A CS245093B1 (cs) 1985-04-12 1985-04-12 Zapojení analogově-číslicového převodníku se vstupní branou mikropočítače

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS852686A CS245093B1 (cs) 1985-04-12 1985-04-12 Zapojení analogově-číslicového převodníku se vstupní branou mikropočítače

Publications (2)

Publication Number Publication Date
CS268685A1 CS268685A1 (en) 1985-11-13
CS245093B1 true CS245093B1 (cs) 1986-08-14

Family

ID=5364678

Family Applications (1)

Application Number Title Priority Date Filing Date
CS852686A CS245093B1 (cs) 1985-04-12 1985-04-12 Zapojení analogově-číslicového převodníku se vstupní branou mikropočítače

Country Status (1)

Country Link
CS (1) CS245093B1 (cs)

Also Published As

Publication number Publication date
CS268685A1 (en) 1985-11-13

Similar Documents

Publication Publication Date Title
US4017841A (en) Bus allocation control apparatus
US4535421A (en) Universal real time transparent asynchronous serial/echoplex converter
GB1450172A (en) Solid state remote meter reading system having non-volatile data accumulation
US5142556A (en) Data transfer system and method of transferring data
US5067076A (en) Circuit arrangement for serial data transfer
CS245093B1 (cs) Zapojení analogově-číslicového převodníku se vstupní branou mikropočítače
US7009913B2 (en) Sequence controller
US4941206A (en) Loop-type optical fiber transmission system having master and slave apparatus
US3550114A (en) Prewired address sequencer for successive approximation analog-to-digital converters
US4728754A (en) Inter-bus system
KR880003598Y1 (ko) 직렬 데이터의 병렬 변환회로
US5559998A (en) Clock synchronous serial information receiving apparatus receiving reliable information even when noise is present
US3851107A (en) Fault detecting device for multiplex signal transmission system
JPS59167151A (ja) デ−タ伝送方式
SU1293733A1 (ru) Многоканальное устройство дл обмена информацией
SU1644093A1 (ru) Устройство дл централизованного контрол параметров
SU1300397A1 (ru) Устройство дл согласовани точек измерени по глубине при каротаже скважин
SU1058047A1 (ru) Преобразователь кодов
KR0176499B1 (ko) 광결합회로를 축소시킨 데이터 인터페이스 회로
KR880002509Y1 (ko) 퍼스널 컴퓨터의 네트워크 인터페이스 회로
SU1151944A1 (ru) Устройство дл вывода цифровой информации
SU1411765A1 (ru) Устройство дл сопр жени электронной вычислительной машины с общей магистралью
SU959127A1 (ru) Многоканальное телеизмерительное устройство
KR900007549Y1 (ko) 디지탈 시리얼 데이타 전송시 속도 변환회로
SU1059695A1 (ru) Регистр электронной и квазиэлектронной автоматической телефонной станции