CS245093B1 - Zapojení analogově-číslicového převodníku se vstupní branou mikropočítače - Google Patents
Zapojení analogově-číslicového převodníku se vstupní branou mikropočítače Download PDFInfo
- Publication number
- CS245093B1 CS245093B1 CS852686A CS268685A CS245093B1 CS 245093 B1 CS245093 B1 CS 245093B1 CS 852686 A CS852686 A CS 852686A CS 268685 A CS268685 A CS 268685A CS 245093 B1 CS245093 B1 CS 245093B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- analog
- digital converter
- input gate
- connection
- minicomputer
- Prior art date
Links
- 230000003111 delayed effect Effects 0.000 claims description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Podstatou zapojení je, že svorky informačních
impulsů analogově číslicového převodníku
jsou spojeny přes zpožďovací obvody
se součinovým členem, jehož výstup je spojen
se svorkou synchronizačního Impulsu
vstupní brány.
V zapojeni lze s výhodou použít analogově
číslicového převodníku typu C520D nebo
AD2020.
Description
Zapojení analogově číslicového převodníku podle vynálezu urarožňujp·· synchronní předávání dat z převodníku k vstupní bráně mikropočítače.
V přehledu aplikací, které dodávají výrobci, je uvedeno použití analogově číslicového převodníku ve spojení s mikropočítačem. Při tomto zapojení spolupráce analogově číslicového převodníku není synchronizována, což při praktickém použití může vést k převzetí nesprávných dat mikropočítačem.
Tyto dosavadní nevýhody odstraňuje zapojení analogově číslicového převodníku se vstupní branou mikropočítače, jehož podstatou je, že svorky informačních impulsů analogově číslicového převodníku jsou spojeny přes zpožďovací obvody se součinovým členem, jehož výstup je spojen se svorkou synchronizačního· impulsu vstupní brány.
Hlavní předností zapojení podle vynálezu je, že vylučuje možnost převzetí neplatných dat, jak tomu mohlo být u dřívějšího nesynchronizovaného zapojení.
Vynález objasní přiložený výkres, na němž je naznačen příklad zapojfení.íi· '
Vstupní svorka 1 měřeného napětí je spojena se vstupem analogově číslicového převodníku 2, jehož výstupní svorky· D0, Dl, D2, D3, LSD, NSD, MSD jsou spojeny se vstupními svorkami Pl, P2, P3, P4, P5, PB, P7 vstupní brány 3 mikropočítače, jejíž výstup je připojen k systémové sběrnici 4 mikropočítače. Svorky LSD, NSD, MSD informačních impulsů analogově číslicového převodníku 2 jsou ještě spojeny přes zpožďovací obvody 5, 6, 7 se součinovým členem 8, který je výstupem spojen se svorkou STB synchronizačního impulsu vstupní brány 3.
Výstupní data analogově číslicového převodníku 2 z výstupních svorek D0 až D3 jsou přiváděna do vstupní brány 3 mikropočítače přímo, stejně jako informační impulsy, určující pořadí snímaných digitů v předváděném čísle. Nejvyšší digit je přiváděn ze svorky MSD, nejnižší ze svorky LSD informačních impulsů. Přenášený digit je adresován nulovou úrovní na jedné ze tří svorek MSD, NSD,·, LSD informačních impulsů. Nulová úroveň se na jedné ze svorek MSD, NSD, LSD informačních impulsů objeví tehdy, až analogově číslicový převodník má na svém výstupu platná data. Na zbývajících svorkách informačních impulsů se však v počátku platností dat také objevuje krátký nulový impuls, který by mohl způsobit nesprávné označení digitu v čísle. Proto je vliv těchto impulsů nutno· vyloučit, oož se provádí zpožděným hlášením platnosti dat až po jejich zániku. Toto zpoždění se provádí zpožďovacími obvody 5, 6, 7. Logickým součinem signálů v součinovém členu 8 na výstupu zpožďovacích obvodů 5, 6, 7 se vytváří nulový synchronizační impuls, kterým se provede zápis digitu dat z analogově číslicového převodníku 2 do vyrovnávací paměti vstupní brány 3 mikropočítače.
Mikropočítač potom provede identifikaci digitu podle hodnoty horních 4 bitů sejmutých dat, P4 ,až P7. Způsob identifikace uvádí tabulka 1.
TABULKA 1
Sejmuté číslo Pořadí digitu
1011 XXXX MSD
1101 XXXX NSD
1110 XXXX LSD, kde X je libovolná hodnota dat v rozmezí 0 až 9, vyjádřená BCD kódem. Po sejmutí všech tří hodnot digitů, v pořadí MSD, LSD, NSD, si mikropočítač provede jejich uspořádání..
Vzhledem- k tomu, že analogově číslicový převodník má dostatečně dlouhou dobu převodu, není třeba, aby vstupní brána mikropočítače dávala převodníku zpětné hlášení o připravenosti k další činnosti.
V zapojení podle vynálezu lze s výhodou použít analogově číslicového převodníku typu C52OD nebo AD2020.
Claims (1)
- Zapojení analogově číslicového (převodníku se .vstupní branou mikropočítače, vyíznačenp. iťím, že svorky (LSD, NSD, MSD]' inforihačnich impulsů analogově číslicového převodníku (,2) jsou spojeny přes zpožďovaVYNALEZU cí obvody (5, 6, 7) se součinovým členem (8), jehož výstup je spojen se svorkou (STB) synchronizačního impulsu vstupní brány (3).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CS852686A CS245093B1 (cs) | 1985-04-12 | 1985-04-12 | Zapojení analogově-číslicového převodníku se vstupní branou mikropočítače |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CS852686A CS245093B1 (cs) | 1985-04-12 | 1985-04-12 | Zapojení analogově-číslicového převodníku se vstupní branou mikropočítače |
Publications (2)
Publication Number | Publication Date |
---|---|
CS268685A1 CS268685A1 (en) | 1985-11-13 |
CS245093B1 true CS245093B1 (cs) | 1986-08-14 |
Family
ID=5364678
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CS852686A CS245093B1 (cs) | 1985-04-12 | 1985-04-12 | Zapojení analogově-číslicového převodníku se vstupní branou mikropočítače |
Country Status (1)
Country | Link |
---|---|
CS (1) | CS245093B1 (cs) |
-
1985
- 1985-04-12 CS CS852686A patent/CS245093B1/cs unknown
Also Published As
Publication number | Publication date |
---|---|
CS268685A1 (en) | 1985-11-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0347557A2 (en) | Dual clocked data bus | |
GB1450172A (en) | Solid state remote meter reading system having non-volatile data accumulation | |
US5379327A (en) | Synchronous-to-asynchronous converter | |
CS245093B1 (cs) | Zapojení analogově-číslicového převodníku se vstupní branou mikropočítače | |
US5067076A (en) | Circuit arrangement for serial data transfer | |
US4941206A (en) | Loop-type optical fiber transmission system having master and slave apparatus | |
KR880003598Y1 (ko) | 직렬 데이터의 병렬 변환회로 | |
SU1293733A1 (ru) | Многоканальное устройство дл обмена информацией | |
JPS59167151A (ja) | デ−タ伝送方式 | |
CS245659B1 (cs) | Zařízení obvodu pro čítání pulsů jednoho dvoufázového signálu | |
SU1300397A1 (ru) | Устройство дл согласовани точек измерени по глубине при каротаже скважин | |
KR900007549Y1 (ko) | 디지탈 시리얼 데이타 전송시 속도 변환회로 | |
SU1151944A1 (ru) | Устройство дл вывода цифровой информации | |
SU1238268A2 (ru) | Устройство дл сжати цифровых телевизионных сигналов | |
SU1411765A1 (ru) | Устройство дл сопр жени электронной вычислительной машины с общей магистралью | |
SU959127A1 (ru) | Многоканальное телеизмерительное устройство | |
SU805314A1 (ru) | Устройство дл приоритетного опроса | |
SU1562914A1 (ru) | Многоканальное устройство дл подключени абонентов к общей магистрали | |
JPH01289334A (ja) | クロック同期式データ伝送方式 | |
SU1267587A1 (ru) | Аналого-цифровой преобразователь | |
SU1425821A1 (ru) | Устройство дл передачи сигналов | |
SU1185637A1 (ru) | Устройство дл передачи дискретной информации | |
SU1045370A1 (ru) | Формирователь импульсов | |
SU1130854A1 (ru) | Устройство дл ввода информации | |
SU1319036A1 (ru) | Устройство дл контрол последовательного кода |