CS242079B1 - Zapojeni mikropočítače s alespoň jedním tranzistorovým pulsním měničem - Google Patents
Zapojeni mikropočítače s alespoň jedním tranzistorovým pulsním měničem Download PDFInfo
- Publication number
- CS242079B1 CS242079B1 CS849211A CS921184A CS242079B1 CS 242079 B1 CS242079 B1 CS 242079B1 CS 849211 A CS849211 A CS 849211A CS 921184 A CS921184 A CS 921184A CS 242079 B1 CS242079 B1 CS 242079B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- control
- input
- microcomputer
- output
- counter
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
- Control Of Multiple Motors (AREA)
Abstract
Řešení spadá do oboru řidiči techniky a řeší propojení řídicího mikropočítače s alespoň jedním tranzistorovým pulsním měničem v můstkovém zapojeni. Základní prvky zapojení tvoří dva programovatelné čítače, z niohž jeden pracuje jako generátor opakovači'frekvence a druhý jako řídicí čítač. Počet řídicích čítačů je roven počtu připojených tranzistorových měničů. Zapojení podle řešení převádí číslo přiváděné po datové sběrnici mikropočítače do předvolby řídicího čítače na pulsní Šířkově modulovaný řídicí signál první a druhé řídicí větve, vhodný pro spínání diagonál můstku tranzistorového měniče.
Description
Vynález se týká zapojení mikropočítače s alespoň jedním tranzistorovým pulsním měničem v můstkovém zapojení, sestávajícího z programovatelných čítačů, pracujících jako generátor opakovači frekvence a alespoň jeden řídicí čítač.
U dosud používaného analogového řízení tranzistorového pulsního měniče se realizuje princip převodu napětí - pulsní šířkově modulovaný signál. Nevýhodou tohoto převodu je, že při použití mikropočítače ve funkci řídicího členu tranzistorového měniče by převod napětí - pulsní šířkově modulovaný signál vyžadoval ještě zařazení specielního číslicově-analogového převodníku mezi mikropočítač a vstup převodníku napětí - pulsní šířkově modulovaný signál. To by znamenalo složitější obvodové řešení a zároveň snížení přesnosti převodu Číslo - pulsní šířkově modulovaný signál kumulováním absolutních chyb převodu číslo-napětí a převodu napětí-pulsní šířkově modulovaný signál.
Uvedené nevýhody odstraňuje zapojení podle vynálezu, jehož podstata spočívá v tom, že datová sběrnice mikropočítače je paralelně spojena s datovými vstupy generátoru opakovači frekvence a prvního řídicího Čítače, jejichž aktivační vstupy jsou zapojeny na aktivační výstupy řídicího mikropočítače. Jeho hodinový .výstup je spojen s hodinovými vstupy generátoru opakovači frekvence a prvního řídicího
- 2 242 079 čítače. Výstup generátoru opakovači frekvenoe je spojen s hradíovacím vstupen prvního řídicího čítače, jehož výstup je spojen jednak se vstupem zpožďovacího členu první řídicí větve, jehož výstup je spojen s prvním vstupem hradla první řídicí větve, jehož druhý vstup, paralelně spojený e druhým vstupem hradla druhé řídicí větve, je spojen s výstupem prvního klopného obvodu, jednak se vstupem prvního invertoru, který je přes zpožďovací člen druhé řídicí větve zapojen na první vetup hradla druhé řídicí větve. Výstupy hradel první a druhé řídicí větve jsou přes zesilovače první a druhé řídicí větve připojeny na koncové výstupy řídicích signálů první a druhé řídicí větve· Datový vstup prvního klopného obvádu, jehož hodinový vstup je spojen a výstupem signálu výběru řídicího mikropočítače, je připojen na jeden z vodičů datové sběrnice řídicího mikropočítače·
Zapojení mikropočítače 8 tranzistorovým půlením měničem zastává principiálně funkci převodníku číslo-pulsní šířkově modulovaný signál.a představuje vlastně výstupní interfejs mikropočítače pro připojení tranzistorového pulsního měniče.
Zapojení podle vynálezu lze použít pro spojení jednoho nebo více tranzistorových půleních měničů s jedním řídicím mikropočítačem·
Obvodové řešeni propojení mikropočítač - tranzistorový půlení měnič pro připojení n-měničů je znázorněno na přiloženém výkresu^ jehož pomocí je popsána i funkce zapojení·
Základní prvky zapojení mikr^očítače s tranzistorovým půlení» měničem tvoří dva programovatelné Sítaíe. Jeden z nich pracuje jako generátor opakovači frekvence GQg, druhý jako řídicí čítač Programovatelný čítač ve funkci generátoru opakovači frekvence GQg je v zapojení vždy pouze jeden, počet řídicích čítačů ŘČi, kdy iei, 2, ...n, je roven počtu připojených půleních měničů. Popis zapojení se vztahuje na alternativu s jedním - prvním řídicím čítačem ŘČI, zapojení dalšíoh řídicích Čítačů ŘČn je identické·
Datová sběrnice PS řídicího mikropočítače je paralelně spojena s datovými vstupy generátoru opakovači frekvence GQg
- 3 242 079 a prvního řídicího čítače ŘČ1, jejichž aktivační vstupy S, S1 jsou zapojeny na aktivační výstupy řídicího mikropočítače, jehož hodinový výstup je spojen s hodinovými vstupy CLK gei&átoru opakovači frekvence GOP a prvního řídicího čítače ŘČi. Výstup OUT generátoru opakovači frekvence GOP je spojen s hrgdlovacím vstupem G prvního řídicího čítače KČ1. Jeho výstup OUT je spojen jednak se vstupem zpožďovacího členu ZČ1 první řídicí větve, jednak se vstupem prvního invertoru II, který je přes zpoždovací člen ZČ2 druhé řídicí větve zapojen na první vstup hradla G2 druhé řídicí větve· Výstup zpožáovacího členu ZČ1 je spojen s. prvním vstupem hradla G1 první řídicí větve. Druhý vstup tohoto hradla Gl, paralelně spojený s druhým vstupem hradla G2 druhé řídicí větve, je spojen s výstupem prvního klopného obvodu KOI. Výstupy hradel Gl a G2 první a druhé řídicí větve jsou přes zesilovač Z1 a Z2 první a druhé větve připojeny na koncové výstupy řídicích signálů RSl a ŘS2 první a druhé řídicí větve. Předvolba generátoru opakovači frekvence GQff je nahrávána z datové sběrnice PS aktivním stavem signálu výběru SVO z mikropočítače přes aktivační vstup S. Předvolba prvního řídicího čítače ŘC1 je nahrávána z datové sběrnice PS aktivním stavem signálu výběru SV&L z řídicího mikropočítače přes aktivační vstup Sl. První klopný obvod KOI je na datovém vstupu D připojen na jeden z vodičů Pi datové sběrnice PS a je aktivován na hodinovém vstupu H signálem výběru SVK01 z mikropočítače. Signály ŘS1 a KS2 první a druhé řídicí větve jsou řídicí signály pro spínání příslušných diagonál můstku tranzistorového měniče.
Zapojení mikropočítače s tranzistorovým pulsním měničem v můstkovém zapojení převádí číslo přiváděné po datové sběrnici PS do předvolby i-tého (i=l, 2, 3 ·.· n) řídicího čítače ŘČi na pulsní šířkově modulovaný signál ŽSl/i a ŽS2/1 první a druhé řídicí větve, vhodný pro spínání diagonál můstku tranzistorového měniče. Opakovači frekvence pulsního šířkově modulovaného řídicího signálu ŘSl/i a ŘS2/i první a druhé řídicí větve je dána číslem přivedeným
242 079 po datové sběrnici PS do předvolby generátoru opakovači frekvence GQP. Stav výstupu i-tého klopného obvodu KO/i hradluje průchod vyráběného pulsního šířkově modulovaného řídicího signálu ŽS/i a ŽS2/i hradlem Gl/i a G2/i první a druhé řídicí větve. Zpožáovací členy ZČl/i a ZČ2/i první a druhé řídicí větve zajišťují oasovou prodlevu mezi změnami stavu řídicího signálu ŽSl/i první řídicí větve vůči signálu ŽS2/i druhé větve a naopak. Tato časová prodleva zajišťuje, aby nedošlo k přímému proboření tranzistorového můstku měniče.
Claims (1)
- PŘEDMĚT VYNÁLEZU242 079Zapojení mikropočítače s alespoň jedním tranzistorovým pulsním měničem v můstkovem zapojení, sestávající z programovatelných čítačů, pracujících jako generátor .opakovači frekvence a alespoň jeden řídicí čítačjvyznačující se tím, že datová sběrnice (DS) mikropočítače je paralelně propojena s datovými vstupy generátoru opakovači frekvence (GOP) a a prvního řídicího čítače (ŘČl), jejichž aktivační vstupy (S, Sl) jsou zapojeny na aktivační výstupy řídicího mikropočítače, jehož hodinový výstup je spojen s hodinovými vstupy (CLK) generátoru opakovači frekvence (GOP) a prvního řídicího čítače (ŘČl), výstup (OUT) generátoru opakovači frekvence (GOP) je spojen s hradlovacím vstupem (G) prvního řídicího čítače (ŘČl), jehož výstup (OUT) je spojen jednak se vstupem zpožďovacího členu (ZČ1) první řídicí větve, jehož výstup je spojen s prvním vstupem hradla (Gl) první řídicí větve, jehož druhý vstup, paralelně spojený s druhým vstupem hradla (G2) druhé řídicí větve, je spojen s výstupem prvního klopného obvodu (KOI), jednak se vstupem prvního invertoru (II), který je přes zpožďovací člen (ZČ2) druhé řídicí větve zapojen na první vstup hradla (G2) druhé řídicí větve, výstupy hradel (Gl? G2) první a druhé řídicí větve jsou přes zesilovače (Z1 5 Z2) první a druhé řídicí větve připojeny na koncové výstupy řídicích signálů (ŘS1,ŘS2) první a druhé řídicí větve, přičemž datový vstup (D) prvního klopného obvodu (KOI), jehož hodinový vstup (H) je spojen s výstupem signálu výběru (SVK01) řídicího mikropočítače, je připojen na jeden z vodičů datové sběrnice (D3) řídicího mikropočítače.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS849211A CS242079B1 (cs) | 1984-11-30 | 1984-11-30 | Zapojeni mikropočítače s alespoň jedním tranzistorovým pulsním měničem |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS849211A CS242079B1 (cs) | 1984-11-30 | 1984-11-30 | Zapojeni mikropočítače s alespoň jedním tranzistorovým pulsním měničem |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS921184A1 CS921184A1 (en) | 1985-08-15 |
| CS242079B1 true CS242079B1 (cs) | 1986-04-17 |
Family
ID=5443282
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS849211A CS242079B1 (cs) | 1984-11-30 | 1984-11-30 | Zapojeni mikropočítače s alespoň jedním tranzistorovým pulsním měničem |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS242079B1 (cs) |
-
1984
- 1984-11-30 CS CS849211A patent/CS242079B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS921184A1 (en) | 1985-08-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE3876979D1 (de) | Schaltungsanordnung zur mittelwertbildung bei der pulsdichte-d/a- oder -a/d-umsetzung. | |
| US4009475A (en) | Delta-sigma converter and decoder | |
| US20140253356A1 (en) | Digital-to-analogue converter | |
| JPS62130025A (ja) | 直列デジタル・アナログ変換器 | |
| JPH0682146B2 (ja) | スキヤンパス方式の論理集積回路 | |
| CS242079B1 (cs) | Zapojeni mikropočítače s alespoň jedním tranzistorovým pulsním měničem | |
| EP0317472A3 (en) | Logic redundancy circuit scheme | |
| DE60132038D1 (de) | Lastausgleichung in digitalen Verzögerungsschaltungen mit Interpolation | |
| US5202589A (en) | Apparatus for detecting the condition of switches in one transmission line | |
| JPH02124627A (ja) | クロックドライバー回路 | |
| EP0228156A3 (en) | Test system for vlsi circuits | |
| SU1525962A1 (ru) | Резервированный счетчик импульсов | |
| JPS5853817Y2 (ja) | リモ−トコントロ−ル回路 | |
| JPS56153838A (en) | Method for converting sequential circuit into combinatorial circuit | |
| SU1195260A1 (ru) | Входное устройство | |
| SU1608640A1 (ru) | Ячейка коммутирующей сети | |
| JPS6420718A (en) | Pulse width modulation circuit | |
| SU1325702A1 (ru) | Врем импульсный преобразователь отношени величин | |
| SU1765897A1 (ru) | "Устройство дл контрол кода "I из @ " | |
| KR100260492B1 (ko) | 서보 제어 시스템 | |
| SU1365062A1 (ru) | Источник стабилизированного тока | |
| SU1023654A1 (ru) | Преобразователь напр жени в код | |
| SU1293843A1 (ru) | Преобразователь кода в сопротивление | |
| SU758515A1 (ru) | Дешифратор | |
| SU1216831A1 (ru) | Преобразователь дельта-модулированного сигнала в сигнал с импульсно-кодовой модул цией |