CS240346B1 - Zapojenie digitálneho špičkového detektora - Google Patents
Zapojenie digitálneho špičkového detektora Download PDFInfo
- Publication number
- CS240346B1 CS240346B1 CS847675A CS767584A CS240346B1 CS 240346 B1 CS240346 B1 CS 240346B1 CS 847675 A CS847675 A CS 847675A CS 767584 A CS767584 A CS 767584A CS 240346 B1 CS240346 B1 CS 240346B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- digital
- input
- output
- peak detector
- signal
- Prior art date
Links
Landscapes
- Measurement Of Current Or Voltage (AREA)
Description
Vynález sa týka zapojenia digitálneho špičkového detektora umožňujúceho vyhodnocovať špičkovú hodnotu signálov spracovávaných v číslicovej oblasti.
Podľa súčasného stavu techniky sa pre vyhodnocovanie dynamických vlastností a-nalogových signálov používajú špičkové detektory, ktorých výstupné napätie sleduje > špičkové hodnoty spracovávaného signálu. Úroveň výstiupného napätia špičkového detektora klesá s časovou konštantou, ktorá závisí od spracovávaného signálu. V súčasnom období sa popri analógovom spracovaní uplatňuje aj metoda číslicového spracovania, ktorej využitie je závislé od stavu potrebnej súčiastkovej základne. Doteraz známe riešenia špičkových detektorov využívajú klasické obvodové prvky (odpor, kondenzátor, dióda) pre vyhodnotenie dynamických vlastností elektroakustických a-nalogových signálov. V oblasti číslicového spracovania je možné využiť klasické špičkové detektory v tých častiach prenosového kanálu, kde sa už spracováva analogový signál. Pri výstavbe číslicového procesora, ktorý realizuje požadovanú úpravu signálu v číslicovej oblasti, je niekedy nevyhnutné poznať dynamické vlastnosti priamo v číslicovej oblasťii. Preto je potrebné buď realizovať ďalší prevod výstupného napätia špičkového detektora do číslicovej oblasti, alebo priamo z číslicovej reprezentácie spracovávaného signálu získať požadovanú informáciu.
Riešenie digitálneho špičkového detektora podľa vynálezu, ktorého podstata je vo vyhodnocovaní spracovávaného signálu v číslicovej oblasti, umožňuje využiť tento prvok v realizácii číslicových procesorov. For-' movaním výstfupnej postupnosti hodnôt, ktoré reprezentujú informáciu o obálke signálu, sa odstráni prídavné spracovanie v a-nalogovej Oblasti s príslušným ďalším prevodom. Výhodou vynálezu je tiež presné určenie časovej konštanty a jej jednoduchá zmena v pamäti procesora.
Na priloženom obrázku je bloková schéma zapojenia digitálneho špičkového detektora podľa vynálezu. .
Vstupný signál X digitálneho špičkového detektora je privedený jednak na prvý vstup al číslicového komparátora 1 a jednak na prvý vstup a2 riadeného prepínača 2. Výstup dZ riadeného prepínača 2 je spojený so vstupom posuvného registra 3, ktorého výstup je jednak výstupom digitálneho špičkového detektora Y a jednak je spojený s prvým vstupom a4 číslicovej násobičky 4 pričom druhý vstup b4 číslicovej násobičky 4 je spojený s výstupom pamäte časovej konštanty 5. Výstup c4 číslicovej násobičky 4 je spojený jednak s druhým vstupom b2 riadeného prepínača 2 a jednak s druhým vstupom bl číslicového komparátora 1. Výstup cl číslicového komparátora 1 je spojený s tretím riadiacim vstupom c2 riadeného prepínača 2.
Digitálny špičkový detektor podľa obrázku funguje principiálne tak, že vstupný signál X reprezentujúci spracovávaný signál v číslicovej oblasti je v číslicovom kompará-tore ľ porovnávaný s utlmeným výstupným signálom Y digitálneho špičkového detektora. V prípade, že vstupný signál X je väčší ako upravený výstupný signál Y, potom výstupný signál cl číslicového komparátora 1 má takú logickú úroveň, že spôsobí prepnutie riadeného prepínača 2 do takej polohy, aby sa vzorka vstupného signálu X dostala na vstup posuvného registra 3. Výstup posuvného registra 3, ktorý je súčasne aj výstupom digitálneho špičkového detektora Y sa upraví v číslicovej násobičke 4 podľa zvolenej konštanty, uchovanej v pamäti časovej konštanty 3. Takto upravený signál z výstupu c4 číslicovej násobičky 4 slúži potom znovu na porovnávanie v číslicovom komparátore 1 a jednak v prípade, že vstupný signál X digitálneho špičkového detektora je menší, sa výstupný signál c4 číslicovej násobičky 4 privedie cez vhodne prepnutý riadený prepínač 2 na vstup posuvného registra 3 a celý algoritmus sa znovu opakuje.
Digitálny špičkový detektor podľa vynálezu je možné použiť na získanie informácie o premodulovaní v oblasti číslicového spracovania. Pužitím dvoch digitálnych špičkových detektorov s opačnou podmienkou pre porovnávanie sa dosiahne vyhodnocovanie dynamických vlastností v oboch polaritách spracovávaného signálu.
Claims (1)
- PREDMET VYNALEZU Zapojenie digitálneho špičkového detektora vyznačené tým, že jeho vstupný signál (X) je súčasne privedený na prvý vstup (al) číslicového komparátora (1) a tiež na prvý vstup (a2) riadeného prepínača (2j, ktorého výstup (d2) je spojený so vstupom posuvného registra (3), pričom výstup posuvného registra (3 j je súčasne výstupom (Y) digitálneho špičkového detektora a súčasne je spojený s prvým vstupom (a4j čís licovej násobičky (4j, ktorej druhý vstup (b4) je spojený s výstupom pamäte časovej konštanty [5j, pričom výstup (c4j číslicovej násobičky (4j je spojený súčasne s druhým vstupom (b2j riadeného prepínača (2j a súčasne s druhým vstupom (bl) číslicového komparátora (1), ktorého výstup (cl) je spojený s tretím riadiacim vstupom (c2j riadeného prepínača (2j.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS847675A CS240346B1 (sk) | 1984-10-10 | 1984-10-10 | Zapojenie digitálneho špičkového detektora |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS847675A CS240346B1 (sk) | 1984-10-10 | 1984-10-10 | Zapojenie digitálneho špičkového detektora |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS767584A1 CS767584A1 (en) | 1985-07-16 |
| CS240346B1 true CS240346B1 (sk) | 1986-02-13 |
Family
ID=5426307
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS847675A CS240346B1 (sk) | 1984-10-10 | 1984-10-10 | Zapojenie digitálneho špičkového detektora |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS240346B1 (cs) |
-
1984
- 1984-10-10 CS CS847675A patent/CS240346B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS767584A1 (en) | 1985-07-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5051707A (en) | Gain control circuit for amplifier having stepwise variable gain | |
| KR930011007B1 (ko) | 음정변환장치 | |
| GB2059725A (en) | Zero-crossing comparator with threshold validation | |
| US5638017A (en) | Pulse width modulation circuit | |
| US5666075A (en) | Electronic circuit comprising a comparator | |
| CS240346B1 (sk) | Zapojenie digitálneho špičkového detektora | |
| KR100299194B1 (ko) | 신호전이강조장치 | |
| CA1081330A (en) | Analog comparator | |
| KR850007356A (ko) | 비데오 신호 처리기 | |
| US5694435A (en) | Digital method of detecting pulses of short duration and arrangement for implementing the method | |
| KR20010101841A (ko) | 비교기 회로 | |
| GB2229594A (en) | Current-to-frequency converter | |
| KR890002768A (ko) | 하나 이상의 입력 비동기 레지스터 | |
| US5831455A (en) | Polarity detector | |
| US3770985A (en) | Voltage comparator structure and method | |
| SU754408A1 (ru) | УСТРОПСТВО для СРАВНЕНИЯ ДВОИЧНЫХ ЧИСЕЛ С ДОПУСКАМИ1 | |
| SU1385279A1 (ru) | Устройство дл временной фиксации амплитудных изменений сигнала | |
| SU1603367A1 (ru) | Элемент сортировочной сети | |
| KR940006339A (ko) | 주파수 검출회로 | |
| SU1734032A1 (ru) | Цифровой вольтметр с автоматическим выбором пределов измерени | |
| SU1117659A1 (ru) | Устройство дл определени структурной функции | |
| SU645168A1 (ru) | Операционный усилитель | |
| SU1695506A1 (ru) | Устройство сглаживани сигнала цифроаналогового преобразовател | |
| KR100340871B1 (ko) | 고역 통과 필터를 이용한 주파수/전압 변환회로 | |
| SU1587633A1 (ru) | Преобразователь аналогового сигнала в частоту с импульсной обратной св зью |