CS232366B1 - Zapojenie pre uchovanie informácií v pamatiach RWM - Google Patents
Zapojenie pre uchovanie informácií v pamatiach RWM Download PDFInfo
- Publication number
- CS232366B1 CS232366B1 CS822848A CS284882A CS232366B1 CS 232366 B1 CS232366 B1 CS 232366B1 CS 822848 A CS822848 A CS 822848A CS 284882 A CS284882 A CS 284882A CS 232366 B1 CS232366 B1 CS 232366B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- power supply
- transistor
- primary power
- circuit
- resistor
- Prior art date
Links
Landscapes
- Dc-Dc Converters (AREA)
Abstract
Zapojenie je určené pre plynulé prepinanie napájania památí RWM na sekundár ■ ♦.............................·< * ný batériový zdroj pri zániku primárného Π ' napatia tak, že obsahy památí sa uchová- u ♦ ?( c=) ♦ vajú a ostanu neporušené počas nepřítom O ......It ; ., nosti, ako aj pri opátovnom připojení ♦ C-3 ♦ - primárného napatia. Zapojenie pri zániku primárného napatia aktivuje stav výdrže {=) ♦ C=3 ♦ i> ■ WA1T mikroprocesora. Pri opátovnom obno •ti* ·:('Ο vení napájania primárného napáíového zdroja umožňuje nastavil počiatočné para .Λ metre obvodov mikropočítača a jeho spo- 1~Ί ♦ .............. 22 luprácu s chráněným pamaíovým systémom RWM
Description
-4- 232 366
Vynález sa týká zapojenia pre uchovauie informaci! v parná-tiach RWM pri vypínaní a pri inom výpadku napatia primárného na-pájacieho zdroj a v mikropočítačových systémoch.
Doterajsie zapojenia pre uchovánie informácií sú zapojenétak, že potřebná funkcia sa zabezpečuje pornocou riadiacich lo-gických obvodov technologie CMOS, s nízkou hodnotou pracovnéhonapáječieho napátia, ktoró riadia v časových reláciách potřeb-ných pre uchovattie informácií budenie tranzistorového spínača,.Pri týchto.zapojeniach možno dosiahnuť požadovaný výsledok lennepřetržitým napájením riadiacich logických obvodov technologieCMOS.
Vyššíe uvedené nevýhody odstraňuje zapojenie podl’a vynále-zu, vyzuačujúceho sa tým, že pozostává z tranzistorového obvodu,ktoróho tranzistory sú zapojené v súČinovom zapojení napájenéhocez rozdělené zaťažovačie členy připojené súčasne na napatie pri-márného napájacieho zdroja a na napatie dobíjanej batérie záloho-vého zdroja. Pr vý zo vstupov tranzistorového súčinovóho zapoje-ni a je budený obvodmi logiky mikropočítačů pre určenie selektupamátí RWM, kým druhý vstup súčinového zapojenia je budený cezpasivné členy z výstupov primárného napájacieho zdroja. Pri vý-padku napatia primárného napájacieho zdrpja sa súčasne přepnenapájanie památí ItWM na napatie batérie zálohového zdroja a zablo-kuje sa možné budenie prvého zo vstupov tranzistorového súčinovéhozapojenia obvodmi logiky mikropočítača tým, že sa vytvára požia-davka o stav výdrže ¥AIT mikroprocesora. Pri opátovnom naběhnu-tí a ustálení napátia primárného napájacieho zdroja je budenieprvého zo vstupov tranzistorového súčinového zapojenia umožněnéaž po ukončení vytvořeného nulovacieho signálu. 232 366
Hlavně výhody zapojenia pře uchovanie informácií v parna-tlach RWM podl’a tohoto vynálezu spoěívajú v tom, že sa dosiah-ne nové obvodové riešenie pri šachovaní časovej logickej postupnosti nutnéj pře uchovanie informaci! v pamatiach RVM, odpadánevyhnutnosť používania riadiacich logických obvodov technolo-gie CMOS, čím sa znižuje spotřeba sekundárného bateriového tia-pájacieho zdroja, ktorá je len na úrovni spotřeby paraáťovéhosystému RťM,
Predmet vynálezu je zřejmý z popisu výkresu, na ktorom jeznázorněná schéma púevedenia zapojenia.
Počas trvauia stabilného napátia primárného napájaciehozdroja 23 je na výstupe 16 dobíjanej batérie sekundárného napá-jeni a napátie, ktorým sú napájanó památi RiíM, Výstupy i 7 a 1 8primárného napájacieho zdrojtx 23 majú úroveň +5V· Cez prvý od-por 2 a druhů diodu J, je zabezpečené budenie prvého tranzistoru7, ktorý je v stave saturácie, Prvá dioda kompenzuje vplyvdruhej diody na budiaci obvod prvého tranzistore 2 a oddel’u~je výstup 18 primárného napájacieho zdroja 23,, ktorý je realizo-Vciný hradlom s otvoreným kolektořoin, od malého zaťažovaciehovstupného odporu prvého tranzistoréi 2· PrvÝ odpor 2 je súčasnezaťažovacím odporom výstupu hradla s otvoreným kolektorom, kto-rý sa nachádza v primárnom napájacom zdroji 23» Druhý tranzis-tor 2 j® budený z výstupu 20 logiky mikropočítače 24 vždy, akje aktivovaný adresný priestor památi RwM, Piaty odpor 12 aurýchPovřxcí kondenzátor 13 definujú budiaci prúd a rýchlosť otvo-renia druhého tranzistoru 9· Štvrtá dioda 11 zabezpečuje odvá-dzanie náboja z báze druhého tranzistoru 9, ak tento nie je bu-dený, čím určuje rýchlosť regenerácie obvodu před príchodom aal« šieho aktivovacieho impulzu. Výstup 19 druhého tranzistoru. 9 je přivedený na selektoyývstup památi RVM, Zatažovací oleu druhého tranzistora _9 před-stavuje v tejto činnosti tretia dioda k Ά taťažovací odpor 5.Zaťažovací odpor 8 má radovo vyššiu hodnotu a proto sa neuplat- ňuje. 10 pre žiadosť o stav yýdrže wAIT mikro-log,i, čo značí, . žeusiáv WAIT, súvisiaci pre uchovanie iuformáčií v tejto fáze Výstup invertoro.procesore má hodnotus činnosťou zapojenia činnosti nie je žiadaný 3 - 232 366
Pri zániku napatia primárného napájacieho zdroja, signál na výstupe 18 predpovede výpadku napájania má úroveíí log, 0s predstihom před poklesom napatia v bode 17» Prvý tranzistor7 nie je budený, třetím odporom 6 Sl&. defiuuje vstupná logickáúroveíí invertora 10 na hodnotu log.1, čím sa žiada stav výdržeWAIT mikroprocesora.
Po zániku napatia na výstupe 17 primárného napájacieho zdroja 23 je na výstupe 19 druhého tranzistoru 9 úroveíí napatia ba-terie sekundárného napájania, ktorá sa privádza cez čtvrtý od-por 8 na selektové vstupy parna ti RVM z výstupu 16, z ktorého se.zabezpečuje tiež napájanie patná ti RlíM v tomto režime.
Tretia dioda 4 bráni vybijaniu baterie sekundárného napája-cieho zdroja cez výstup 17«
Po obnovení činnosti napájania primárného napájacieho zdro-ja 23 jeho výstup 1 7 obnovuje svoju napájaciu úroveň +5V v časo-votn předstihu před nábehom pracovnej úrovtie výstupu 18 na hodno-tu log.1. Vplyv časových relácií výstupov 17 a 18 primárného na-pájacieho zdrpja 23 je potlačený činnosťou obvodu, zloženého zošiestého odporu 14 a druhého kondenzátoru 15 s velkou nabíjacoučasovou konstantou. Počas trvania záporného impulzu na výstupe22 sa prevádza nulovanie obvodov logiky mikropočítača 24, čímsa zabezpečuje, že sa nebudú generovat’ aktivovacie impulzy z výstupu 20 skór, ako bude prvý tranzistor 7 z výstupu 18 primárnéhonapájacieho zdroja 23 budený. Po ukončení nulovania sú hodnotynapatí primárného napájacieho zdroja 23 ustálené, nie je žiadanýstav výdrže wJfe/P a mikroprocesor obnovuje spoluprácu s pamaťovýmsystémom RWM, ktorý obsahuje počas výpadku primárného napájacie-ho zdroja 23 uchované údaje.
Zapojenie podlá vynálezu je vhodné přetácových systémoeh, kde na pamáťový systémvztiahnutá požiadavka uchovania informacii. využitie v mikropočí-RtfM mikropočítače, jeo zániku napatia pri- márného napájacieho zdroja.
Claims (3)
- 4 P R E OMET VYNALEZU' 232 3661. Zapo.jenie pře uchovánio informaci! v pamatiach RTíM mikropo-čítačov po zániku napátia primárného napájacieho zdroja vyz-načené tým, že pozostáva z tranzistorového obvodu, ktoróhotranzistory (7,9) sú zapojené v súčinovom zapojení, připoje-ného k primárnému napájaciemu zdrojů (23), pričom druhý tran-zistor (9) so zaťažovacími členmi tvořenými diodou (4)4/zaťa-žovacími odpormi (5,8) má v budiacom obvode zapojené pasivnéprvky tvořené paralelným zapojením diody (1 1 ), odporu ( i 2) a kondenzátoru (13) připojeným k výstupu (20) logiky mikropo-čítače (24) a budiaci obvod prvého tranzistoru (?) je tvořenýpasivnými prvktani tvořenými diodou (1), odporom (2) a diodou(3).
- 2. Zapojenie podl’a bodu 1 , vyznačené tým, že kolektor prvéhotranzistoru (7) je připojený jednak na vstup invertora (10) a jednak na odpor (6) pre nastavenie vstupnéj úrovně inverto-ra ( 10).
- 3. Zapojenie podl’a bodu 1, vyznačené tým, že na výstup (17) pri-márného napájacieho zdroja (23) je připojený obvod tvořenýodporom (14)s uzemněným kondenzátorom (15) pre vytvoreniesignálu nulovania mikroprocesora po náběhu napátia primárné-ho napájacieho zdroja (23), pričom druhý kor^iec odporu (Q, jepřipojený k výstupu (22) logiky raikropočítača (24). 1 výkres
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS822848A CS232366B1 (cs) | 1982-04-21 | 1982-04-21 | Zapojenie pre uchovanie informácií v pamatiach RWM |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS822848A CS232366B1 (cs) | 1982-04-21 | 1982-04-21 | Zapojenie pre uchovanie informácií v pamatiach RWM |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CS284882A1 CS284882A1 (en) | 1984-06-18 |
| CS232366B1 true CS232366B1 (cs) | 1985-01-16 |
Family
ID=5366775
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS822848A CS232366B1 (cs) | 1982-04-21 | 1982-04-21 | Zapojenie pre uchovanie informácií v pamatiach RWM |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS232366B1 (cs) |
-
1982
- 1982-04-21 CS CS822848A patent/CS232366B1/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS284882A1 (en) | 1984-06-18 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR101333641B1 (ko) | 차량용 장치 | |
| JPH04232521A (ja) | 共有パワー制御装置 | |
| KR20200125879A (ko) | 차량용 저전압 직류 컨버터 제어 시스템 및 방법 | |
| JPS62239221A (ja) | ワ−ドプロセツサ | |
| US8977406B2 (en) | Power supply system, power supply control method, power supply control device and program | |
| CS232366B1 (cs) | Zapojenie pre uchovanie informácií v pamatiach RWM | |
| CN104842817B (zh) | 车辆的控制方法及系统 | |
| JP2853468B2 (ja) | バッテリバックアップ直流電源装置 | |
| JP2016194878A (ja) | 電源制御装置 | |
| US10381966B2 (en) | PN-busbar common system, regenerative control device, and regenerative control method | |
| JP2022088894A5 (cs) | ||
| US20190173401A1 (en) | Electrically commutated motor driving device and control method thereof | |
| CN118351903B (zh) | 一种选择读取后无回写过程的铁电存储器电路、方法及装置 | |
| JP6906579B2 (ja) | 電力供給装置 | |
| CN118801552A (zh) | 一种电机位置保存电路及方法 | |
| CN113043850A (zh) | 车辆、车辆的高压放电系统及其控制方法 | |
| US20230402639A1 (en) | Multi-module fuel cell power generating system and method thereof | |
| KR102262098B1 (ko) | Ess의 능동형 컨택터 제어 장치 | |
| WO2025069405A1 (ja) | 電子制御装置及び電子制御方法 | |
| JP2005339151A (ja) | プログラマブルコントローラ | |
| JPH02232752A (ja) | メモリ管理方法 | |
| JP2023105615A (ja) | 電子制御装置 | |
| JPH04107716A (ja) | メモリ内容保持回路 | |
| JP2578072Y2 (ja) | 電圧・電流発生器 | |
| JPS63224697A (ja) | 電動機の制御装置 |