CS226899B1 - Zapojení diagnostikovatelného systému s testovanými komparátory - Google Patents
Zapojení diagnostikovatelného systému s testovanými komparátory Download PDFInfo
- Publication number
- CS226899B1 CS226899B1 CS986182A CS986182A CS226899B1 CS 226899 B1 CS226899 B1 CS 226899B1 CS 986182 A CS986182 A CS 986182A CS 986182 A CS986182 A CS 986182A CS 226899 B1 CS226899 B1 CS 226899B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- terminal
- comparator
- tested
- comparators
- switch
- Prior art date
Links
- 230000015654 memory Effects 0.000 description 8
- 238000012360 testing method Methods 0.000 description 8
- 230000002093 peripheral effect Effects 0.000 description 7
- 230000006870 function Effects 0.000 description 5
- 230000000052 comparative effect Effects 0.000 description 1
Landscapes
- Test And Diagnosis Of Digital Computers (AREA)
Description
Předmětem vynálezu je zapojeni diagnostikovatelného systému s testovanými komparátory, které je optimálně řešeno z hlediska minimálního počtu komparovaných jednotek systému.
Při návrhu systému se vždy snažíme zajistit kromě požadovaných funkčních vlastností také diagnostikovatelnost tohoto systému, a to pokud možno úplnou. Znamená to,nějakým způsobem detekovat a následně lokalizovat všechny poruchy, které se mohou v systému vyskytnout a přitom co nejlevněji. V některých aplikacích pak přistupuje ještě požadavek vysoké rychlosti lokalizace poruch. Uvedené požadavky lze splnit například použitím komparační metody testování prostřednictvím komparátorů, kdy v komparovaných jednotkách probíhá úplný test. V dosud známých zapojeních tohoto typu se však předpokládá, že komparátory tvoří tvrdé jádro, a že se netestují. V zapojeních s vysoce spolehlivými jednotkami je však pravděpodobnost výskytu poruchy v komparátoru srovnatelná s pravděpodobností výskytu poruchy v komparovaných jednotkách a uvedený předpoklad není splněn.
Tento případ řeší zapojení diagnostikovatelného systému s testovanými komparátory podle vynálezu, a to s ohledem na minimalizaci počtu komparovaných jednotek, jehož podstata spočívá v tom, že první svorka první aktivní jednotky je spojena s první svorkou prvního komparátoru, s první svorkou druhého spínače a s první svorkou prvního spínače, druhá svorka prvního komparátoru je spojena s druhou svorkou prvního spínače, s první svorkou druhé aktivní jednotky a 8 první svorkou druhého komparátoru a první svorka třetí aktivní jednot226 899
226 899 ky je spojena s druhou evorkou druhého komparátoru a s druhou svorkou^ druhého spínače·
Výhodou uvedeného zapojení je zajištění testovatelnoeti komparátorů, čímž odpadá předpoklad jejich bezporuchovosti, který nemusí být vždy splněn. Navíc je provedena z důvodů ekonomizace zapojení minimalizace počtu komparovaných jednotek.
Na přiloženém výkresu je příklad zapojení diagnostikovatelného systému s testovanými komparátory podle vynálezu pro případ, že se jedná o vícepočítačový systém s předpokladem výskytu jedné trvalé poruchy. Pravděpodobnost výskytu vícenásobné poruchy v rámci systému je zanedbatelná. První svorka 10 první aktivní jednotky 1 je spojena s první svorkou 20 prvního komparátoru 2 s první evorkou 140 druhého spínače 14 a s první svorkou 80 prvního spí- 1 nače 8. Druhá svorka 11 první aktivní jednotky 1 je spojena se evorkou 60 první paměti 6.
Třetí svorka 12 první aktivní jednotky 1 je spojena se svorkou 70 prvního periferního zařízení 7. Druhá svorka 22 prvního komparátoru 2 je spojena s druhou svorkou 82 prvního spínače 8, s první svorkou 30 druhé aktivní jednotky g a s první svorkou 40 druhého komparátoru £. Druhá svorka 31 druhé aktivní jednotky g je spojena se evorkou 90 druhé paměti g. Tře- tí svorka 32 druhé aktivní jednotky g je spojena se svorkou 130 druhého periferního zařízení lg. První svorka 50 třetí aktivní jednotky g je spojena s druhou svorkou 42 druhého komparátoru 4 a s druhou svorkou 142 druhého spínače 14. Druhá svorka 51 třetí aktivní jednot ky g je spojena se evorkou 150 třetí paměti 15 a třetí svorka 52 třetí aktivní jednotky g je spojena se svorkou 160 třetího periferního zařízení 16.
Popis funkce zapojení : Průběh úplného testu aktivních jednotek 1, g a g realizovaných mikropočítači je srovnáván v reálném čase pomocí komparátorů 2 a 4. Spínače 8 a 14 jsou v rozepnutém stavu. Úplný test prvního komparátoru 2 provádí třetí aktivní jednotka g tím způ- sobem, že po sepnutí prvního spínače 8 aktivním signálem na prvním ovládacím vstupu 81 a druhého spínače 14 aktivním signálem na ovládacím vstupu 141 zadává stejné stimuly na vstupy 20 a 22. čímž první komparátor 2 testuje na signály faleěné neshody. Po skončení této části teetu se přepne aktivním signálem na druhém ovládacím vstupu 83 první spínač 8 do funkce negátoru a aktivním signálem na ovládacím vstupu 21 se změní funkce prvního komparátoru 2 na nonekvivalenci. Nyní se první komparátor 2. testuje na falešný signál dobroty. Podobně testuje první aktivní jednotka 1 druhý komparátor £ prostřednictvím druhého spínače
14. Signálem na prvním ovládacím vstupu 141 dojde k sepnuti druhého spínače 14 a signálem na druhém ovládacím vstupu 83 se změní funkce na negaci. Signálem na ovládacím vstupu 41 se přepíná funkce druhého komparátoru £ na nonekvivalenci. Zapojení je uvedeno pro případ, že pracují v normálním režimu tři podsystémy tvořené :
a) první aktivní jednotkou 1 (mikropočítačem), první pamětí 6 a prvním periferním zařízením 2
b) druhou aktivní jednotkou g (mikropočítačem), druhou pamětí g a druhým periferním zařízením lg
c) třetí aktivní jednotkou g (mikropočítačem), třetí pamětí 15 a třetím periferním zařízením 16.
V diagnostickém režimu se paměti 6, g, lg a periferní zařízení g, 13. 16 testují z vlastních mikropočítačů 1, g, g. Pokud neobsahuje systém z funkčního hlediska tři mikropo3
226 899 čítače, pak se systém doplní redundatními jednotkami pouze pro diagnostiku. Na přiloženém výkresu je uveden příklad optimálního zapojení pro předpoklad, jedné trvalé poruchy t=l. Obecně lze dokázat, že systém musí obsahovat minimálně nA = t + 2 aktivní jednotky· Pro
X . o· toto optimum vychází minimální počet komparátorů ηθ = ( g ) - 1. Se zvyěujícím se počtem poruch t je nutné rovněž zajistit minimální počet t úplných testů komparátorů a pasivních jednotek, tj. pamětí a přídavných zařízení. Pro realizaci z toho plyne zvýšený počet spínačů, přičemž konfigurace spínačů musí zajistit test přísluěného komparátoru z t aktivních jednotek, které nejsou tímto komparátorem testovány.
Možnost použití uvedeného zapojení je u všech systémů, která jsou navrhovány pro diagnostiku využívající komparátory.
Claims (1)
- Zapojení diagnostikovatelného systému s testovanými komparátory vyznačující ae tím, že první svorka (10) první aktivní jednotky (1) je spojena e první svorkou komparátoru (2), a první svorkou (140) druhého spínače (14) a s první svorkou (80) prvního spínače (8), druhá svorka (22) prvního komparátoru (2) je spojena s druhou svorkou (82) prvního spínače (8), s první svorkou (30) druhé aktivní jednotky (3) a s první svorkou (40) druhého komparátoru (4) a první svorka (50) třetí aktivní jednotky (5) je spojena e druhou svorkou (42) druhého komparátoru (4) a s druhou svorkou (142) druhého spínače (14).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS986182A CS226899B1 (cs) | 1982-12-28 | 1982-12-28 | Zapojení diagnostikovatelného systému s testovanými komparátory |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS986182A CS226899B1 (cs) | 1982-12-28 | 1982-12-28 | Zapojení diagnostikovatelného systému s testovanými komparátory |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS226899B1 true CS226899B1 (cs) | 1984-04-16 |
Family
ID=5446887
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS986182A CS226899B1 (cs) | 1982-12-28 | 1982-12-28 | Zapojení diagnostikovatelného systému s testovanými komparátory |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS226899B1 (cs) |
-
1982
- 1982-12-28 CS CS986182A patent/CS226899B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4620302A (en) | Programmable digital signal testing system | |
| KR970706581A (ko) | 원자로 보호 시스템(Reactor Protection System) | |
| US5809040A (en) | Testable circuit configuration having a plurality of identical circuit blocks | |
| EP0241270A1 (en) | Self-testing monitoring circuit | |
| US4342112A (en) | Error checking circuit | |
| US7719255B2 (en) | Safe input circuit with one-channel peripheral connection for the input of a bus participant | |
| US5613064A (en) | Output network for a fault tolerant control system | |
| JPS5930288B2 (ja) | クロツク信号監視方法 | |
| CS226899B1 (cs) | Zapojení diagnostikovatelného systému s testovanými komparátory | |
| US3814920A (en) | Employing variable clock rate | |
| Matrosova et al. | A fault-tolerant sequential circuit design for SAFs and PDFs soft errors | |
| PL131895B1 (en) | Apparatus for monitoring proper operation of electronic circuit | |
| EP0151694A2 (en) | Logic circuit with built-in self-test function | |
| US9852036B2 (en) | Configurable input/output sub-channels for optimized diagnostics | |
| SU1071979A1 (ru) | Устройство дл диагностики цифровых узлов | |
| CS225999B1 (cs) | Zapojení komparačního testeru | |
| SU892445A1 (ru) | Устройство дл диагностики логических узлов | |
| US5446399A (en) | Method and structure for a fault-free input configuration control mechanism | |
| SU1002987A1 (ru) | Устройство дл проверки исправности электрического монтажа | |
| SU470810A1 (ru) | Устройство дл обнаружени ошибок в контрольном оборудовании | |
| Ramirez | Built-in-test self-verification | |
| SU661552A1 (ru) | Устройство дл тестового диагностировани логических блоков | |
| EP1435004B1 (en) | Test circuit | |
| SU1336037A1 (ru) | Устройство дл контрол электрического монтажа | |
| SU526832A1 (ru) | Адаптивное устройство дл проверки диодных схем |