CS225935B1 - Zapojení klopného obvodu s pamětí - Google Patents
Zapojení klopného obvodu s pamětí Download PDFInfo
- Publication number
- CS225935B1 CS225935B1 CS630381A CS630381A CS225935B1 CS 225935 B1 CS225935 B1 CS 225935B1 CS 630381 A CS630381 A CS 630381A CS 630381 A CS630381 A CS 630381A CS 225935 B1 CS225935 B1 CS 225935B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- thyristor
- control
- memory
- flip
- negator
- Prior art date
Links
- 230000015654 memory Effects 0.000 title claims description 21
- 239000000919 ceramic Substances 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000006870 function Effects 0.000 description 1
Landscapes
- Electronic Switches (AREA)
- Relay Circuits (AREA)
Description
Vynález se týká zapojení klopného obvodu s pamětí pro automatické řízení technologiokýoh uzlů expedičních linek v oboru hrubé keramiky.
V současnosti známé paměti pro logioké číslicové systémy založené na bázi tyristorovýoh negátorů, používané v automatice oboru hrubé keramiky jsou nespolehlivé. Cívky paměťových relé, které jsou ve známýoh zapojeních použity, jsou trvale po celou akční dobu pod napětím, přestože by jejich ovládání mělo být jen krátkodobými stejnosměrnými impulsy.
Výěe uvedené nedostatky odstraňuje zapojení klopného obvodu s pamětí podle vynálezu, jehož podstata spočívá v tom, že do řídicí elektrody tyristoru prvního a druhého tyristorového negátorů je připojen první a druhý odpor a k výstupu prvního tyristorového negátoru je připojen jednak vstup druhého tyristorového negátorů a jednak přes usměrňovači diodu první ovládaoí oívka paměťového relé a k výstupu druhého tyristorového negátorů je připojen jednak vstup prvního tyristorového negátorů a jednak přes usměrňovači diodu druhá ovládaoí oívka paměťového relé, přičemž první a druhá ovládací cívka jsou přes první přepínací kontakt paměťového relé a tlumivku připojeny na kladný pól napěťového zdroje, zatímoo druhý přepínací kontakt paměťového relé je připojen na vstup klopných obvodů řídicí automatiky.
225 935
225 935
Na připojeném výkresu je znázorněno schéma zapojení klopného obvodu s pamětí podle vynálezu.
Klopný obvod je vytvořen z prvního a druhého tyristorového negátoru 2, A tak, že výstup z prvního tyristorového negátoru 2 je připojen na vstup druhého tyristorového negátoru 4 a výstup druhého tyristorového negátoru £ na vstup prvního tyristorového negátoru 2, přičemž do řídioích elektrod prvního a druhého tyristoru 1, 2 je připojen první a druhý odpor 2, 6· Anody prvního a druhého tyristoru 1, 2 jsou spojeny s první a druhou ovládací cívkou 7, 8 paměťového relé 2· které jsou napojeny přes první přepínaoí kontakt 10 paměťového relé 2 a tlumivku 15 na kladný pól napěťového zdroje 14. První přepínaoí kontakt 10 paměťového relé 2 zabezpečuje impulsní ovládání první a druhé ovládaoí oívky 2, 8 paměťového relé 2* Zapojení tlumivky 15 není z funkčního hlediska nutné, zabezpečuje však plynulejší přepnutí prvního přepínaoího kontaktu 10 paměťového relé 2·
Druhý přepínaoí kontakt 11 paměťového relé 2 j® připojen na vstup klopných obvodů řídioí automatiky a slouží k nastavení počátečníoh podmínek libovolného klopného obvodu, to znamená zavedení logioké nuly na příslušný vstup klopného obvodu.
Podle schéma na přiloženém výkresu je činnost obvodu následující. Dojde-li ke splnění podmínek log. 1 na všeoh vstupech druhého tyristorového negátoru £ je výstup druhého tyristorového negátoru £ ve stavu log. 0, to znamená, že druhý tyristor 2 je ve vodivém stavu a pro druhou ovládaoí cívku 8 paměťového relé 2 s® obvod uzavře. Druhou ovládaoí civkou 8 protéká proud a první i druhý přepínaoí kontakt 10, 11 se překlopí. Prvním přepínacím kontaktem 10 se přeruěí obvod druhé ovládaoí oívky 8 a první ovládaoí oívka 2 paměťového relé 2 se připojí na kladný pól napěťového zdroje 14. Po splnění podmínek log. 1 na všech vstupech prvního tyristorového negátoru 2 je první tyristor 1 ve vodivém stavu a pro první ovládaoí oívku 2 se obvod uzavře. První ovládaoí cívkou 2 protéká proud a první i druhý přepínaoí kontakt 10, 11 se překlopí do původního stavu. Po splnění podmínek log. 1 na druhém tyristorovém negátoru £ se funkce obvodu opakuje
Claims (1)
- Zapojení klopného obvodu a pamětí, vyznačené tím, že do řídioí elektrody prvního a druhého tyristoru (1, 2) prvního a druhého tyristorového negátoru (3, 4) je připojen první a druhý odpor (5, 6) a k výstupu prvního tyristorového negátoru (3) je připojen jednak vstup druhého tyristorového negátoru (4) a jednak přes usměrňovaoí diodu (12) první ovládaoí oívka (7) paměťového relé (9) a k výstupu druhého tyristorového negátoru (4) je připojen jednak vstup prvního tyristorového negátoru (3) a jednak přee usměrňovači diodu (13) druhá ovládaoí oívka (8) paměťového relé (9), přičemž první a druhá ovládaoí oívka (7, 8) jsou přes první přepínaoí kontakt (10) paměťového relé (9) a tlumivku (15) připojeny na kladný pól napěťového zdroje (14), zatímoo druhý přepínaoí kontakt225 935 (11) paměťového relé (9) je připojen na vstup klopných obvodů řídlo£ automatiky.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS630381A CS225935B1 (cs) | 1981-08-24 | 1981-08-24 | Zapojení klopného obvodu s pamětí |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS630381A CS225935B1 (cs) | 1981-08-24 | 1981-08-24 | Zapojení klopného obvodu s pamětí |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS225935B1 true CS225935B1 (cs) | 1984-03-19 |
Family
ID=5409762
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS630381A CS225935B1 (cs) | 1981-08-24 | 1981-08-24 | Zapojení klopného obvodu s pamětí |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS225935B1 (cs) |
-
1981
- 1981-08-24 CS CS630381A patent/CS225935B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| GB1125868A (en) | Direct current voltage converters | |
| US2970227A (en) | Voltage transfer switch | |
| CS225935B1 (cs) | Zapojení klopného obvodu s pamětí | |
| GB1313379A (en) | Static economizer circuit for power contactors | |
| US4346375A (en) | Solid state status indication circuit for power controllers | |
| US3602799A (en) | Temperature stable constant current source | |
| GB1472275A (en) | Relay circuits | |
| US3568005A (en) | Control circuit | |
| US3304482A (en) | Electromechanical oscillator with variable duty cycle | |
| US3331992A (en) | Control apparatus | |
| US3377507A (en) | Photoelectric latching circuit for signal lamps | |
| US3240943A (en) | Photosensitive solid state relay | |
| GB1013098A (en) | Improvements in or relating to pulse generating circuits | |
| DE3280314D1 (de) | Abtast- und halteschaltung. | |
| US2985766A (en) | Static control unit with feedback winding and capacitors | |
| US3121827A (en) | Reed relay trigger circuit | |
| US3548263A (en) | Flip flop circuit | |
| US3870904A (en) | Circuit for controlling a thyristor by direct current logic | |
| CA1087695A (en) | Multi-mode control logic circuit for solid state relays | |
| US3774235A (en) | Alternating current static control system | |
| SU1649648A1 (ru) | Переключающее устройство | |
| SU1152080A1 (ru) | Формирователь одиночного импульса | |
| SU1422257A1 (ru) | Бесконтактный торцовый переключатель | |
| JPS581493B2 (ja) | 4 センシキキンセツスイツチ | |
| SU363210A1 (ru) | Бистабильный переключатель |