CS223009B1 - Zapojení pro vysílání a porovnání sériově přenášených dat s generátorem speciálních znaků - Google Patents

Zapojení pro vysílání a porovnání sériově přenášených dat s generátorem speciálních znaků Download PDF

Info

Publication number
CS223009B1
CS223009B1 CS774780A CS774780A CS223009B1 CS 223009 B1 CS223009 B1 CS 223009B1 CS 774780 A CS774780 A CS 774780A CS 774780 A CS774780 A CS 774780A CS 223009 B1 CS223009 B1 CS 223009B1
Authority
CS
Czechoslovakia
Prior art keywords
input
output
data
terminal
forms
Prior art date
Application number
CS774780A
Other languages
English (en)
Inventor
Antonin Kokes
Original Assignee
Antonin Kokes
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Antonin Kokes filed Critical Antonin Kokes
Priority to CS774780A priority Critical patent/CS223009B1/cs
Publication of CS223009B1 publication Critical patent/CS223009B1/cs

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

Vynález řeší Jednak sériové vysílání dat a speciálních znaků s doprovodnými signály, Jednak porovnává přijímané znaky se vzorovými nebo speciálními znaky. Jednotlivé bity znaků jsou čítány čítačem (13), jehož výstupy adresují patměť konstant (14), jejíž další dva adresové vstupy slouží k volbě speciálních znaků, další pak pró vzorová data a prio porovnávaná data. Výstupy paměti konstant (14) slouží k detekci nesouhlasu vzorových a porovnávaných dat (15), dále jako výstup vysílaných dat (19), výstup doprovodných signálů (20) a výstup označující poslední bit zpracovávaného znaku (16).

Description

Vynález, se týká elektronického číslicového zapojení, který jednak sériově vysílá data podle vzorových dat a speciální znaky s doprovodnými signály, jednak porovnává přijímané znaky se vzorovými nebo speciálními znaky.
Při přijímání sériových dat je důležité najít takové řetězce dat, které vyhovují syntaktickým pravidlům přenosu. K těmto účelům byla vypracována řada součástkově náročných obvodů. Obvody pro vysílání bývají odděleně řešeny, i když obsahují části společných vlastností jako obvody pro porovnání. Nevýhodou dosud známých řešení je větší nárok na součástky, případně použití cenově nákladných mikroprocesorů.
Výše uvedené nedostatky odstraňuje zapojení pro vysílání a porovnání sériově přenášených dat podle vynálezu, jehož podstata spočívá v tom, že první výstup paměti konstant je spojen s prvním vstupem prvního součinového hradla a s datovým a s nulovacím vstupem klopného obvodu D, jehož výstup spojený s prvním vstupem druhého součinového hradla tvoří výstupní svbrku chybového signálu. Nastavovací vstup klopného obviodu D tvoří vstupní svorku pro vnější nulovací signál, zatím co jeho· hodinový vstup je připojen k výstupu invertoru, jehož vstup spojený s druhým vstupem prvního1 Součinového hradlía tvoří vstupní svorku pro vzorkovací pulsy. Vstupní svorka pro řídicí kmitočet je tvořena druhým vstupem třetího součinového hradla spojeným s citacím vstupem čítače modulo osm, jehož tři výstupy jsou spojeny š druhým, třetím a čtvrtým adresovým vstupem paměti konstant, zatím co její první adresový vstup je spojen s výstupném čítače modulo dvě a tvoří výstupní svorku pro indikaci prvního, nebo druhého' souboru speciálních znaků. Vstupní svorka pro volbu funkce vysílání nebo porovnání je tvořena třetím vstupem prvního součinového hradla spojeným s druhým vstupem druhého součinového hradla, jehož výstup je spojen s nulovacími vstupy obou čítačů. Citaci vstup čítače modulo· dvě je spojen s výstupem prvního součinového hradla. Pátý a šestý vstup paměti konstant tvoří první a druhou vstupní svorku pro volbu speciálních znaků. Sedmý adresový vstup paměti konstant tvoří vstupní svorku pro porovnávaná data, zatím co její osmý adresový vstup tvoří vstupní svorku vzorových dat. Druhý výstup paměti konstant tvoří výstupní svorku vysílaných dat. Třetí výstup paměti konstant tvoří výstupní svorku doprovodných dat a čtvrtý výstup paměti konstant je spojen s prvním vstupem třetího součinového hradla, jehož výstup tvoří výstupní svorku signálu úspěšně dokončeného cyklu.
Výhodou zapojení je nízký počet součástek a snadná změna Souboru speciálních znaků výměnou paměti konstant.
Na výkresu je zapojení obvodu piodle vynálezu, kde první výstup paměti konstant 14 je spojen s prvním vstupem prvního součinového hradla 9 a' s datovým a s nulovacím vstupem klopného obvodu D 13, jehož výstup spojený s prvním vstupem druhého součinového hradla. 10 tvoří výstupní svorku chybového signálu 18. Nastavovací vstup klopného obvodu D 15 tvoří vstupní svorku pro vnější nulovací signál 2, zatím co jeho hodinový vstup je připojen k výstupu invertoru 11, jehož vstup spojený s druhým vstupem součinového hradla 9 tvoří vstupní svorku pro vzorkovací pulsy 1. Vstupní svorka pro řídicí kmitočet 3 je tvořena druhým vstupem třetího součinového hradla 16 spojeným s čítacím vstupem čítače modulo osm 13, jehož tři výstupy jsou spojeny s druhým, třetím a čtvrtým adresovým vstupem paměti konstant 14, zatím co její první adresový vstup je spojen s výstupem čítače module dvě 12 a tvoří výstupní svorku pro indikaci prvního1 nebo druhého souboru speciálních znaků 17. Vstupní svorka pria volbu funkce vysílání nebio porovnání 4 je tvořena třetím vstupem prvního součinového hradla 9 spojeným s druhým vstupem druhého součinového hradla 10, jehož výstup je spojen s nulovacími vstupy obou čítačů 12, 13. Citaci vstup čítače modulo dvě 12 je spojen s výstupem prvního součinového hradla 9. Pátý a šestý adresový vstup paměti konstant 14 tvoří první a druhou vstupní sviorku pro volbu speciálních znaků 5, 6. Sedmý adresový vstup paměti konstant 14 tvoří vstupní svorku pro porovnávaná data 7, zatím co· její osmý adresový vstup tvoří vstupní svorku vzorových dat. Druhý výstup paměti konstant 14 tvoří výstupní svorku výsílaných dat 19. Třetí výstup paměti konstant 14 tvoří výstupní svorku doprovodných dat 20 a čtvrtý výstup paměti konstant je spojen s prvním vstupem třetího· součinového hradla 16, jehož výstup tvoří výstupní svorku signálu úspěšně skončeného· cyklu 21. čítač modulo osm 13 provádí výběr' jednotlivých bitů zpracovávaných znaků. Při funkci vysílání je ovládán pouze řídicím kmitočtem, takže na výstupní svorce vysílaných dat 19 se objevují buď jednotlivé bity speciálních znaků, nebo· vzorová data. Při maximální hodnotě čítače se na čtvrtém výstupu paměti konstant 14 objeví puls·, který je vzorkován řídicím kmitočtem pomocí třetího součinového hradla 16. Při funkci porovnání je na prvním výstupu paměti konstant výsledek porovnání hodnot na vstupní svorce pro· porovnávaná data buď se vzorovými daty, nebo se speciálními znaky uloženými v paměti konstant 14. Při nesouhlasu se nejdříve přes Součinové hradlo 9 překlápí čítač modulo dvě 12, čímž se volí druhý soubor speciálních znaků; je-li opět nesouhlas, překlápí se na konci vzorkovacího pulsu klopný obvod D 15, což způsobí generaci chybového signálu, který přes druhé sou223009 cínové hradlo 10 nuluje oba čítače a vyhledávání znaku porovnáváním začíná znova.
Aplikace tohoto zapojení je vhodná tam, kde se používá sériového přenosu s vyhledáváním znaků.

Claims (1)

  1. pRedmEt
    Zapojení pro vysílání a porovnání sériově přenášených dat s generátorem speciálních znaků, vyznačené tím, že první výstup paměti konstant (14) je spojen s prvním vstupem prvního součinového' hradla (9) as datovým a s nulovacím vstupem klopného obvodu D (15), jehož výstup spojený s prvním vstupem druhého součinového hradla (10) tvoří výstupní svorku chybového' signálu (18), přičemž nastavovací vstup klopného obvlodu D (15) tvoří vstupní svorku pro vnější muloivací signál (2), zatím co jeho hodinový vstup je připojen k výstupu invertaru (11), jehož vstup spojený s druhým vstupem prvního součinového hradla (9) tvoří vstupní svorku pro vzorkovací pulsy (1), zatím co vstupní svorka pro řídicí kmitočet (3) je tvořena druhým vstupem třetího součinového hradla (16) spojeným s citacím vstupem čítače modul® osm (13), jehož tři výstupy jsou spojeny s druhým, třetím a čtvrtým adresovým vstupem paměti konstant (14) zatím c®. její první adresový vstup je spojen s výstupem čítače modulo dvě (12) a tvoří výstupní svorku pro InďiYNÁLEZU kaci prvního, nebo druhého souboru speciálních znaků (17), přičemž vstupní svorka pro volbu funkce vysílání nebo porovnání (4) je tvořena třetím vstupem prvního součinového hradla (9) spojeným s druhým vstupem druhého součinového hradla (10), jehož výstup je spojen s nulovacími vstupy obou čítačů (12) a (13), přičemž čítači vstup čítače modulo dvě (12) je spojen s výstupem prvního součinového hradla (9), dále pak pátý a šestý adresový vstup paměti konstant (14) tvoří první a druhou vstupní svorku pro' volbu speciálních znaků (5) a (6), sedmý adresový vstup paměti konstant (14) tvoří vstupní svorku pr® porovnávaná data (7), zatím c® její osmý adresový vstup tvoří vstupní svorku vzorových dat (8), druhý výstup paměti konstant (14) tvoří výstupní svorku vysílaných dat (19), třetí výstup paměti konstant (14) tvoří výstupní svorku doprovodných dat (20) a čtvrtý výstup pamětí konstant (14) je spojen s prvním vstupem třetího součinového' hradla (16), jehož výstup tvoří výstupní svorku signálu úspěšně skončeného cyklu (21).
CS774780A 1980-11-14 1980-11-14 Zapojení pro vysílání a porovnání sériově přenášených dat s generátorem speciálních znaků CS223009B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS774780A CS223009B1 (cs) 1980-11-14 1980-11-14 Zapojení pro vysílání a porovnání sériově přenášených dat s generátorem speciálních znaků

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS774780A CS223009B1 (cs) 1980-11-14 1980-11-14 Zapojení pro vysílání a porovnání sériově přenášených dat s generátorem speciálních znaků

Publications (1)

Publication Number Publication Date
CS223009B1 true CS223009B1 (cs) 1983-08-26

Family

ID=5427108

Family Applications (1)

Application Number Title Priority Date Filing Date
CS774780A CS223009B1 (cs) 1980-11-14 1980-11-14 Zapojení pro vysílání a porovnání sériově přenášených dat s generátorem speciálních znaků

Country Status (1)

Country Link
CS (1) CS223009B1 (cs)

Similar Documents

Publication Publication Date Title
DE69634824D1 (de) Integrierte schaltungstestanordnung mit paralleler ansteuerung
KR940002717A (ko) 직렬 인터페이스 모듈 및 방법
US3626307A (en) Counting system for measuring a difference between frequencies of two signals
JPS58103258A (ja) 自己クロツク直列解読装置
GB1195459A (en) Data-Collection System
US4014002A (en) Data acquisition and transfer system
CS223009B1 (cs) Zapojení pro vysílání a porovnání sériově přenášených dat s generátorem speciálních znaků
US3900833A (en) Data communication system
SU1619283A1 (ru) Устройство ввода-вывода информации
SU843285A1 (ru) Устройство дл передачи и приемацифРОВОй иНфОРМАции
SU1322344A1 (ru) Устройство дл передачи и приема цифровой информации
SU944143A2 (ru) Устройство дл передачи телеграмм
US5825815A (en) Dual UART device with a reduced package pin number
JPH03283848A (ja) データ通信装置
JPS56116349A (en) Information transmission system
SU1383508A1 (ru) Преобразователь последовательного кода в параллельный
SU1674392A1 (ru) Приемопередатчик дескретной информации
SU1312557A1 (ru) Устройство дл ввода информации
SU613515A2 (ru) Устройство дл декодировани циклических кодов
SU1193655A1 (ru) Преобразователь последовательного кода в параллельный
CS223122B1 (sk) Zapojenie asynchrónneho prijímača,vysielača v sériovom přenose údajov
SU657614A1 (ru) Устройство дл контрол двоичного счетчика
SU1062757A1 (ru) Устройство дл передачи и контрол сигналов
SU1003128A1 (ru) Устройство дл приема информации
SU1045370A1 (ru) Формирователь импульсов