CS220708B1 - Connection for decoding the information - Google Patents
Connection for decoding the information Download PDFInfo
- Publication number
- CS220708B1 CS220708B1 CS397081A CS397081A CS220708B1 CS 220708 B1 CS220708 B1 CS 220708B1 CS 397081 A CS397081 A CS 397081A CS 397081 A CS397081 A CS 397081A CS 220708 B1 CS220708 B1 CS 220708B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- inputs
- information
- punched tape
- outputs
- memory
- Prior art date
Links
Landscapes
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
Vynález se týká zapojení pro dekódování informace o 8 bitech z děrné pásky pro režim vzor a číslo pro zápis informace do paměti pro řízení jednoho či více okrouhlých pletacích strojů, obsahující převodník kódu výstupu z děrné pásky a k němu zapojený čítač do čtyř pro synchronizaci s posunem děrné pásky, u něhož výstupy převodníku kódu jsou napojeny na vstupy binárních sčítaček, jejichž výstupy jsou napojeny na vstupy klopných obvodů, jejichž výstupy jsou propojeny jednak na vstupy paměti, a jednak na druhé vstupy binárních sčítaček,The invention relates to a circuit for decoding information about 8 bits from a punched tape for the pattern and number mode for writing information into a memory for controlling one or more circular knitting machines, comprising a code converter of the output from the punched tape and a counter to four connected thereto for synchronization with the punched tape shift, in which the outputs of the code converter are connected to the inputs of binary adders, the outputs of which are connected to the inputs of flip-flops, the outputs of which are connected both to the inputs of the memory and to the other inputs of the binary adders,
Description
Vynález se týká zapojení pro dekódování informace o 8 bitech z děrné pásky ve čtyřech krocích pro režim vzor a číslo pro zápis informace do paměti pro řízení jednoho, či více okrouhlých pletacích strojů, obsahující převodník kódu výstupu z děrné pásky a k němu zapojený čítač do čtyř pro synchronizaci s posunem děrné pásky.The invention relates to a circuit for decoding 8-bit punched tape information in four steps for pattern mode and a number for storing information in a memory for controlling one or more circular knitting machines, comprising a punched tape output code converter and a counter for four of them. synchronization with punched tape shift.
V zařízení pro řízení okrouhlého pletacího stroje jsou používány paměti typu EPROM, do kterých se programuje buď informace o vzoru ve speciálním kódu, nebo informace zadávána desítkovým číslem ostatních řízených veličin. Používané paměti EPROM mají šířku slova 8 bitů, jak je to u polovodičových pamětí nejobvyklejší. Kód vzoru je volen v závislosti na počtu volicích systémů okrouhlého pletacího stroje tak, že jedno očko vzoru je zakódováno ve dvou bitech, které vyjadřují to, že je-li stroj třísystémový, plete buď první systém nebo druhý systém nebo třetí systém nebo všechny systémy. Jedno 8 bitové slovo paměti tedy nese informaci pro čtyři očka vzoru.In the machine for controlling the circular knitting machine, EPROM memories are used, in which either pattern information is programmed in a special code or the information is entered by a decimal number of other controlled quantities. The EPROMs used are 8-bit wide, as is most common with semiconductor memories. The pattern code is selected based on the number of circular knitting machine selection systems such that one stitch of the pattern is encoded in two bits, indicating that if the machine is three-system, it knits either the first system or the second system or the third system or all systems. Thus, one 8-bit memory word carries information for the four stitches of the pattern.
Při manuálním programování se vzor vkládá do pamětí klávesnicí 4x4 zapojenou v kódu vzoru. Ostatní údaje jsou zadávány otočnými číslicovými spínači v kódu BCD.In manual programming, the pattern is inserted into the memory by a 4x4 keypad connected to the pattern code. Other data is entered using the rotary numeric switches in the BCD code.
Způsob zadávání vstupní informace v kódu vzoru je nazýván režimem „vzor” a zadávání informací desítkovým číslem je nazýván režimem „číslo”.The method of entering the input information in the pattern code is called the "pattern" mode, and entering the decimal information is called the "number" mode.
Děrná páska v kódu vzoru je děrována tak, že informace každého kroku odpovídá jednomu očku vzoru, to znamená dvěma bitům paměti. Celé 8bitové slovo paměti je tak zaznamenáno ve čtyřech krocích děrné pásky.The hole tape in the pattern code is punched so that the information of each step corresponds to one stitch of the pattern, that is, two bits of memory. The entire 8-bit memory word is thus recorded in four steps of the punched tape.
Z uvedeného vyplývají nároky na děrnou pásku a její snímání.This implies the demands on the punched tape and its removal.
Úkolem vynálezu je proto sejmout z děrné pásky informaci po čtyřech krocích, provést dekódování, vytvořit slovo· o 8 bitech a dát toto slovo k dispozici pro další zpracování, a to zapojením, jež by umožňovalo činnost v režimu „vzor” i „číslo” pro paměť.SUMMARY OF THE INVENTION It is therefore an object of the present invention to extract information from the punched tape in four steps, perform decoding, create an 8-bit word, and make this word available for further processing by engaging both pattern and number mode for memory.
Toto je podstatně splněno tím, že výstupy převodníku kódu jsou napojeny na vstupy binárních sčítaček, jejichž výstupy jsou napojeny na vstupy klopných obvodů, jejichž výstupy jsou propojeny jednak na vstupy paměti, a jednak na druhé vstupy binárních sčítaček.This is substantially accomplished in that the outputs of the code converter are connected to inputs of binary adders whose outputs are connected to inputs of flip-flops whose outputs are connected both to memory inputs and to other inputs of binary adders.
Zapojení podle vynálezu je znázorněno jako· blokové schéma na výkresu. Neznázorněná děrná páska je snímána neznázorněným snímacím zařízením, jehož výstupy jsou napojeny na adresové vstupy Ao — A4 převodníku kódu 1. Vstup As je napojen přes spínač 2 bud na zdroj o napětí + 5 V, nebo na zem a spínačem 2 se mění logická úroveň adresového vstupu As. Dále na adresové vstupy Ao a A7 jsou napojeny výstupy Qo a Qi čítače do čtyř 3, který svůj stav mění impulsem přiváděným ze svorky S na hodinový vstup CP od synchronizační stopy v děrné pásce. Dále výstupy Di — De převodníku kódu 1 jsou napojeny na vstupy Ao — —A7 binárních sčítaček 4i — 4β.The circuit according to the invention is shown as a block diagram in the drawing. The punch tape (not shown) is sensed by a pickup device (not shown), the outputs of which are connected to the address inputs Ao - A4 of code 1 converter. The As input is connected via switch 2 to a + 5 V supply or ground. input As. Furthermore, the outputs Qo and Qi of the counter are connected to the address inputs Ao and A7 in four 3, which change their state by the pulse supplied from the terminal S to the clock input CP from the synchronization track in the punched tape. Furthermore, the outputs Di - De of the code 1 converter are connected to inputs Ao - - A7 of the binary adders 4i - 4β.
Výstupy £1 — 2/8 binárních sčítaček 4i — 4e jsou napojeny na vstupy Di klopných obvodů 5i — Se typu D, jejichž výstupy Qi jsou napojeny na druhé vstupy Bo binárních sčítaček 4i — 4e a zároveň na výstupní svorky Di’ —De’ resp. vstupy neznázorněné paměti pro řízení výkonných členů okrouhlého· pletacího stroje nebo skupiny strojů. Dále svorka S je napojena na vstupy CP hodinových pulsů všech klopných obvodů 5i — 5β. Nulovací vstupy „0” čítače do čtyř 3 a klopných obvodů 5i — 5e jsou napojeny na cvorku S‘, na kterou je přiváděn impuls od jiného obvodu programovacího zařízení.Outputs 1 - 2/8 of binary adders 4i - 4e are connected to inputs D of flip-flops 5i - Se of type D, whose outputs Qi are connected to other inputs B of binary adders 4i - 4e and simultaneously to output terminals Di '- De' and . memory inputs (not shown) for controlling the executive members of a circular knitting machine or group of machines. Furthermore, terminal S is connected to the inputs of CP clocks of all flip-flops 5i - 5β. The reset inputs “0” of the counter to the four 3 and flip-flops 5i - 5e are connected to the terminal S ‘, which is pulsed from another circuit of the programming device.
Funkce výše popsaného zapojení je následující. Logickou úrovní na adresovém vstupu As převodníku kódu 1 je určen režim „vzor” nebo režim „číslo”. V režimu „vzor”, kdy spínač 2 je propojen na zem, jsou v každém kroku vždy dva bity z převodníku kódu 1, jež odpovídající kombinaci vzoru přivedeny přes binární sčítačky 4i — 4e na vstupy Di — De klopných obvodů. Impulsem od synchronizační stopy, který je přiveden na hodinový vstup klopných obvodů 5i — — 5e se zapíše vstupní informace na výstupu, a to v prvním kroku na výstupy Qi a Q2 klopných obvodů 5i — 52, které jsou přivedeny na výstupní svorky Di’ a D2’ v dalším kroku na další dvě výstupní svorky atd.The function of the wiring described above is as follows. The logic level at address input As of code 1 converter determines “pattern” or “number” mode. In the "pattern" mode, when switch 2 is connected to ground, two bits from the code converter 1 are always in each step, which are fed through the binary adders 4i - 4e to the flip - flop inputs. A pulse from the synchronization track that is applied to the clock input of flip-flops 5i - 5e writes the input information at the output, in the first step to the outputs Q1 and Q2 of flip-flops 5i - 52, which are connected to the output terminals Di 'and D2 in the next step to the next two output terminals, etc.
Tím je po čtyřech krocích děrné pásky získána informace 8bitového slova a je zapsána na svorkách Di’ — De’ paměti.This produces 8-bit word information after four steps of the punched tape and is written on the Di '- De' memory terminals.
V režimu „číslo”, kdy spínač 2 je napojen na zdroj napětí + 5 V, je informace sejmutá z děrné pásky v prvním kroku dekódována jako nulová hodnota. Ve druhém kroku je Informace z děrné pásky dekódována tak, že na výstupech Di — De převodníku kódu 1 je v binárním kódu hodnota stovek. Tato hodnota je přivedena na vstupy Ao — A7 binárních sčítaček 4i —- 4β, z jejichž výstupů 1 — 8 je informace přivedena na vstupy Di — De klopných obvodů 5i — 5e, na jejichž výstupy Qi — Qe se zapíše impulsem od synchronizační stopy děrné pásky přivedením přes svorku S na jejich vstupy CP hodinových pulsů. Informace z výstupů Qi — Qe klopných obvodů 5i — 5e je pak přivedena jednak na vstupy Bo — B7 binárních sčítaček 4i — 4β, a jednak na výstupní svorky Di’ — D8’. Ve třetím kroku je informace sejmutá z děrné pásky dekódovaná tak, že na výstupech převodníku kódu 1 je v binárním kódu hodnota desítek a zapsáním na vstupy Ao — A7 binárních sčítaček 4i — 48 je přičtena k hodnotě stovek zapsaných na vstupech Bo — B7 binárních sčítaček 4i — 4β. Výsledek, resp. součet je přenesen na vstupy Di — Ds klopných obvodů 5i — 5β a je pak impulsem ze svorky S od synchronizační stopy děrné pásky zapsán na výstupy Di — D8 klopných obvodů 5i — 5β a současně je zapsán na vstupy Bo — B7 binárních sčítaček 4ι — 4e a na výstupní svorky Dť — — De’. V posledním čtvrtém kroku je stejným způsobem jako v předešlých krocích k výsledku přičtena hodnota jednotek.In the "number" mode, when switch 2 is connected to a + 5V power supply, the information taken from the punched tape in the first step is decoded as a zero value. In the second step, the punched tape information is decoded so that the output of the Di-De code converter 1 is hundreds in the binary code. This value is applied to the inputs Ao - A7 of the binary adders 4i - 4β, whose outputs 1 - 8 the information is brought to the inputs Di - De of flip-flops 5i - 5e, whose outputs Qi - Qe are written by a pulse from the punching tape synchronization track. by applying a clock pulse CP via their terminal S to their inputs. Information from the outputs Qi - Qe of flip-flops 5i - 5e is then brought to the inputs Bo - B7 of the binary adders 4i - 4β and to the output terminals Di ´ - D8 ´. In the third step, the information taken from the punched tape is decoded so that at the outputs of the code converter 1 there is a value of tens in the binary code and is written to the inputs Ao - A7 of the binary adders 4i - 48. - 4β. Result, respectively. the sum is transferred to the inputs Di - Ds of flip-flops 5i - 5β and is then written to the outputs Di - D8 of flip-flops 5i - 5β by the impulse from the terminal S from the punching tape synchronization track. and on the output terminals De '- - De'. In the last fourth step, the unit value is added to the result in the same way as in the previous steps.
Takto je po čtvrtém kroku hodnota čísla mezi 0 — 255 z děrné pásky dekódována a je zapsána na výstupních svorkách Di’ — De’ paměti. Po zpracování informace z výstupních svorek Dť — De’ jsou sklopné obvody 5i — 5e a čítač do čtyř 3 znulovány impulsem přivedeným na svorku S a může nastat sejmutí a dekódování informace z děrné pásky v dalších čtyřech krocích.In this way, after the fourth step, the value of the number between 0 - 255 from the punched tape is decoded and is written on the output terminals of Di De De memory. After processing the information from the output terminals De - De ', the hinged circuits 5i - 5e and the counter to four 3 are reset by a pulse applied to the terminal S, and the punched tape information can be removed and decoded in the next four steps.
Claims (1)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS397081A CS220708B1 (en) | 1981-05-29 | 1981-05-29 | Connection for decoding the information |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS397081A CS220708B1 (en) | 1981-05-29 | 1981-05-29 | Connection for decoding the information |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS220708B1 true CS220708B1 (en) | 1983-04-29 |
Family
ID=5381309
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS397081A CS220708B1 (en) | 1981-05-29 | 1981-05-29 | Connection for decoding the information |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS220708B1 (en) |
-
1981
- 1981-05-29 CS CS397081A patent/CS220708B1/en unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3844139A (en) | Installation for the control of knitting machines | |
| DE1920454C3 (en) | Input / output terminal | |
| GB1142622A (en) | Monitoring systems and apparatus | |
| US3748653A (en) | Microprogram memory for electronic computers | |
| DE1303416B (en) | ||
| US4843539A (en) | Information transfer system for transferring binary information | |
| CA1118905A (en) | Memory programming control system | |
| US3000555A (en) | Digital computer input | |
| FR2426285A1 (en) | DIGITAL CONTROL DEVICE | |
| US3879963A (en) | Electrical Patterning System for Circular Knitting Machines | |
| US3360781A (en) | Control circuit for a key punch or verifier | |
| EP0353610A3 (en) | Multiplexing apparatus | |
| US3266023A (en) | Parallel program data system | |
| CS220708B1 (en) | Connection for decoding the information | |
| US6892256B1 (en) | Automated system for storing revision information from slave programmable devices in a master programmable device | |
| US3886528A (en) | Programmable control apparatus | |
| US3175190A (en) | Machine tool control circuit having a program crossbar switch and a bridge means for checking crosspoints | |
| US3895354A (en) | Program editor for machine control | |
| US4403300A (en) | Method and system of operation of an addressable memory permitting the identification of particular addresses | |
| TW357294B (en) | Apparatus for managing relationships between objects | |
| US3699545A (en) | Adaptable associative memory system | |
| US3233224A (en) | Data processing system | |
| GB1083171A (en) | Improvements in or relating to data processing apparatus | |
| GB1087575A (en) | Communications accumulation and distribution | |
| US5329538A (en) | Circuit for providing digital data having high clarity in a digital signal receiver |