CS220708B1 - Zapojení pro dekódování informace - Google Patents

Zapojení pro dekódování informace Download PDF

Info

Publication number
CS220708B1
CS220708B1 CS397081A CS397081A CS220708B1 CS 220708 B1 CS220708 B1 CS 220708B1 CS 397081 A CS397081 A CS 397081A CS 397081 A CS397081 A CS 397081A CS 220708 B1 CS220708 B1 CS 220708B1
Authority
CS
Czechoslovakia
Prior art keywords
inputs
information
punched tape
outputs
memory
Prior art date
Application number
CS397081A
Other languages
English (en)
Inventor
Otakar Curda
Josef Zahradka
Original Assignee
Otakar Curda
Josef Zahradka
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Otakar Curda, Josef Zahradka filed Critical Otakar Curda
Priority to CS397081A priority Critical patent/CS220708B1/cs
Publication of CS220708B1 publication Critical patent/CS220708B1/cs

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

Vynález se týká zapojení pro dekódování informace o 8 bitech z děrné pásky pro režim vzor a číslo pro zápis informace do paměti pro řízení jednoho či více okrouhlých pletacích strojů, obsahující převodník kódu výstupu z děrné pásky a k němu zapojený čítač do čtyř pro synchronizaci s posunem děrné pásky, u něhož výstupy převodníku kódu jsou napojeny na vstupy binárních sčítaček, jejichž výstupy jsou napojeny na vstupy klopných obvodů, jejichž výstupy jsou propojeny jednak na vstupy paměti, a jednak na druhé vstupy binárních sčítaček,

Description

Vynález se týká zapojení pro dekódování informace o 8 bitech z děrné pásky ve čtyřech krocích pro režim vzor a číslo pro zápis informace do paměti pro řízení jednoho, či více okrouhlých pletacích strojů, obsahující převodník kódu výstupu z děrné pásky a k němu zapojený čítač do čtyř pro synchronizaci s posunem děrné pásky.
V zařízení pro řízení okrouhlého pletacího stroje jsou používány paměti typu EPROM, do kterých se programuje buď informace o vzoru ve speciálním kódu, nebo informace zadávána desítkovým číslem ostatních řízených veličin. Používané paměti EPROM mají šířku slova 8 bitů, jak je to u polovodičových pamětí nejobvyklejší. Kód vzoru je volen v závislosti na počtu volicích systémů okrouhlého pletacího stroje tak, že jedno očko vzoru je zakódováno ve dvou bitech, které vyjadřují to, že je-li stroj třísystémový, plete buď první systém nebo druhý systém nebo třetí systém nebo všechny systémy. Jedno 8 bitové slovo paměti tedy nese informaci pro čtyři očka vzoru.
Při manuálním programování se vzor vkládá do pamětí klávesnicí 4x4 zapojenou v kódu vzoru. Ostatní údaje jsou zadávány otočnými číslicovými spínači v kódu BCD.
Způsob zadávání vstupní informace v kódu vzoru je nazýván režimem „vzor” a zadávání informací desítkovým číslem je nazýván režimem „číslo”.
Děrná páska v kódu vzoru je děrována tak, že informace každého kroku odpovídá jednomu očku vzoru, to znamená dvěma bitům paměti. Celé 8bitové slovo paměti je tak zaznamenáno ve čtyřech krocích děrné pásky.
Z uvedeného vyplývají nároky na děrnou pásku a její snímání.
Úkolem vynálezu je proto sejmout z děrné pásky informaci po čtyřech krocích, provést dekódování, vytvořit slovo· o 8 bitech a dát toto slovo k dispozici pro další zpracování, a to zapojením, jež by umožňovalo činnost v režimu „vzor” i „číslo” pro paměť.
Toto je podstatně splněno tím, že výstupy převodníku kódu jsou napojeny na vstupy binárních sčítaček, jejichž výstupy jsou napojeny na vstupy klopných obvodů, jejichž výstupy jsou propojeny jednak na vstupy paměti, a jednak na druhé vstupy binárních sčítaček.
Zapojení podle vynálezu je znázorněno jako· blokové schéma na výkresu. Neznázorněná děrná páska je snímána neznázorněným snímacím zařízením, jehož výstupy jsou napojeny na adresové vstupy Ao — A4 převodníku kódu 1. Vstup As je napojen přes spínač 2 bud na zdroj o napětí + 5 V, nebo na zem a spínačem 2 se mění logická úroveň adresového vstupu As. Dále na adresové vstupy Ao a A7 jsou napojeny výstupy Qo a Qi čítače do čtyř 3, který svůj stav mění impulsem přiváděným ze svorky S na hodinový vstup CP od synchronizační stopy v děrné pásce. Dále výstupy Di — De převodníku kódu 1 jsou napojeny na vstupy Ao — —A7 binárních sčítaček 4i — 4β.
Výstupy £1 — 2/8 binárních sčítaček 4i — 4e jsou napojeny na vstupy Di klopných obvodů 5i — Se typu D, jejichž výstupy Qi jsou napojeny na druhé vstupy Bo binárních sčítaček 4i — 4e a zároveň na výstupní svorky Di’ —De’ resp. vstupy neznázorněné paměti pro řízení výkonných členů okrouhlého· pletacího stroje nebo skupiny strojů. Dále svorka S je napojena na vstupy CP hodinových pulsů všech klopných obvodů 5i — 5β. Nulovací vstupy „0” čítače do čtyř 3 a klopných obvodů 5i — 5e jsou napojeny na cvorku S‘, na kterou je přiváděn impuls od jiného obvodu programovacího zařízení.
Funkce výše popsaného zapojení je následující. Logickou úrovní na adresovém vstupu As převodníku kódu 1 je určen režim „vzor” nebo režim „číslo”. V režimu „vzor”, kdy spínač 2 je propojen na zem, jsou v každém kroku vždy dva bity z převodníku kódu 1, jež odpovídající kombinaci vzoru přivedeny přes binární sčítačky 4i — 4e na vstupy Di — De klopných obvodů. Impulsem od synchronizační stopy, který je přiveden na hodinový vstup klopných obvodů 5i — — 5e se zapíše vstupní informace na výstupu, a to v prvním kroku na výstupy Qi a Q2 klopných obvodů 5i — 52, které jsou přivedeny na výstupní svorky Di’ a D2’ v dalším kroku na další dvě výstupní svorky atd.
Tím je po čtyřech krocích děrné pásky získána informace 8bitového slova a je zapsána na svorkách Di’ — De’ paměti.
V režimu „číslo”, kdy spínač 2 je napojen na zdroj napětí + 5 V, je informace sejmutá z děrné pásky v prvním kroku dekódována jako nulová hodnota. Ve druhém kroku je Informace z děrné pásky dekódována tak, že na výstupech Di — De převodníku kódu 1 je v binárním kódu hodnota stovek. Tato hodnota je přivedena na vstupy Ao — A7 binárních sčítaček 4i —- 4β, z jejichž výstupů 1 — 8 je informace přivedena na vstupy Di — De klopných obvodů 5i — 5e, na jejichž výstupy Qi — Qe se zapíše impulsem od synchronizační stopy děrné pásky přivedením přes svorku S na jejich vstupy CP hodinových pulsů. Informace z výstupů Qi — Qe klopných obvodů 5i — 5e je pak přivedena jednak na vstupy Bo — B7 binárních sčítaček 4i — 4β, a jednak na výstupní svorky Di’ — D8’. Ve třetím kroku je informace sejmutá z děrné pásky dekódovaná tak, že na výstupech převodníku kódu 1 je v binárním kódu hodnota desítek a zapsáním na vstupy Ao — A7 binárních sčítaček 4i — 48 je přičtena k hodnotě stovek zapsaných na vstupech Bo — B7 binárních sčítaček 4i — 4β. Výsledek, resp. součet je přenesen na vstupy Di — Ds klopných obvodů 5i — 5β a je pak impulsem ze svorky S od synchronizační stopy děrné pásky zapsán na výstupy Di — D8 klopných obvodů 5i — 5β a současně je zapsán na vstupy Bo — B7 binárních sčítaček 4ι — 4e a na výstupní svorky Dť — — De’. V posledním čtvrtém kroku je stejným způsobem jako v předešlých krocích k výsledku přičtena hodnota jednotek.
Takto je po čtvrtém kroku hodnota čísla mezi 0 — 255 z děrné pásky dekódována a je zapsána na výstupních svorkách Di’ — De’ paměti. Po zpracování informace z výstupních svorek Dť — De’ jsou sklopné obvody 5i — 5e a čítač do čtyř 3 znulovány impulsem přivedeným na svorku S a může nastat sejmutí a dekódování informace z děrné pásky v dalších čtyřech krocích.

Claims (1)

  1. PREDMET
    Zapojení pro dekódování informace o 8-> bitech z děrné pásky pro režim vzor a číslo pro zápis informace do paměti pro řízení jednoho či více okrouhlých pletacích strojů, obsahujících převodník kódu výstupu z děrné pásky a k němu zapojený čítač do čtyř pro synchronizaci s posunem děrné pásky, vynalezu «vyznačující se tím, že výstupy převodníku Ésódu (lj jsou napojeny na vstupy binárních •sčítaček (4i — 4a), jejichž výstupy jsou napojeny na vstupy klopných obvodů (5i — 5e), jejichž výstupy jsou jsou propojeny jednak rna vstupy paměti, a jednak na druhé vstupy binárních sčítaček (4i — 4β).
CS397081A 1981-05-29 1981-05-29 Zapojení pro dekódování informace CS220708B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS397081A CS220708B1 (cs) 1981-05-29 1981-05-29 Zapojení pro dekódování informace

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS397081A CS220708B1 (cs) 1981-05-29 1981-05-29 Zapojení pro dekódování informace

Publications (1)

Publication Number Publication Date
CS220708B1 true CS220708B1 (cs) 1983-04-29

Family

ID=5381309

Family Applications (1)

Application Number Title Priority Date Filing Date
CS397081A CS220708B1 (cs) 1981-05-29 1981-05-29 Zapojení pro dekódování informace

Country Status (1)

Country Link
CS (1) CS220708B1 (cs)

Similar Documents

Publication Publication Date Title
US3844139A (en) Installation for the control of knitting machines
DE1920454C3 (de) Ein-/Ausgabeterminal
GB1142622A (en) Monitoring systems and apparatus
US3748653A (en) Microprogram memory for electronic computers
DE1303416B (cs)
DE2317870A1 (de) Programmgesteuertes unterbrechungssystem fuer ein- und ausgabe in einem digitalen rechenwerk
US4843539A (en) Information transfer system for transferring binary information
CA1118905A (en) Memory programming control system
US3000555A (en) Digital computer input
FR2426285A1 (fr) Dispositif de commande numerique
US3879963A (en) Electrical Patterning System for Circular Knitting Machines
US3360781A (en) Control circuit for a key punch or verifier
EP0353610A3 (en) Multiplexing apparatus
US3266023A (en) Parallel program data system
CS220708B1 (cs) Zapojení pro dekódování informace
US6892256B1 (en) Automated system for storing revision information from slave programmable devices in a master programmable device
US3886528A (en) Programmable control apparatus
US3175190A (en) Machine tool control circuit having a program crossbar switch and a bridge means for checking crosspoints
TW357294B (en) Apparatus for managing relationships between objects
US3699545A (en) Adaptable associative memory system
US3233224A (en) Data processing system
GB1083171A (en) Improvements in or relating to data processing apparatus
GB1087575A (en) Communications accumulation and distribution
US5329538A (en) Circuit for providing digital data having high clarity in a digital signal receiver
US2923924A (en) Information recording control and check