CS220101B1 - Zapojení kodéru linkoveho signálu pro digitální přenosové systémy - Google Patents
Zapojení kodéru linkoveho signálu pro digitální přenosové systémy Download PDFInfo
- Publication number
- CS220101B1 CS220101B1 CS671981A CS671981A CS220101B1 CS 220101 B1 CS220101 B1 CS 220101B1 CS 671981 A CS671981 A CS 671981A CS 671981 A CS671981 A CS 671981A CS 220101 B1 CS220101 B1 CS 220101B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- output
- signal
- binary
- line
- Prior art date
Links
Landscapes
- Arrangements For Transmission Of Measured Signals (AREA)
- Dc Digital Transmission (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
Description
Vynález se týká zapojení kodéru linkového signálu, používaného v digitálních přenosových systémech zvláště pak těch, které pracují na symetrických kabelech.
. Dominantním rušícím vlivem omezujícím
- délku opakovacího úseku na symetrickém kabelu je přeslech mezi póry. Pro omezení přeslechu je výhodné takové řešení kodéru, v který kóduje linkový signál tak, aby jeho výkonové spektrum bylo co nejvíce stlačeno k nižším kmitočtům, protože odstup signálu od přeslechu s kmitočtem obecně klesá.
V současné době jedním z používaných kodérů velmi dobrých vlastností je kodér duobinárního signálu, s nímž se dosahuje velmi malé hustoty výkonu v oblasti Nyquistova kmitočtu. Nevýhodou tohoto kodéru však je nevyužitelně veliká redundance, která způsobuje, že takto kódovaný signál, ačkoliv je trojkový, zachovává symbolovou rychlost dvojkového signálu. To se projevuje zvláště nepříznivě při rušení přeslechu na blízkém konci.
Tento nedostatek odstraňuje zapojení kodéru linkového signálu pro digitální přenosové systémy podle vynálezu, jehož podstata spočívá v tom, že k výstupu členu blokujícího dvojkový signál po třech symbolech binace, jehož výstup je spojen se vstupem je připojen vstup detektoru alternující kompaměťového členu předchozího stavu, k jehož výstupu je připojen druhý vstup generátoru linkového trojkového signálu, jehož první vstup je spojen s výstupem členu blokujícího dvojkový signál po třech symbolech a jehož synchronizační vstup stejně tak jako synchronizační vstuo členu blokujícího dvojkový signál po třech symbolech je připojen k výstupům zdroje synchronizačních impulsů, přičemž k výstupu generátoru linkového trojkového signálu je připojen vstup výstupních obvodů, na jejichž výstup je připojen vstup digitálního traktu.
Hlavní výhody řešení podle vynálezu spočívají v tom, že se dosahuje snížení výkonu přeslechového signálu, že jsou menší zisk korekčního zesilovače, menší rušení přeslechu ve výstroji systému a možnost použití součástí s nižším mezním kmitočtem. Výstupní signál z kodéru podle vynálezu obsahuje více časonosné složky než signál duobinární. Např. pravděpodobnost výskytu posloupnosti 10 impulsů stejné polarity je rovna 1/16384, zatímco v signálu duobinárním je rovna 1/1024. Pravděpodobnost výskytu posloupnosti 10 bezproudových míst je rovna 1/32768, zatímco u signálu duobinárního je opět rovna 1/1024.
Vynález je dále vysvětlen ve spojení s výkresovou částí.
Blokové schéma zapojení podle vynálezu je znázorněno na schématu.
K výstupu členu 1 blokujícího dvojkový signál po třech symbolech je připojen vstup detektoru 3 alternující kombinace, jehož výstup je spojen se vstupem paměťového členu 4 předchozího stavu. K výstupu tohoto paměťového členu 4 předchozího stavu je připojen druhý vstup 9 generátoru 2 linkového trojkového signálu, jehož první vstup 8 je spojen s výstupem členu 1 blokujícího dvojkový signál po třech symbolech. Synchronizační vstup 10 generátoru 2 linkového trojkového signálu, stejně tak jako synchronizační vstup 11 členu 1 blokujícího dvojkový signál po třech symbolech je připojen k výstupům zdroje 7 synchronizačních impulsů. K výstupu generátoru 2 linkového trojkového signálu je připojen vstup výstupních obvodů 5, na jejichž výstup je připojen vstup digitálního traktu 6.
K stlačení výkonového spektra signálu v kodéru dochází ve dvou krocích. V prvním kroku je v členu 1 blokujícím dvojkový signál po třech symbolech vytvářen pro každou trojici dvojkových prvků index, který se přenáší do generátoru 2 linkového trojkového signálu, kde určuje složení odpovídající vysílané dvousymbolové trojkové kombinace. Pro osm možných dvojkových kombinací je tak k dispozici devět možných trojkových kombinací. Redundance byla tedy značně snížena, symbolová rychlost na výstupu generátoru 2 linkového trojkového signálu je rovna dvěma třetinám rychlosti vstupního dvojkového signálu. Ve druhém kroku je stávající redundance dále využita ke stlačení výkonového spektra do oblasti nižších kmitočtů. Je známo, že u trojkového signálu obsahuje nejvíce vysokofrekvenčních složek část signálu vytvořená pravidelným střídáním symbolů +1 a —1. Kodér podle vynálezu pracuje tak, že při novém příchodu dvojkové kombinace, nazývané dále alternující kombinace, které by odpovídala trojková kombinace -j-l —1, se pravidelně střídají vysílané kombinace -j-l, —1 a —1 -j-l. Tím se pro tuto kombinaci jakoby dosahuje dvojnásobného stlačení výkonového spektra k nižším kmitočtům. Tuto funkci zajišťuje detektor 3 alternující kombinace, který je buzen signálem z výstupu členu 1 blokujícího dvojkový signál po třech symbolech a který svým výstupem budí paměťový člen 4 předchozího stavu, realizovaný např. histabilním klopným obvodem. Výstup paměťového členu 4 předchozího stavu je připojen k druhému vstupu 9 generátoru 2 linkového trojkového signálu, kde řídí střídavé vysílání trojkových kombinací -j-l —1 a —1 -j-l, odpovídajících alternující dvojkové kombinaci. Signál vystupující z generátoru 2 linkového trojkového signálu je dále zpracován ve výstupních obvodech 5, kde je upraven pro vyslání do digitálního traktu 6. Digitální trakt 6 je navržen pro symbolovou rychlost rovnou dvěma třetinám přenosové rychlosti a musí být přizpůsoben píro přenos signálu se stejnosměrnou složkou výkonového spektra. Zapojení kodéru podle vynálezu doplňuje zdroj 7 synchronizačních impulsů, připojený svými výstupy k synchronizačnímu vstupu 11 členu 1 blokujícího dvojkový signál po třech symbolech a synchronizačnímu vstupu 10 generátoru 2 linkového trojkového signálu. Přenos indexu z členu 1 blokujícího dvojkový signál po třech symbolech do generátoru 2 linkového trojkového signálu a do detektoru 3 alternující kombinace lze realizovat různými způsoby. Nejjednodušší je použití třídrátového dvojkového vyjádření, jiná možnost je pomocí osmi vodičové realizace kódu jedna iz osmi.
Na počítači byl simulován přenos digitálního signálu v jednokabelovém provozu, při útlumu kabelového úseku 50dB při polovičním bitovém kmitočtu. Při principiálně stejně náročné konstrukci korekčních obvodů opakovače byl v rozhodovacím místě opakovače vypočten pro případ kodéru podle vynálezu poloviční výkon přeslechového signálu než při použití kodéru duobinárního.
Claims (1)
- Zapojení kodéru linkového signálu pro digitální přenosové systémy, zejména pro systémy pracující na symetrických kabelech, vyznačené tím, že k výstupu členu (1] blokujícího dvojkový signál po třech symbolech je připojen vstup detektoru (3) alternující Kombinace, jehož výstup je spojen se vstupem paměťového členu (4) předchozíno stavu, k jehož výstupu je připojen druhý vstup (9) generátoru (2) linkového trojkového signálu, jehož první vstup (8) je spoVYNÁLEZU jen s výstupem členu (1) blokujícího dvojkový signál po třech symbolech a jehož synchronizační vstup (10), stejně tak jako synchronizační vstup (11) členu (1) blokujícího dvojkový signál po třech symbolech je připojen k výstupům zdroje (7) synchronizačních impulsů, přičemž k výstupu generátoru (2) linkového trojkového signálu je připojen vstup výstupních obvodů (5), na jejichž výstup je připojen vstup digitálního traktu (6).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS671981A CS220101B1 (cs) | 1981-09-11 | 1981-09-11 | Zapojení kodéru linkoveho signálu pro digitální přenosové systémy |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS671981A CS220101B1 (cs) | 1981-09-11 | 1981-09-11 | Zapojení kodéru linkoveho signálu pro digitální přenosové systémy |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS220101B1 true CS220101B1 (cs) | 1983-03-25 |
Family
ID=5414880
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS671981A CS220101B1 (cs) | 1981-09-11 | 1981-09-11 | Zapojení kodéru linkoveho signálu pro digitální přenosové systémy |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS220101B1 (cs) |
-
1981
- 1981-09-11 CS CS671981A patent/CS220101B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5200979A (en) | High speed telecommunication system using a novel line code | |
| US4786890A (en) | Method and apparatus for implementing a PRML code | |
| US5434886A (en) | Digital communication system | |
| US5761247A (en) | Rob bit compensation system and method associated with a receiver or codec | |
| JP3059636B2 (ja) | 符号間干渉チャネルを介してデータを伝送する方法とその装置 | |
| US6963697B2 (en) | Increased transmission capacity for a fiber-optic link | |
| KR930015438A (ko) | 데이타 심벌을 전송하는 전송 시스템 | |
| KR20000070263A (ko) | 인코더 및 디코더 | |
| JPS5994937A (ja) | デジタル通信システム | |
| EP0122655B1 (en) | Digital transmission system | |
| US4583237A (en) | Technique for synchronous near-instantaneous coding | |
| US6438728B1 (en) | Error character generation | |
| CS220101B1 (cs) | Zapojení kodéru linkoveho signálu pro digitální přenosové systémy | |
| US4542516A (en) | ADPCM Encoder/decoder with zero code suppression | |
| GB1269379A (en) | A pcm transmission system | |
| DK0493466T3 (da) | System til reduktion af ordbredde ved behandling og transmission af videosignaler | |
| EP0090314A2 (en) | PCM encoder conformable to the A-law | |
| JPH0629956A (ja) | Sdh信号における誤り訂正符号挿入処理方式及び光伝送装置 | |
| SU725254A1 (ru) | Устройство передачи информации с каскадным кодом | |
| KR890004319B1 (ko) | 직-병렬 및 병-직렬 공용 변환회로 | |
| KR860001344B1 (ko) | 가변어장(Variable-Word-Length) 데이타 코우드용 디지탈 데이타 코우드 변환회로 | |
| JPH0229255B2 (ja) | Shingodensohoshiki | |
| JPH0316338A (ja) | 相関符号伝送システム | |
| JPS5730452A (en) | Variable-length code transmission system | |
| Asabe | Multilevel balanced code with redundant digits |