CS219543B1 - Způsob volby režimů zařízení obsahujících procesor a klávesnici - Google Patents

Způsob volby režimů zařízení obsahujících procesor a klávesnici Download PDF

Info

Publication number
CS219543B1
CS219543B1 CS629880A CS629880A CS219543B1 CS 219543 B1 CS219543 B1 CS 219543B1 CS 629880 A CS629880 A CS 629880A CS 629880 A CS629880 A CS 629880A CS 219543 B1 CS219543 B1 CS 219543B1
Authority
CS
Czechoslovakia
Prior art keywords
nature
bit
bits
keyboard
memory location
Prior art date
Application number
CS629880A
Other languages
English (en)
Inventor
Jan Hendrych
Original Assignee
Jan Hendrych
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jan Hendrych filed Critical Jan Hendrych
Priority to CS629880A priority Critical patent/CS219543B1/cs
Publication of CS219543B1 publication Critical patent/CS219543B1/cs

Links

Landscapes

  • Input From Keyboards Or The Like (AREA)

Abstract

Vynález se týká výpočetní techniky. Vynález řeší volbu režimů zařízení pouze pomocí klávesnice. Podstata vynálezu spočívá v tom, že u zařízení s procesorem se klávesnice využívá pro volbu režimů tak, že procesor připraví režim zařízení podle dekódovaných údajů klávesnice. Vynálezu může být využito jako vstupního nebo výstupního zařízení počítačů, dále při číslicovém řízení obráběcích strojů a ve všech technologických postupech řízených procesorem.

Description

Vynález se týká způsobu volby režimů zařízení obsahujících procesor a klávesnici a řeší volbu režimů zařízení pouze pomocí klávesnice.
Dosud se volba režimů u zařízení obsahujících procesor a klávesnici prováděla tak, že signály ze speciálních tlačítek nebo přepínačů ovládaly režim zařízení, zatímco klávesnice sloužila pouze pro vkládání dat a displej pro zobrazování dat. U zařízení s mnoha režimy bylo zapotřebí mnoho tlačítek nebo přepínačů, které se umísťovaly na ovládací panel, spolu se signálními prvky, indikujícími zvolený režim. Ovládací panely byly v důsledku toho složité, velkých rozměrů, výrobně nákladné a velmi drahé.
Uvedené nedostatky odstraňuje způsob volby režimů zařízení obsahujících procesor a klávesnici, kde bity z klávesnice se nejprve ukládají na vyhrazené místo v paměti, podle vynálezu, jehož podstata spočívá v tom, že při ukládání bitů nebo po jejich uložení se zjišťuje povaha prvního bitu, pokud znamená volbu režimů, v tom případě podle zjištěných povah dalších bitů se nastaví adresa začátku mikroprogramu příslušného režimu zařízení do prvního paměťového místa a po zjištění povahy bitu konce volby nebo zjištěním pevného počtu bitů volby se skočí na adresu uloženou v prvním parně fovém místě, příp. zjištěním povahy bitu mazání volby se první paměťové místo vynuluje.
Výhoda způsobu volby režimů zařízení podle vynálezu spočívá v tom, že volba režimů se provádí pouze z klávesnice, takže z ovládacího panelu mohou odpadnout všechny ovládací prvky. V případě, že k procesoru je připojen displej, může ovládací panel odpadnout úplně. Pokud je součástí displeje klávesnice, provádí se volba režimů z této klávesnice. U složitějších zařízení se dosahuje vypuštěním ovládacího panelu značných úspor. Samo ovládání je pro operátora výhodnější, neboť se provádí bezprostředně z klávesnice s kontrolou na displeji.
Několik konkrétních příkladů způsobů volby režimů zařízení obsahujících procesor a klávesnici podle vynálezu je vysvětleno v dalším popisu a schématech.
Základní způsob volby režimů zařízení má vyhrazené 3 bity s povahou začátek volby ZV, mazání volby MV a konec volby KV. Jednotlivé bity z klávesnice se ukládají na. vyhrazené místo v paměti. Při ukládání nebo po uložení všech bitů do paměti se zjišťuje povaha, prvního· bitu l.B. V případě, že první bit 1. B má povahu začátku volby ZV, zjišťuje se i povaha dalších bitů DB. U dalších bitů DB se zjišťuje povaha mazání volby MV a konec volby KV. Pokud nebyla zjištěna ani jedna z těchto povah, další bity DB se zpracují a do prvního paměťového místa l.PM se připraví adresa začátku mikroprogramu nového režimu ANR. Zjistí-li se povaha konce volby KV, provede se skok na připravenou adresu nového režimu ANR. Tím má zařízení nastaven nový režim. Při zjištění povahy mazání volby MV u některého z dalších bitů DB se nahraje nula do prvního paměťového místa l.PM. Tím se případně připravená adresa nového režimu ANR vymaže a původní režim zařízení zůstává. Bitů, které se zpracovávají při přípravě adresy nového režimu, může být několik. Schematické znázornění základního způsobu volby režimů je znázorněno na obrázku, kde uzavřená smyčka znamená postupné zpracování několika dalších bitů DB.

Claims (4)

  1. Varianta základního způsobu volby režimů nepoužívá povahu bitu konec volby KV. Místo toho se počítají další hity DB a po zpracování jistého počtu dalších bitů se provede skok podle prvního parně ťového místa l.PM, čímž se nastaví nový režim zařízení. Po zjištění povahy prvního hitu l.B začátek volby ZV se předá do druhého paměťového místa 2.PM číslo K, odpovídající počtu dalších bitů DB pro nastavení nového režimu. Potom, když není zjištěna u dalšího bitu DB povaha mazání volby MV, provede se zpracování dalšího bitu DB a nastavení adresy nového režimu ANR do prvního paměťového místa l.PM. Dále se odečte od druhého paměťového místa 2.PM jednička a zjistí se, zda je druhé paměťové místo 2.PM nulové. V kladném případě se provede skok podle prvního paměťového místa l.PM, čímž se nastaví nový režim zařízení. V záporném případě se opakuje uvedený postup s dalšími bity DB. Schéma této varianty je následující:
    Ί
    Uvedené základní způsoby volby režimů zařízení je možno rozšířit a případně pozměnit, např. bity s povahou mazání volby MV a konec volby KV nemusí být vyhrazené pouze pro volbu režimů, ale je možno využít jiných bitů s o-bdobnou povahou.
    Volba jednotlivých režimů může mít podle druhu volby různý počet bitů. V tomto případě u druhého základního způsobu volby se rozlišení druhu volby provede podle druhého bitu 2.B. Potom se uvedený způsob po zjištění povahy prvního bitu začátek volby l.B = ZV rozšíří o zpracování druhého* bitu 2.B a podle výsledku zpracování se nastaví číslo K do druhého paměťového místa 2.PM. Schéma je pak doplněna takto:
    DB = MN
    AND
  2. 2 13 5
    Při styku klávesnice s procesorem se někdy používá přenosu nejprve stavu klávesnice, potom dát klávesnice. Ve stavu bývá pouze informace o připravenosti dat nebo o chybě. Do stavu je možno umístit též informaci o volbě, zvláště o začátku volby.
  3. Způsob volby režimů v tomto případě zůstává, jen zjištění povahy prvního bitu
    l.B je nahrazeno zjištěním povahy stavu klávesnice.
    Některé procesory mívají šířku dat ve
  4. 4 3 slovech, která jsou větší než 1 bit. V tomto případě je výhodné umístit informaci o povaze začátku, konce, příp. i mazání volby do části slova přesahující bit. Způsob volby režimů zůstává opět stejný, pouze místo zjišťování povahy bitů je nahrazeno zjišťováním povahy slov.
    Výše popsaná rozšíření způsobu volby režimů je možno různě kombinovat podle toho, co je v daném případě nejvýhodnější.
    PŘEDMĚT
    Způsob volby režimů zařízení obsahujících procesor a klávesnici, kde bity z klávesnice se nejprve ukládají na vyhrazené místo v paměti, vyznačený tím, že při ukládání bitů nebo po jejich uložení se zjišťuje povaha prvního bitu, pokud znamená volbu režimů, v tom případě podle zjištěných povah dalších bitů se nastaví adresa začátku mikroprogramu příslušného režimu zařízení do prvního paměťového místa a po zjištění povahy bitu konce volby nebo zjištěním pevného počtu bitů volby se skočí na adresu uloženou v prvním paměťovém místě, příp. zjištěním povahy bitu mazání volby se první paměťové místo vynuluje.
CS629880A 1980-09-18 1980-09-18 Způsob volby režimů zařízení obsahujících procesor a klávesnici CS219543B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS629880A CS219543B1 (cs) 1980-09-18 1980-09-18 Způsob volby režimů zařízení obsahujících procesor a klávesnici

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS629880A CS219543B1 (cs) 1980-09-18 1980-09-18 Způsob volby režimů zařízení obsahujících procesor a klávesnici

Publications (1)

Publication Number Publication Date
CS219543B1 true CS219543B1 (cs) 1983-03-25

Family

ID=5409695

Family Applications (1)

Application Number Title Priority Date Filing Date
CS629880A CS219543B1 (cs) 1980-09-18 1980-09-18 Způsob volby režimů zařízení obsahujících procesor a klávesnici

Country Status (1)

Country Link
CS (1) CS219543B1 (cs)

Similar Documents

Publication Publication Date Title
US4231106A (en) Performance monitor apparatus and method
US4247905A (en) Memory clear system
KR100695187B1 (ko) 단일 스텝 처리 방법 및 장치
US3855461A (en) Calculator with key code association and display features
US4323963A (en) Hardware interpretive mode microprocessor
US3302183A (en) Micro-program digital computer
US3292155A (en) Computer branch command
JPS56135204A (en) Programmable controller
US3348211A (en) Return address system for a data processor
US4937780A (en) Single instruction updating of processing time field using software invisible working registers
US3533078A (en) Keyboard entry control apparatus
US2853698A (en) Compression system
US3153225A (en) Data processor with improved subroutine control
CS219543B1 (cs) Způsob volby režimů zařízení obsahujících procesor a klávesnici
JPS5578318A (en) Program loading processing system
JPS6020772B2 (ja) コンピユ−タにおけるプログラム書込装置
US3846761A (en) Positioning controlling apparatus
US3247490A (en) Computer memory system
JPS5824811B2 (ja) 情報処理システムにおける端末装置のリセット制御方式
GB942153A (en) Improvements in or relating to data processing apparatus
JPS54117883A (en) Numerical control device
US2935259A (en) Shifting register shift means
JPS5831005B2 (ja) 電子機器
JPS5828272Y2 (ja) 計算機のデバツク装置
JPS55115159A (en) Information processing unit