CS218039B1 - Zapojení na připojování periferních zařízení počítačů na sílové napětí - Google Patents
Zapojení na připojování periferních zařízení počítačů na sílové napětí Download PDFInfo
- Publication number
- CS218039B1 CS218039B1 CS732681A CS732681A CS218039B1 CS 218039 B1 CS218039 B1 CS 218039B1 CS 732681 A CS732681 A CS 732681A CS 732681 A CS732681 A CS 732681A CS 218039 B1 CS218039 B1 CS 218039B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- terminal
- flop
- monostable flip
- voltage
- Prior art date
Links
Landscapes
- Direct Current Feeding And Distribution (AREA)
Abstract
Vynález se týká zapojení, které slouží k připojování periferních zařízení počítačů na síťové napětí. Zapojení je jednoduchého provedení, má nižší spotřebu elektrické energie a možnost snadného nastavení čekací doby a rozběhové doby. V""'" jeho podstata spočívá v použití elektronických prvků, v tomto případě dvou mono· stabilních klopných obvodů a k nim přiřazenému dvouvstupovému a třívstupovéniu obvodu typu negace logického součinu, iu: vertorů a tranzistoru s použitím dalších běžných elektrických prvků uspořádaných jak je znázorněno na obr. 1 výkresů. Zapojení lze použít pro libovolný typ periferních zařízení.
Description
Vynález se týká zapojení na připojování periferních zařízení počítačů na síťové napětí.
Aby se snížila spotřeba elektrické energie, mechanické opotřebování mechanické části periferních zařízení, používaných na výstupní straně počítačů, například děrovačů, psacích jednotek, tiskáren a podobně, jsou tyto odpojovány od síťového napětí, pokud během činnosti počítače nejsou v provozu.
Toto odpojování a pak připojování je řízeno počítačem. Dosud známá zapojení k provádění této činnosti jsou poměrně složitá.
Uvedené nevýhody odstraňuje zapojení na připojování periferních zařízení počítačů na síťové napětí podle vynálezu, jehož podstatou je, že svorka vstupního povelového signálu pro připojení na počítač je spojena se vstupem pro spouštění náběžnou hranou prvního monostabilního klopného obvodu, s druhým vstupem třívstupového obvodu typu negace logického součinu, jehož výstup je připojen přes třetí invertor na svorku výstupního povelového signálu pro připojení na periferní zařízení, vstup pro spouštění sestupnou hranou prvního monostabilního klopného obvodu je připojen na první svorku pro nulové napětí, druhá svorka pro nulové napětí je připojena přes první invertor na nulovací vstup prvního monostabilního· klopného obvodu, jehož přímý výstup je připojen na první vstup třívstupového obvodu typu negace logického součinu, na vstup pro spouštění náběžnou hranou druhého monostabilního klopného obvodu na první vstup dvouvstupového obvodu typu negace logického součinu, nulový výstup prvního monostabilního klopného obvodu je připojen na vstup druhého invertoru, jehož výstup je připojen přes třetí odpor na třetí svorku pro kladné napětí a přes čtvrtý odpor na bázi tranzistoru, vstup pro připojení vnější kapacity prvního monostabilního klopného obvodu je spojen přes první kondenzátor se vstupem pro připojení vnějšího odporu, připojeným přes první odpor na první svorku pro kladné napětí, vstup pro sppuštění sestupnou hranou druhého monostabilního klopného obvodu je připojen na třetí svorku pro nulové napětí, výstup dvouvstupového obvodu typu negace logického součinu je připojen přes třetí kondenzátor na čtvrtou svorku pro záporné napětí a na nulovací vstup druhého· monostabilního klopného obvodu, jehož negovaný výstup je připojen na druhý vstup dvouvstupového obvodu typu negace logického součinu a na třetí vstup třívstupového obvodu typu negace logického součinu, vstup pro připojení vnější kapacity druhého monostabilního klopného obvodu je spojen přes druhý kondenzátor s jeho vstupem pro připojení vnějšího odporu, připojeného přes druhý odpor na druhou svorku pro kladné napětí, emitor tranzistoru je připojen na pátou svorku pro nulové napětí, kdežto jeho kolektor přes relé na čtvrtou svorku pro kladné napětí, přičemž svorky pro síťová napětí jsou připojeny přes zapínací kontakty relé na svorky pro síťové napájecí napětí periferního zařízení.
Výhodou zapojení na připojování periferních zařízení počítačů na síťové napětí podle vynálezu, kromě toho, že odstraňuje uvedené nevýhody, je jeho jednoduchost, nižší spotřeba a možnost snadného nastavení čekací doby a rozběhové doby.
Příklad zapojení na připojování periferních zařízení počítačů na síťové napětí podle vynálezu je znázorněn na připojených výkresech, na nichž obr. 1 představuje schéma zapojení, obr. 2 časový diagram zapojení.
Svorka 010 pro vstupní povelový signál C—IN pro připojení na neznázorněný počítač je spojena se vstupem pro spouštění náoěžnou hranou 012 prvního monostabilního Klopného obvodu MK01 a s druhým vstupem třívstupového obvodu NST typu negace logického součinu, jehož výstup je připojen přes třetí invertor INV3 na svorku 0010 výstupního povelového signálu C—OUT zapojení pro připojení na neznázorněné periferní zařízení. Vstup 011 pro spouštění sestupnou hranou prvního monostabilního klopného obvodu MK01 je připojen na první svorku 1 pro nulové napětí. Druhá svorka 2 pro nulové napětí je připojena přes první invertor INV1 na nulovací vstup 013 prvního monostabilního klopného obvodu MK01, jehož přímý výstup 001 pro signál Q1 je připojen na první vstup třívstupového obvodu NST typu negace logického součinu, na vstup 022 pro spouštění náběžnou hranou druhého monostabilního klopného obvodu MK02 a na první vstup dvouvstupového obvodu NSD typu negace logického součinu. Negovaný výstup 002 pro signál Q1 prvního monostabilního klopného obvodu MK01 je připojen na vstup druhého invertoru INV2, jehož výstup je připojen přes třetí odpor R3 na třetí svorku 13 pro kladné napětí a přes čtvrtý odpor R4 na bázi tranzistoru TR typu npn. Vstup 014 pro připojení vnější kapacity prvního monostabilního klopného obvodu MK01 je spojen přes první kondenzátor Cl se vstupem 015 pro připojení vnějšího odporu, připojeným přes první odpor Rl na první svorku 11 pro kladné napětí. Vstup 021 pro spouštění sestupnou hranou druhého monostabilního klopného obvodu MK02 je připojen na třetí svorku 3 pro nulové napětí. Výstup dvouvstupového obvodu NSD typu negace logického součinu je připojen přes třetí kondenzátor C3 na čtvrtou svorku 4 pro záporné napětí a na nulovací vstup 023 druhého monostabilního klopného obvodu MK02, jehož negovaný výstup 0021 pro signál Q2 je připojen na druhý vstup dvouvstupového· obvodu NSD typu negace logického součinu a na třetí vstup třívstupového obvodu NST typu negace logického součinu. Vstup 024 pro
S připojení vnější kapacity druhého monostabilního klopného obvodu MK02 je spojen přes druhý kondenzátor C2 s jeho vstupem 025 pro připojení vnějšího odporu, připojeného přes druhý odpor R2 na druhou svorku 12 pro kladné napětí. Emitor tranzistoru TR je připojen na pátou svorku 5 pro nulové napětí, kdežto jeho kolektor přes relé F na čtvrtou svorku 14 pro kladné napětí. Paralelně k relé F je připojena ochranná dioda D a ochranný odpor R5 v sérii. Svorky 21, 22 pro síťové napětí jsou připojeny přes zapínací kontakty fl, Ϊ2 relé F na svorky 23, 24, sloužící k přívodu síťového napětí k neznázorněnému perifernímu zařízení.
Má-li být periferní zařízení uvedeno v činnost, vyšle se z počítače na svorku 010 vstupní povelový signál C—IN. Ten vyvolá na přímém výstupu 001 prvního monostabilního klopného obvodu MK01 signál Ql o délce Tl = RT1. CT1, odpovídající čekací době, kdežto na negovaném výstupu 0021 druhého monostabilního klopného obvodu MK02 signál Q2 o délce T2 = RT2. CT2, což je rozběhová doba a který se projeví poklesem úrovně z logické 1 na logickou 0 po tuto dobu. Jakmile skončí tento pokles úrovně a signál Q2 je opět na úrovni logické 1, objeví se na výstupu třívstupového obvodu NST typu negace logického součinu úroveň logické 0 vždy, je-li na svorce 010 vstupní povelový signál C—IN o úrovni logické 1. Přitom vybuzení tranzistoru TR a přitažení kotvy relé F, a tím i připojení síťového napětí ke neznázorněné periferii, nastane v okamžiku, kdy přímý výstup MK01 přejde z úrovně logické 0 do úrovně logické 1 a trvá po celou dobu trvání impulsu Tp Na svorce
0010 je vstupní povelový signál C—OUT o úrovni logické 1 vždy, když se úroveň logic: ké 1 vstupního povelového signálu C—IN objeví na svorce 010, avšak až po uplynutí rozběhové doby T2.
Rozběhová doba T2 slouží k plnému rozběhu především mechanických částí periferního zařízení, například elektromotorů a podobně. Po uplynutí rozběhové doby T2 je možné, aby vstupní povelový signál C—IN procházel přes logiku uvedeného zapojení až na jeho výstupní svorku 0010 a přes ni na vstup neznázorněného periferního zařízení, kterému takto dává příkaz k vykonání určité operace, jako tisk, děrování atp.
Pokud v průběhu čekací doby Tl nepřijde na svorku 010 další vstupní povelový signál C—IN, skončí po provedení jedné operace periferního zařízení čekací doba Tl a s ní i signály Ql a Ql. Tranzistor TR se uzavře, kontakty fl, f2 relé F se rozpojí a periferní zařízení se odpojí od síťového napětí.
Pokud v průběhu čekací doby Tl a po uplynutí rozběhové doby T2, to je v době T = Tl — T2 i po vykonání jedné operace přijde na svorku 010 další vstupní povelový signál C—IN, prochrází tento signál logikou uvedeného zapojení na výstupní svorku 0010. Současně způsobuje prodloužení čekací doby o délku Tl od okamžiku příchodu tohoto dalšího povelového· signálu.
Rozběhovou dobu T2 lze nastavit podle potřeby volbou hodnoty druhého odporu R2 a druhého kondenzátorů C2. Čekací dobu Tl je možné nastavit volbou hodnoty prvního odporu Rl a prvního kondenzátorů Cl.
Zapojení lze použít pro libovolný typ periferního zařízení.
Claims (1)
- PŘEDMĚTZapojení na připojování periferních zařízení počítačů na síťové napětí, vyznačené tím, že svorka (010) pro vstupní povelový signál pro· připojení na počítač je spojena se vstupem (012) pro spouštění náběžnou hranou prvního monostabilního klopného obvodu (MK01) a s druhým vstupem třívstupového obvodu (NST) typu negace logického součinu, jehož výstup je připojen přes třetí invertor (INV3) na svorku (0010) pro výstupní povelový signál pro připojení na periferní zařízení, vstup (011) pro spouštění sestupnou hranou prvního monostabllního klopného obvodu (MK01) je připojen na první svorku (1) pro nulové napětí, druhá svorka (2) pro nulové napětí je připojena přes první invertor (INV1) na nulovací vstup (013) prvního monostabilního klopného obvodu (MK01), jehož přímý výstup (001) je připojen na první vstup třívstupového obvodu (NST) typu negace logického součinu, na vstup (022) pro spouštění náběžnou hranou druhého monostabilního klopného obvodu (MK02) a na první vstup dvouvstupového obvodu (NSD) typu negaVYNÁLEZU ce logického součinu, nulový výstup (002) prvního monostabilního klopného obvodu (MK01) je připojen na vstup druhého invertoru (INV2), jehož výstup je připojen přes třetí odpor (R3) na třetí svorku (13) pro kladné napětí a přes čtvrtý odpor (R4) na bázi tranzistoru (TR), vstup (014) pro připojení vnější kapacity prvního monostabilního klopného obvodu (MK01) je spojen přes první kondenzátor (Cl) se vstupem (015) pro připojení vnějšího odporu, připojeným přes první odpor (Rl) na první svorku (11) pro kladné napětí, vstup (021) pro spouštění sestupnou hranou druhého monostabilního klopného obvodu (MK02) je připojen na třetí svorku (3) pro nulové napětí, výstup dvouvstupového obvodu (NSD) typu negace logického součinu je připojen přes třetí kondenzátor (C3) na čtvrtou svorku (4) pro záporné napětí a na nulovací vstup (023) druhého monostabilního klopného obvodu (MK02), jehož negovaný výstup (0021) je připojen na druhý vstup dvouvstupového obvodu (NSD) typu negace logického součinu a na třetí vstup třívstupového obvodu (NST) typu negace logického součinu, vstup (024) pro připojení vnější kapacity druhého monostabilního klopného- obvodu (MK02) je spojen přes druhý kondenzátor (C2) s jeho vstupem (025) pro připojení vnějšího odporu, připojeného přes druhý odpor (R2) na druhou svorku (12) pro kladné napětí, emitor tranzistoru (TR) je připojen na pátou svorku (5) pro nulové napětí, kdežto jeho kolektor přes relé (F) na čtvrtou svorku (14) pro kladné napětí, přičemž svorky (21, 22) pro síťové napětí jsou připojeny přes zapínací kontakty (fl, f2) relé (F) na svorky (23, 24) pro síťové napájení napětí periferního zařízení.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS732681A CS218039B1 (cs) | 1981-10-07 | 1981-10-07 | Zapojení na připojování periferních zařízení počítačů na sílové napětí |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS732681A CS218039B1 (cs) | 1981-10-07 | 1981-10-07 | Zapojení na připojování periferních zařízení počítačů na sílové napětí |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS218039B1 true CS218039B1 (cs) | 1983-02-25 |
Family
ID=5422200
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS732681A CS218039B1 (cs) | 1981-10-07 | 1981-10-07 | Zapojení na připojování periferních zařízení počítačů na sílové napětí |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS218039B1 (cs) |
-
1981
- 1981-10-07 CS CS732681A patent/CS218039B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR890013740A (ko) | 모노리틱 집적회로 | |
| US4188547A (en) | Multi-mode control logic circuit for solid state relays | |
| CS218039B1 (cs) | Zapojení na připojování periferních zařízení počítačů na sílové napětí | |
| JPS6333734B2 (cs) | ||
| US3597629A (en) | Temporary memory restore circuit for multivibrator | |
| GB2067866A (en) | Control interface circuit | |
| JP2772051B2 (ja) | プログラマブル入出力回路及びプログラマブル論理素子 | |
| US3089036A (en) | Transistor protective circuit | |
| US3613017A (en) | Logic circuit | |
| US3727141A (en) | Trigger circuit for a bistable multivibrator | |
| KR860001360Y1 (ko) | 트리거플립플롭회로 | |
| JP2580047Y2 (ja) | スイッチ入力回路 | |
| JPS5648721A (en) | Integrated circuit | |
| US3377517A (en) | Relay computer circuits | |
| CN211908765U (zh) | 一种d触发器组成的起保停电路 | |
| SU731562A1 (ru) | Устройство дл устранени вли ни дребезга контактов | |
| US3185865A (en) | Transistoried multivibrator with built-in time delay | |
| US3774235A (en) | Alternating current static control system | |
| JPS6026325B2 (ja) | 同期形論理回路 | |
| SU907805A1 (ru) | Логический элемент и-или-и/и-или-и-не | |
| JPH01194713A (ja) | 半導体集積回路装置 | |
| KR890006231Y1 (ko) | 체터링 방지의 푸쉬 보턴 스위치 회로 | |
| KR880003607Y1 (ko) | 직렬 및 병렬 제어 겸용 멀티플렉서 입력회로 | |
| JPS6212635B2 (cs) | ||
| JPS5577236A (en) | Interface circuit of logic circuit |