CS216065B1 - Zapojení obvodu pro ochranu informace v oblasti ROM u feritové koincidenční paměti - Google Patents

Zapojení obvodu pro ochranu informace v oblasti ROM u feritové koincidenční paměti Download PDF

Info

Publication number
CS216065B1
CS216065B1 CS115681A CS115681A CS216065B1 CS 216065 B1 CS216065 B1 CS 216065B1 CS 115681 A CS115681 A CS 115681A CS 115681 A CS115681 A CS 115681A CS 216065 B1 CS216065 B1 CS 216065B1
Authority
CS
Czechoslovakia
Prior art keywords
memory
input
ferrite
block
information
Prior art date
Application number
CS115681A
Other languages
English (en)
Inventor
Zbynek Smid
Original Assignee
Zbynek Smid
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Zbynek Smid filed Critical Zbynek Smid
Priority to CS115681A priority Critical patent/CS216065B1/cs
Publication of CS216065B1 publication Critical patent/CS216065B1/cs

Links

Landscapes

  • Storage Device Security (AREA)

Abstract

Vynález řeší problém ochrany dat ν'ΉΟΜ oblasti koincidenční feritové paměti, která je tvořena tak, še v místech kde má být trvale zaznamenána informace "logická nula" chybí feritová jádra. Podstata vynálezu spočívá v tom, že pro oblast ROM feritové koincidenční paměti je zablokován signál budící proudové impulzy v blokovacím vodiči paměti.

Description

Vynález ae týká zapojení obvodu pro ochranu informace v oblasti ROM u feritové koincidenční paměti, kde je rozdíl mezi informací logická nula a logická jedna tvořen pří tomností nebo nepřítomností feritového jádra.
Jedním z charakteristických rysů soudobé výpočetní techniky je prudký rozvoj malých výpočetních prostředků. U nich je rozhodujícím parametrem nízká cena a nízké provozní náklady. Tyto faktory jsou ovlivněny mimo jiné především náklady na nutná periferní zařízení, zejména vnější paměti. Není tedy ž.ádoucí přepisovat operační systém těchto malých výpočetních prostředků po jejich připojení na sít z vnějších velkokapacitních pamětí tak, jak je tomu u vnějších universálních výpočetních prostředků.
Problém bývá řešen několika způsoby. Pokud je výpočetní; prostředek urěen pro práci pod jedním nebo několika málo předem určenými systémy, bývají všechny systémové programy umístěny do oblasti ROM, t.j. read only memory, v operační paměti.Pokud však chceme, aby výpočetní prostředek, na př. inteligentní terminál, byl schopen pracovat pod libovolným operačním systémem, je vhodné, aby měl jako operační pamět použitu napětově nezávislou, např. feritovou koincidenční pamět. Do té je možno zavést systémové programy pomocí levného a tudíž poraaléhq periferního zařízení a po odpojení výpočetního prostředku od sítě zůstanou programy v operační paměti zachovány. Pro zavedení systémových programů nebo na př. pro obsluhu zobrazení v případě, že výpočetní prostředek obsahuje zobrazovací jednotku, která je procesorem výpočetního prostředku pomocí pevného sledu instrukcí obsluhována v době, kdy nejsou prováděny uživatelské programy, bývá v části operační paměti vymezena oblast typu ROM, kde jsou programy na př. uvedeného typu umístěny.
U feritové koincidenční paměti může být oblast ROM vytvořena tak, že v místě, kde má být trvale zaznamenána informace jednoho druhu na př. logická nula je feritové jádro v průsečíku souřadnicových vodičů odstraněno, zatím co v místě na př. logická jedna nechybí.Pokud je do celé takovéto oblasti ROM po připojení výpočetního prostředku na sít zaznamenána informace, v našem příkladu logická jedna, zmagnetují se všechna feritová jádra přítomná v této oblasti do jednoho stavu, v našem příkladu do stavu logická jedna Po následujícím čtení z oblasti ROM vzniká v místech, kde jsou přítomna feritová jádra impuls na čtecím vinutí paměti, v místech, kde jádro přítomno není, impuls nevzniká. Čtecí zesilovače na čtecích vinutích pak vyhodnotí zaznamenanou informaci. Protože čtení z koincidenční paměti je destruktivní, je v následujícím oyklu informace v čtené oblasti obnovena. Je to provedeno tak, že v místech, kde má být zaznamenána informace logická jedna, t.j. v průsečíku dvou souřadnicových vodičů, které jsou provlečeny otvorem toroidního feritového jádra, doohází vlivem součtu dvou proudů v souřadnicových vodičích k takové intenzitě magnetického pole, které způsobí přemagnetování feritového jádra. V místech, kde má být zaznamenána logická nula, je v třetím tzv. blokovacím vodiči,který prochází daným jádrem, vybuzen proud, jehož účinek se od obou souřadnicových proudů odečítá a vzniklá intenzita magnetického pole k přemagnetování daného jádra nestačí.
Z předchozího popisu je patrné, že informace v ROM oblasti feritové paměti, vytvořená výše uvedeným způsobem, je zranitelná zápisem informace logická nula de míst, kde jseú přítomna feritová jádra a do kterých byla po připojení výpočetního prostředku na sít
216 065 zaznamenána informace logická jedna. Z toho důvodu je nutné chránit tuto oblast paměti proti zápisu informace.
U dosud známých zapojení bývá ochrana provedena tak, že vstupní impuls start paměti je v případě zápisu do chráněné oblasti vyhradlován nebo je vstupní signál čtení/zápis modifikován pro chráněnou oblast vždy na stav čtení.
Nevýhodou těchto řešení u koincidenční feritové paměti je skutečnost, že při obnovování čtené informace v ROM oblasti této paměti jsou v činnosti blokovací obvody paměti. Jejich činnost je v oblasti ROM zbytečná, nebot zde blokují zápis informace do míst, kde nejsou přítomna feritová jádra a nemůže tudíž dojít k jejich zmagnetování. Činnost těchto obvodů je navíc vzhledem k celkovému příkonu koincidenční paměti energeticky nejnáročnější, nebot je nutno blokovat všechny bity ve stavu logická nula obnovované informace. Další nevýhodou je delší doba uklidnění poruch na čtecím vinutí od blokovacích proudů obnovované informace z předchozího cyklu paměti, což není zanedbatelné při rychlém sledu čtení informace z ROM oblasti, kde není na čtecím vinutí vlivem chybějících jader provedena dokonalá kompenzace Částečných poruch, způsobených nepravoúhlostí hysterézní smyčky jader.
Výše uvedené nedostatky jsou odstraněny zapojením obvodu pro ochranu informace v oblasti ROM feritové koincidenční paměti podle vynálezu, jehož podstata spočívá v tom, že startovací vstup je připojen k bloku generátoru signálu čtení, jehož první výstup je připojen ke vstupu bloku generátoru signálu zápis a zároveň ke vstupu bloku generátoru signálu blokování, jehož výstup je připojen k prvnímu vstupu hradla, jehož druhý vstup je připojen k výstupubloku dekodéru adresy paměti, k němuž je připojena vstupní adresová sběrnice, přičemž výstup hradla je připojen k třetímu vstupu bloku budičů proudových impulsů paměti, jehož druhý vstup je připojen na výstup bloku generátoru signálu zápis a druhý výstup bloku generátoru signálu čtení je připojen na první vstup bloku budičů proudových impulsů paměti.
Výhodou celého zapojení je podstatné snížení příkonu koincidenční paměti při čtení v
informace z ROM oblasti vytvořené výše uvedeným způsobem. Oblast ROM je při tom zároveň chráněna proti přepisu zaznamenané informace bez nutnosti použití dalších obvodů ochrany paměti. Významně se také sníží rušení na čtecím vinutí paměti od předchozího cyklu obnovení informace.
Příklad zapojení obvodu pro ochranu informace v oblasti ROM u koincidenční feritové paměti a funkční průběhy jsou uvedeny na následujících obrázcích, kde obr. 1 ukazuje přív klad základního zapojení obvodu pro ochranu informace podle vynálezu, obr. 2 znázorňuje funkční průběhy signálů obvodu podle obr. 1.
Startovací vstup 53 z blíže neznázorněných obvodů je připojen na vstup bloku 5, generátoru signálu čtení. Druhý výstup 52 tohoto bloku je přiveden na první vstup 6l bloku 6 budičů proudových impulsů paměti. První výstup 51 bloku 5. generátoru signálu čtení je při veden jednak na vstup 4,1 bloku 4 generátoru signálu zápis a jednak na vstup 21 bloku 2 generátoru signálu blokování. Výstup 42 bloku 4 generátoru signálu zápie je připojen na druhý vstup 62 bloku £ budičů proudových impulsů paměti. Výstup 22 bloku 2 generátoru sig
216 065 nálu blokování je připojen na první vstup 11 hradla χ. Na blok 2 dekodér adresy paměti ja připojena adresová sběrnice 31 z blíže neuvedených obvodů. Výstup 32 tohoto bloku 2 dekodéru adresy paměti je přiveden na druhý vstup 12 hradla X, jehož výstup 13 je připojen na třetí vstup 63 bloku £ budičů proudových impulsů paměti.
V dalším je popsána funkce obvodu pro ochranu informace v oblasti ROM u feritové ko— incidenční paměti podle obr. 1. V případě, že je čtena nebo přepisována informace mimo oblast ROM, vytvořenou v koincidenční feritové paměti výše uvedeným způsobem, je činnost obvodu ochrany paměti následující. Je-li na startovací vstup 53 přiveden startovací impuls paměti, je v bloku £ generátoru signálu zápis generován impuls na vodiči 52. který je povelem pro budiče proudových impulsů paměti, aby byly na vybraných souřadnicových vodičích koincidenční feritové paměti vybuzeny proudové impulsy pro čtení informace z vybraných feritových jader. Po skončení impulsu na výstupním vodiči 52 bloku £ generátoru signálu čtení nastává cyklus obnovení informace. Nejprve je na základě ukončení impulsu na vodiči 52 vybuzen prostřednictvím vodiče 51 v bloku £ generátoru signálu zápis impuls na výstupním vodiči 42, na jehož základě jsou v bloku 6 budičů proudových impulsů paměti vybuzeny proudové impulsy na vybraných souřadnicových vodičích a to opačné polarity, než v době trvání impulsu na vodiči 52. V případě obnovení nebo zápisu informace logická nula je navíc na výstupním vodiči 13 hradla X vybuzen impuls, na jehož základě vznikne na blokovacím vodiči koincidenční feritové paměti proudový impuls opačné polarity, který spolu s oběma souřadnicovými proudy ve vybraných vodičích vytvoří ve vybraných jádrech takovou intenzitu magnetického pole, která nezpůsobí zmagnetování těchto jader do stavu logická jedna. V případě obnovené nebo zapisované informace logická jedna impuls na vodiči 12 a na jeho základě impuls v blokovacím vodiči nevzniká a do jádra je zaznamenána informace logická jedna. Potud je činnost stejná jako u běžné koincidenční feritové paměti. Ochrana v ROM oblasti na základě patentu jě provedena tak, že generování signálu blokování na vodiči 13 je blokováno po celou dobu, pokud je z adresové sběrnicé 31 bloku 3 dekodéru adresy paměti dekódována oblast paměti ROM, Potlačením všech impulsů na vodiči 13 dochází k tomu, že v oblasti ROM je do vyoraných jader paměti obnovována nebo zapisována vždy informace samé logické jedna. Protože v místech, kde má pevný program zaznamenány logické nuly chybí feritová jádra, nedojde zde k jejich nežádoucímu zmagnetování do stavu logická jedna. Blokováním možnosti vzniku proudových impulsů v blokovacím vinutí je navíc automaticky chráněna informace logická jedija v místech, kde jádra jsou, proti nežádoucímu obnovení nebo přepisu informace do stavu logická nula,
Na obr, 2 jsou znázorněny funkční průběhy. Průběh 310 odpovídá signálům na sběrnici 31. průběh 530 signálu na vodiči £2, průběh 520 signálu na vodiči 52. průběh 420 signálu na vodiči 42. Plně vyznačený průběh 130 odpovídá signálu na vodiči 13 při činnosti paměti mimo oblast ROM, čárkovaně naznačeno zablokování tohoto signálu v oblasti ROM.

Claims (1)

  1. PŘEDMĚT VYNÁLEZU
    Zapojení obvodu pro ochranu informace v oblasti ROM u feritové koincidenční paměti, vyznačené tím, že startovací vstup (53) je připojen k bloku (5) generátoru signálu čtení, jehož první výstup (5l) je připojen k vstupu (41) bloku (4) generátoru signálu zápis a zároveň ke vstupu (21) bloku (2) generátoru signálu blokování, jehož výstup (22) je připojen k prvnímu vstupu (ll) hradla (l), jehož druhý vstup (l2) je připojen k výstupu (32) bloku (3) dekodéru adresy paměti, k němuž je připojena vstupní adresová sběrnice (3l), přičemž výstup (13) hradla (l) je připojen k třetímu vstupu (63) bloku (6) budičů proudových impulsů paměti, jehož druhý vstup (62) je připojen na výstup (42) bloku (4) generátoru signálu zápis, zatímco druhý výstup (52) bloku (5) generátoru signálu čtení je připojen na první vstup (6l) bloku (6) budičů proudových impulsů paměti.
CS115681A 1981-02-18 1981-02-18 Zapojení obvodu pro ochranu informace v oblasti ROM u feritové koincidenční paměti CS216065B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS115681A CS216065B1 (cs) 1981-02-18 1981-02-18 Zapojení obvodu pro ochranu informace v oblasti ROM u feritové koincidenční paměti

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS115681A CS216065B1 (cs) 1981-02-18 1981-02-18 Zapojení obvodu pro ochranu informace v oblasti ROM u feritové koincidenční paměti

Publications (1)

Publication Number Publication Date
CS216065B1 true CS216065B1 (cs) 1982-10-29

Family

ID=5345214

Family Applications (1)

Application Number Title Priority Date Filing Date
CS115681A CS216065B1 (cs) 1981-02-18 1981-02-18 Zapojení obvodu pro ochranu informace v oblasti ROM u feritové koincidenční paměti

Country Status (1)

Country Link
CS (1) CS216065B1 (cs)

Similar Documents

Publication Publication Date Title
GB762930A (en) Electrical pulse switching circuits
US4099243A (en) Memory block protection apparatus
US4070651A (en) Magnetic domain minor loop redundancy system
JPS63221446A (ja) 不揮発性メモリ保護装置及び方法
CS216065B1 (cs) Zapojení obvodu pro ochranu informace v oblasti ROM u feritové koincidenční paměti
US3641519A (en) Memory system
US3007140A (en) Storage apparatus
GB858260A (en) Improvements in or relating to matrix-memory arrangements
US3182296A (en) Magnetic information storage circuits
US3237169A (en) Simultaneous read-write addressing
GB1004932A (en) Magnetic storage of information
GB897092A (en) Magnetic core switching circuit
US3214741A (en) Electromagnetic transducer
US3274570A (en) Time-limited switching for wordorganized memory
CN114416614B (zh) 一种用于保护现场和恢复现场的中断处理模块
US2921737A (en) Magnetic core full adder
CA1057850A (en) Magnetic head switching system
JP2909693B2 (ja) 磁気ヘッド
US3173132A (en) Magnetic memory circuits
SU1129654A1 (ru) Магнитное оперативное запоминающее устройство
US3500468A (en) Associative memory devices
JPS62184554A (ja) メモリ保護回路
JP2654047B2 (ja) 読取書込複合磁気ヘッドの磁気情報書込装置
JP2588030B2 (ja) 磁気記録担体へのデータ書き込み方法
SU1492476A1 (ru) Счетное устройство, сохран ющее информацию при отключении питани