CS216016B1 - Connected to eliminate the impact of switch system breaks - Google Patents

Connected to eliminate the impact of switch system breaks Download PDF

Info

Publication number
CS216016B1
CS216016B1 CS769680A CS769680A CS216016B1 CS 216016 B1 CS216016 B1 CS 216016B1 CS 769680 A CS769680 A CS 769680A CS 769680 A CS769680 A CS 769680A CS 216016 B1 CS216016 B1 CS 216016B1
Authority
CS
Czechoslovakia
Prior art keywords
circuit
inputs
output
switch
inverting output
Prior art date
Application number
CS769680A
Other languages
Czech (cs)
Inventor
Miroslav Kudrnovsky
Pavel Kudrnovsky
Karel Haas
Original Assignee
Miroslav Kudrnovsky
Pavel Kudrnovsky
Karel Haas
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Miroslav Kudrnovsky, Pavel Kudrnovsky, Karel Haas filed Critical Miroslav Kudrnovsky
Priority to CS769680A priority Critical patent/CS216016B1/en
Publication of CS216016B1 publication Critical patent/CS216016B1/en

Links

Landscapes

  • Keying Circuit Devices (AREA)

Abstract

Vynález řeší problém odstranění vlivu nežádoucích prelů vzniklých hlavně při vytváření signálů větším počtem mechanických spínačů. Podstata vynálezu spočívá v tom, že zapojení sestává pouze z jednoho obvodu pro odstranění prelů s více vstupy signálů spínačů obsahujících přel, z nichž každý je spojen s jedním vstupem bistabilního klopného obvodu, zatímco druhé vstupy všech bistabilních klopných obvodů jsou spojeny s výstupem obvodu pro odstranění prelů. Vynález lze použít také v oboru impulsní techniky.The invention solves the problem of eliminating the influence of unwanted interferences caused mainly by the generation of signals by a larger number of mechanical switches. The essence of the invention lies in the fact that the circuit consists of only one circuit for eliminating interferences with multiple inputs of switch signals containing interference, each of which is connected to one input of a bistable flip-flop circuit, while the other inputs of all bistable flip-flop circuits are connected to the output of the circuit for eliminating interferences. The invention can also be used in the field of pulse technology.

Description

Vynález se týká zapojení, která odstraňuje nežádoucí vliv přelil vzniklých hlavně při vytváření signálů soustavou mechanických spínačů.BACKGROUND OF THE INVENTION The present invention relates to circuitry which eliminates the undesired effects of spillways generated mainly when generating signals by a mechanical switch assembly.

U mechanických přepínačů se nežádoucí přely odstraňují spolehlivě bistabilním obvodem, na jehož každý vstup se připojí jeden krajní kontakt přepínače, zatímco středový pohyblivý kontakt se uzemní. Je-li věak k dispozici pouze mechanický spínač, potom používají známá zapojení pro spolehlivé odstranění prelů spínače kombinace monostabilních, tvarovacích a bistabilních obvodů, nebo tvarovacích obvodů v kombinaci s RC členy. Nevýhodou těchto zapojení je, že jsou relativně buň dosti složitá nebo ne vždy dostatečně spolehlivá. Jedná se o větší počet spínačů, potom při použití známých zapojení by pro spolehlivé odstranění prelů byl počet potřebných obvodů relativně velký.In mechanical switches, unwanted overloads are reliably removed by a bistable circuit, each input of which is connected with one extreme contact of the switch, while the central movable contact is grounded. However, if only a mechanical switch is available, then the known circuitry uses a combination of monostable, crimping and bistable circuits, or crimping circuits in combination with RC members to reliably remove switch breaks. The disadvantage of these connections is that they are relatively complex or not always sufficiently reliable. There are a plurality of switches, then using known wiring, the number of circuits required would be relatively large to reliably eliminate breakthroughs.

Tyto nedostatky odstraňuje zapojení pro odstranění vlivu prelů soustavy spínačů dle vynálezu charakterizované tím, že sestává z jednoho obvodu pro odstranění prelů spínače s jedním neinvertujícím výstupem, jedním invertujícím výstupem, jedním vstupem hodinových impulsů a s více vstupy, které jsou jednotlivě spojeny s odpovídajícími prvními vstupy logických obvodů, zatímco jejich druhé vstupy jsou spojeny buň s invertujícím nebo neinvertuj.ícím výstupem obvodu pro odstranění prelů, přičemž alespoň jeden z logických obvodů, jejichž výstupy jsou spojeny s výstupními svorkami, je tvořen bistabilním klopným obvodem.These weaknesses are overcome by a circuit breaker circuit arrangement according to the invention, characterized in that it consists of one circuit breaker circuit with one non-inverting output, one inverting output, one clock pulse input and multiple inputs that are individually connected to the corresponding first logic inputs circuit, while their second inputs are connected to the cell with an inverting or non-inverting output of the breakthrough removal circuit, wherein at least one of the logic circuits whose outputs are connected to the output terminals is a bistable flip-flop.

Podstata vynálezu zapojení pro odstranění vlivu prelů soustavy spínačů tedy spočívá v tom, že alespoň jeden z logických obvodů je tvořen bistabilním klopným obvodem, jehož jeden vstup je přiveden na výstup obvodu pro odstranění vlivu prelů spínačů a druhý vstup je spojen s jedním vstupem signálu spínače obsahujícího přel.Thus, at least one of the logic circuits is formed by a bistable flip-flop circuit, one input of which is connected to the output of the circuit breaker and the other is connected to one input of a switch signal comprising přel.

Výhodou tohoto zapo-jení je, že pro spolehlivé odstranění prelů spínačů a to jak při jejich sepnutí, tak i při jejich rozepnutí postačí relativně malý počet obvodů. Na výkrese je nakreslena podstata zapojení pro odstranění vlivu prelů soustavy spínačů podle vynálezu.The advantage of this connection is that a relatively small number of circuits is sufficient to reliably remove the break-throughs of the switches, both when they are closed and when they are opened. The drawing illustrates the nature of the circuitry for eliminating the impact of breaks in the switch assembly according to the invention.

Zapojení podle obrázku sestává z jednoho obvodu 1 pro odstranění prelů spínače s jedním neinvertujícím výstupem 11. jedním invertujícím výstupem 12, jedním vstupem 13 hodinových impulsů a s více vstupy 14, 15 až ln. které jsou jednotlivě spojeny s odpovídajícími prvními vstupy 41, 51 až nl logických obvodů 4, 2 £, zatímco jejich druhé vatupy 42. 52 až n2 jsou spojeny buň s invertujícím 12 nebo neinvertujícím 11 výstupem obvodu 1 pro odstranění vlivu prelů, přičemž alespoň jeden z logických obvodů 4, 5 až n, jejichž výstupy jsou spojeny s.výstupními svorkami, je tvořen bistabilním klopným obvodem.The circuit according to the figure consists of one circuit breaker circuit 1 with one non-inverting output 11, one inverting output 12, one input 13 clock pulses, and multiple inputs 14, 15 to ln. which are individually connected to the corresponding first inputs 41, 51 to n1 of the logic circuits 4, 26, while their second inputs 42, 52 to n2 are connected to a cell with an inverting 12 or non-inverting 11 output of the preload circuit 1, at least one of The logic circuits 4, 5 to n, whose outputs are connected to the output terminals, consist of a bistable flip-flop.

Činnost zapojení pro odstranění prelů soustavy spínačů podle vynálezu spočívá v tom, že například při sepnutí spínače vznikne logický signál s prelem na prvním vstupu 41 logického obvodu 4-, který za předpokladu, že je tvořen bistabilním klopnám obvodem, překlopí tento obvod 'do aktivního stavu, zatímco na jeho druhém vstupu 42, který je spojen s invertujícím výstupem 12 obvodu 1 odstranění prelů vznikne signál bez prelů, který uvolní tento druhý vstup 42 logického obvodu 4. Při rozepnutí spínače vznikne na prvním vstupu 14 obvodu 1 pro odstranění prelů logický signál s prelem opačné polarity než při jeho sepnutí, který tvoří na invertujícím výstupu 12 obvodu 2 pro odstranění prelů logický signál bez prelu, který překlopí logický obvod 4 opět do původního stavu. Na výstupu příslušného logického obvodu pak vznikne signál bez prelů. Bude-li logický obvod 4 tvořen obvodeip logického součtu, dojde k odstranění prelu signálu buň pouze při sepnutí nebo pouze přiThe breakdown operation of the switch assembly of the present invention is that, for example, when the switch is closed, a breakdown logic signal is generated at the first input 41 of logic circuit 4- which, assuming it is a bistable flip-flop, turns the circuit into an active state. while its second input 42, which is coupled to the inverting output 12 of the breakthrough removal circuit 1, generates a blunt-free signal that releases this second input 42 of logic circuit 4. When the switch is opened, the reverse polarity of the circuit 2, which forms a non-breakage logic signal at the inverting output 12 of the de-flushing circuit 2, which returns the logic circuit 4 to its original state. The output of the respective logic circuit then produces a signal without spikes. If the logic circuit 4 is formed by a logic sum circuit, the cell signal breakage is eliminated only at switching on or only

IAND

216 016 rozepnutí kontaktu spínače.216 016 switch contact opening.

Vynález lze využít ve výpočetní a automatizační technice a v jiných oborech elektrotechniky, kde jsou použity mechanické spínače.The invention can be used in computer and automation technology and other electrical engineering fields where mechanical switches are used.

Claims (1)

Zapojení pro odstranění vlivu prelů soustavy spínačů, vyznačené tím, že sestává z jednoho obvodu (1) pro odstranění prelů spínače s jedním neinvertujícím výstupem (ll), jedním invertujícím výstupem (12),s jedním vstupem (13) hodinových impulsů a s více vstupy (14, 15 až ln.), které jsou jednotlivě spojeny s odpovídajícími prvními vstupy (41, 51 až nl) logických obvodů (4, 5 až n), zatímco jejich druhé vstupy (42, 52 až n2) jsou spojeny buá s invertujícím výstupem (12) nebo s neivertujícím výstupem (11) obvodu (1) pro odstranění prelů, přičemž alespoň jeden z logických obvodů (4,5 až n), jejichž výstupy (43, 53 až n3) jsou spojeny s výstupními svorkami, je tvořen bistabilním klopným obvodem.A break-through circuit for a switch assembly, characterized in that it consists of one switch-break circuit (1) with one non-inverting output (11), one inverting output (12), a single clock input (13) and multiple inputs (1). 14, 15 to ln.), Which are individually connected to the corresponding first inputs (41, 51 to nl) of the logic circuits (4, 5 to n), while their second inputs (42, 52 to n2) are connected to either the inverting output (12) or a non-inverting output (11) of the breakage removal circuit (1), wherein at least one of the logic circuits (4,5 to n) whose outputs (43, 53 to n3) are connected to the output terminals is a bistable flip-flop.
CS769680A 1980-11-13 1980-11-13 Connected to eliminate the impact of switch system breaks CS216016B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS769680A CS216016B1 (en) 1980-11-13 1980-11-13 Connected to eliminate the impact of switch system breaks

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS769680A CS216016B1 (en) 1980-11-13 1980-11-13 Connected to eliminate the impact of switch system breaks

Publications (1)

Publication Number Publication Date
CS216016B1 true CS216016B1 (en) 1982-10-29

Family

ID=5426545

Family Applications (1)

Application Number Title Priority Date Filing Date
CS769680A CS216016B1 (en) 1980-11-13 1980-11-13 Connected to eliminate the impact of switch system breaks

Country Status (1)

Country Link
CS (1) CS216016B1 (en)

Similar Documents

Publication Publication Date Title
EP0256861B1 (en) Flip-flop circuit
EP0224004A3 (en) Interconnected multiport flip-flop logic circuit interconnected multiport flip-flop logic circuit
GB877769A (en) Differential pulse or frequency rate circuits
CS216016B1 (en) Connected to eliminate the impact of switch system breaks
US3448295A (en) Four phase clock circuit
US4297591A (en) Electronic counter for electrical digital pulses
GB1282668A (en) A pulse regenerating circuit
US3388265A (en) Coupling circuit
EP0203491B1 (en) Bistable circuit
SU1422405A1 (en) Ternary trigger flip-flop
SU1415432A1 (en) Ternary computing device
SU1361649A1 (en) Commutation device
SU1205274A1 (en) Generator of single pulses
SU369715A1 (en) THIRD POTENTIAL TRIGGER
SU372696A1 (en) TWO-POSITION KEY FOR POWER SWITCHING OF PULSE SIGNALS
SU1580535A2 (en) Ternary counting device
JPS55143825A (en) Digital phase shifter
SU1014152A2 (en) Rate scaler
KR20000026260A (en) D flip-flop circuit
SU764138A1 (en) Ternary complementary flip-flop
US3248566A (en) Electronic switch in which set pulse to one bistable multivibrator also resets othermultivibrators
SU858107A1 (en) Shift register
CN109412565B (en) Multi-channel signal selection control circuit
SU731562A1 (en) Device for preventing contact bounce
KR19990030234A (en) Logic gate