CS215269B1 - Zapojení stupně asynchronního vratného ěítaěe - Google Patents
Zapojení stupně asynchronního vratného ěítaěe Download PDFInfo
- Publication number
- CS215269B1 CS215269B1 CS751578A CS751578A CS215269B1 CS 215269 B1 CS215269 B1 CS 215269B1 CS 751578 A CS751578 A CS 751578A CS 751578 A CS751578 A CS 751578A CS 215269 B1 CS215269 B1 CS 215269B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- output
- circuit
- product gate
- negated
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Problém, který vynález řeší: zjednodušení zapojeni· sníženi nákladů a zvýšení spolehlivosti, zrychleni reakce vratného čítače na čítaný impuls, možnost řazeni obvodů do kaskády a vytvářeni asynchronních čítačů, snadnější zpracování výstupních signálů čítače. Stručný výklad podstaty vynálezu: zapojeni je vytvořeno Z jednoho dvoustavového obvodu a ze dvou otevíracích obvodů. Dvoustavový obvod je vytvořen z bistabilního klopného obvodu a jednoho, třetího negovaného součinového hradla. Zapojení konečně obsahuje první a druhá negovaná součinová hradla. Otevírací obvody jsou realizovány například invertory. Zapojení má dvě vstupní a dvě výstupní svorky. Možné obory, v nichž lze vynálezu využit: automatizace řízení chemických a technologických procesů, výpočetní technika.
Description
Vynález se týká zapojení stupně asynchronního vratného čítače, které je vytvořeno z obvodů pro generování přenosu digitálních signálů do vyššího řádu čítače. Zapojení se skládá z Jednoho dvoustavového obvodu a ze dvou otevíracích obvodů.
Dosud známá zapojení stupně asynchronního vratného čítače jsou vybavena obvody pro vytvoření přenosu, jež jsou tvořeny logickým obvodem, jehož významnou částí je hradlo, které je otevíráno náběžnou hranou vstupního čítaného Impulsu a uzavíráno jeho závěrnou hranou. Touto závěrnou hranou jsou teprve překlápěny klopné obvody čítače, takže případné parazitní Impulsy, vzniklé průběhem překlápění, se už v přenosu neprojeví a neuplatní. Rovněž se neprojeví změny stavu čítače, způsobené vstupními impulsy na druhém vstupu, pokud se impulsy na obou vstupech vzájemně ani částečně nepřekrývají.
Nevýhodou dosud známých zapojení je jejích složitost a s ní spojené vyšší realizační náklady a nižší spolehlivost. Kromě toho je nevýhodou skutečnost, že vratné čítače mění svůj stav až se závěrnou hranou čítaného impulsu, takže jejich reakce je o délku tohoto impulsu zpožděna.
Nevýhody a nedostatky zapojení dosud známých a užívaných jsou do velké míry odstraněny vynálezem, jehož podstatou je zapojení stupně asynchronního vratného čítače, které je vytvořeno z obvodů pro generování přenosu digitálních signálů do vyššího řádu čítače, skládající se z jednoho dvoustavového obvodu a ze dvou otevíracích obvodů. Vstup prvního otevíracího obvodu, vytvořeného například invertorem, je připojen k první vstupní svorce zapojení. Výstup prvního otevíracího obvodu je připojen k prvnímu vstupu prvního negovaného součinového hradla, jehož výstup je připojen k první výstupní svorce zapojení. — Podle vynálezu je k první vstupní svorce zapojení připojen první vstup dvoustavového obvodu, jehož prvni výstup je připojen k druhému vstupu prvního' negovaného součinového hradla. Druhý vstup dvoustavového obvodu je připojen jednak ke druhé vstupní svorce zapojení, jednak ke vstupu druhého otevíracího obvodu, vytvořeného například invertorem, jehož výstup je připojen k druhému vstupu druhého negovaného součinového hradla. První vstup druhého negovaného součinového hradla je připojen k druhému výstupu dvoustavového obvodu a výstup druhého negovaného součinového hradla je připojen ke druhé výstupní svorce zapojení. — Podle vynálezu je dále dvoustavový -obvod vytvořen z bistabilniho klopného obvodu typu D a ze třetího negovaného součinového hradla. Negovaný výstup Q bistabilniho klopného obvodu typu D je spojen s jeho vstupem D a zároveň s prvním výstupem dvoustavového obvodu, zatímco vstup TC bistabilniho klopného obvodu typu D je spojen s výstupem třetího negovaného součinového hradla, jehož první vstup je připojen k prvnímu vstupu dvoustavového obvodu a jehož druhý vstup je připojen k druhému vstupu dvoustavového obvodu a přímý výstup Q bistabilniho klopného obvodu typu D je spojen se druhým výstupem dvoustavového obvodu. Hlavní výhodou zapojeni podle vynálezu je jeho jednoduchost, snadná možnost řazení obvodů do kaskády, to znamená vytváření asynchronních čítačů, dále snadnější zpracování výstupních signálů čítače ve srovnání se synchronním čítačem vlivem toho, že u asynchronních (čítačů je vyloučena možnost vzniku některých hazardních stavů pří překlápění klopných obvodů a taktéž reakce; na náběžnou hranu vstupního impulsu. Určitou nevýhodou může naproti tomu být nižší dosažitelná čltacl rychlost ve srovnání s čítačem synchronním v případech, kdy je zapotřebí čekat s vysláním dalšího vstupního Impulsu na ustálení stavu celého čítače.
Podstata vynálezu je dále vysvětlena na příkladu jeho provedení, které je popsáno pomocí výkresu; na němž je první vstupní svorka 1 zapojení, určená pro případ Impulsů pro čítání vpřed, připojena ke vstupu prvního otevíracího obvodu 11, například ínvertoru a zároveň k prvnímu vstupu dvoustavového obvodu 2.-Druhá vstupní svorka 4 zapojení, určená pro případ impulsů pro čítání vzad, je připojena ke vstupu druhého otevíracího obvodu 5, například invertoru, a zároveň ke druhému vstupu dvoustavového obvodu 2. Výstup prvního otevíracího obvodu 11 je připojen k prvnímu vstupu prvního negovaného součinového hradla 3, jehož výstup je připojen k první výstupní svorce 10 zapojení. Výstup druhého otevíracího obvodu S je připojen ke druhému vstupu druhého negovaného součinového hradla 6, jehož výstup je připojen ke druhé výstupní svorce 7 zapojení. První vstup dvoustavového obvodu 2 je připojen k prvnímu vstupu třetího negovaného součinového hradla 9 a obdobně druhý vstup dvoustavového obvodu 2 je připojen ke druhému vstupu třetího negovaného součinového hradla 9, Jehož výstup je připojen ke vstupu TC bistabilniho klopného obvodu 8 typu D. Vstup D tohoto bistabilniho klopného obvodu 8 typu D je spojen s jeho negovaným výstupem Q a dále s prvním výstupem dvoustav. obv. 2 a zároveň se druhým vstupem prvního negovaného součinového hradla 3. Přímý výstup Q bistabilniho klopného obvodu 8 typu D je připojen ke druhému výstupu dvoustavového obvodu ΐ a zároveň k prvnímu vstupu druhého negovaného součinového hradla G.
Činnost obvodů zapojených podle vynálezu je následující: vstupní impuls přlv.edený na první vstupní svorku 1 zapojení přichází jednak na první vstup dvoustavového obvodu 2, jednak na vstup prvního otevíracího obvodu 11, jímž je například lnvertor. Protože průchod impulsu dvoustavovým obvodem 2 je rychlejší, nežil průchod Impulsu otevíracím obvodem 11, výstup prvního negovaného součinového hradla 3 není ovlivněn stavem dvoustavového obvodu 2 před Jeho přiklopením, ale je určen pouze stavem po překlopení, tedy ustáleným stavem, který se během trvání Impulsu ani skončením vstupního Impulsu již nemění.
1 5 2 6 9
Při vratném čítání lze u téhož dvoustavového obvodu 2 použít nezávislého kanálu pro každý směr čítání. Pro čítání vpřed Je určena první výstupní svorka 10 zapojení, pro čítání zpět je určena druhá výstupní svorka 7 zapojení. Pří čítání vpřed se jednotlivé po sobě následújíci impulsy seéítají; při čítání zpět se jednotlivé po sobě následující impulsy odečítají.
Využití zapojení podle vynálezu Je mnohostranné, což vyplývá ze samotného označení.
Claims (2)
- pRedmét1. Zapojení stupně asynchronního vratného čítače, které je vytvořeno z obvodů pro generování přenosu digitálních signálů do vyššího řádu čítače, skládající se z jednoho dvoustavového obvodu a ze dvou otevíracích obvodů, přičemž vstup prvního otevíracího obvodu, vytvořeného například invertorem, je připojen k první vstupní svorce zapojení a výstup prvního otevíracího obvodu je připojen k prvnímu vstupu prvního negovaného součinového hradla, jehož výstup je připojen k první výstupní svorce zapojení, vyznačené tím, že k první vstupní svorce (lj zapojení .je připojen první vstup dvoustavového obvodu (2), jehož první výstup je připojen k druhému vstupu prvního negovaného součinového hradla (3), druhý vstup dvoustavového obvodu f2j je připojen jednak ke'druhé vstupní svorce (4) zapojení, jednak ke vstupu druhého otevíracího obvodu (5), vytvořeného například Invertorem, jehož výstup je připojen k druhému vstupu druhého negovaného součinového hradla (6), zatímco první vstup druVYNALEZU hého negovaného součinového hradla (8) je připojen k druhému výstupu dvoustavového obvodu (2) a výstup druhého negovaného součinového hradla (Θ) je připojen ke druhé výstupní svorce (7) zapojení.
- 2. Zapojeni podle bodu 1, vyznačené tím, že dvoustavový obvod (2) je vytvořen z bistabilního klopného obvodu typu D a ze třetího negovaného součinového hradla (.9), přičemž negóvaný výstup Q bistabilního klopného obvodu (8) typu D je spojen s jeho vstupem D a zároveň s prvním výstupem dvoustavového obvodu (2), zatímco vstup TC bistabilního klopného obvodu (8) typu D je spojen s výstupem třetího negovaného součinového hradla (9), jehož první vstup je připojen k prvnímu vstupu dvoustavového obvodu (2) a jehož druhý vstup je připojen ke druhému vstupu dvoustavového obvodu (2), a přímý výstup Q bistabilního klopného obvodu (8) typu /D je spojen se druhým výstupem dvoustavového obvodu (2).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS751578A CS215269B1 (cs) | 1978-11-17 | 1978-11-17 | Zapojení stupně asynchronního vratného ěítaěe |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS751578A CS215269B1 (cs) | 1978-11-17 | 1978-11-17 | Zapojení stupně asynchronního vratného ěítaěe |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS215269B1 true CS215269B1 (cs) | 1982-08-27 |
Family
ID=5424428
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS751578A CS215269B1 (cs) | 1978-11-17 | 1978-11-17 | Zapojení stupně asynchronního vratného ěítaěe |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS215269B1 (cs) |
-
1978
- 1978-11-17 CS CS751578A patent/CS215269B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3609569A (en) | Logic system | |
| US3932734A (en) | Binary parallel adder employing high speed gating circuitry | |
| US3835336A (en) | Pulse width sensing circuit | |
| US4502014A (en) | Coincident pulse cancelling circuit | |
| EP0219846B1 (en) | Latch circuit tolerant of undefined control signals | |
| GB1249762A (en) | Improvements relating to priority circuits | |
| CS215269B1 (cs) | Zapojení stupně asynchronního vratného ěítaěe | |
| US4072869A (en) | Hazard-free clocked master/slave flip-flop | |
| US6289065B1 (en) | FIFO status indicator | |
| US3393298A (en) | Double-rank binary counter | |
| KR900000995B1 (ko) | 테스트 데이타 부하 기능을 갖춘 논리회로 | |
| US3339145A (en) | Latching stage for register with automatic resetting | |
| US4972518A (en) | Logic integrated circuit having input and output flip-flops to stabilize pulse durations | |
| CA1086384A (en) | Negative r-s triggered latch | |
| AU720687B2 (en) | Logic circuits | |
| KR940003804B1 (ko) | 잡음신호 제거회로 | |
| JPS61252715A (ja) | Mビツト2進カウンタ | |
| US3716728A (en) | Minimum delay data transfer arrangement | |
| US3370237A (en) | Counting circuit employing three switching devices interconnected by particular logic circuit for operation in predetermined sequence | |
| SU372696A1 (ru) | ДВУХПОЗИЦИОННЫЙ ключ КОММУТАЦИИ ИМПУЛЬСНЫХ СИГНАЛОВ | |
| GB1454190A (en) | Logical arrays | |
| KR920008260B1 (ko) | 3-상태(tri-state) 방지용 논리회로 | |
| KR890005160B1 (ko) | D-플립플롭과 버퍼 겸용 집적회로 | |
| SU450368A1 (ru) | - Триггер | |
| KR930008226Y1 (ko) | D플립플롭/2분주 회로 |