CS214971B1 - Stabilizátor výstupního napětí tranzistorového měniče stejnosměrného napětí na jiné stejnosměrné napětí - Google Patents
Stabilizátor výstupního napětí tranzistorového měniče stejnosměrného napětí na jiné stejnosměrné napětí Download PDFInfo
- Publication number
- CS214971B1 CS214971B1 CS440380A CS440380A CS214971B1 CS 214971 B1 CS214971 B1 CS 214971B1 CS 440380 A CS440380 A CS 440380A CS 440380 A CS440380 A CS 440380A CS 214971 B1 CS214971 B1 CS 214971B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- output
- input
- flip
- flop
- resistor
- Prior art date
Links
Landscapes
- Inverter Devices (AREA)
Abstract
Stabilizátor podle vynálezu je určen zejména pro impulzové napájecí zdroje bez síťového výkonového transformátoru a stabilizuje střední hodnotu výstupního napětí měniče, přičemž výstupy šířkově modulovaných impulzů jsou současně výstupy prvního a druhého klopného obvodu a tyto klopné obvody mají na své nulovací vstupy přiveden výstup generátoru hodinových impulzů. Na nastavovací vstup prvního klopného obvodu je přiveden výstup prvního součinového hradla a na nastavovací vstup druhého klopného obvodu výstup druhého součinového hradla. Vstup prvního součinového hradla a současně vstup druhého součinového hradla je spojen s výstupem tvarovacího obvodu, jehož vstup je spojen s výstupem monostabilního klopného obvodu. Druhý vstup prvního součinového hradla je spojen s prvním výstupem děliče kmitočtu, jeho druhý negovaný výstup je připojen ke druhému vstupu druhého součinového hradla. Řídicí vstup děliče kmitočtu je připojen k výstupu generátoru hodinových impulzů, jehož výstup je spojen se startovacím vstupem monostabilního klopného obvodu, přičemž mezi jeho svorkami je zapojen kondenzátor a na jednu jeho svorku je zapojena katoda diody. Anoda této diody je přes druhý odpor spojena s kolektorem tranzistoru PNP. Emitor tohoto tranzistoru je prvním odporem propojen se svorkou monostabilního klopného obvodu a tvoří vstup referenčního napětí. Báze tranzistoru PNP je spojena s kolektorem odporového děliče, který je složen z prvního a druhého odporu děliče. První odpor děliče je připojen na živou svorku regulovaného zdroje, na druhý odpor je zapojen filtrační kondenzátor.
Description
Řídicí vstup děliče kmitočtu je připojen k výstupu generátoru hodinových impulzů, jehož výstup je spojen se startovacím vstupem monostabilního klopného obvodu, přičemž mezi jeho svorkami je zapojen kondenzátor a na jednu jeho svorku je zapojena katoda diody. Anoda této diody je přes druhý odpor spojena s kolektorem tranzistoru PNP. Emitor tohoto tranzistoru je prvním odporem propojen se svorkou monostabilního klopného obvodu a tvoří vstup referenčního napětí. Báze tranzistoru PNP je spojena s kolektorem odporového děliče, který je složen z prvního a druhého odporu děliče. První odpor děliče je připojen na živou svorku regulovaného zdroje, na druhý odpor je zapojen filtrační kondenzátor.
Vynález se týká stabilizátoru výstupního napětí tranzistorového měniče stejnosměrného napětí na jiné stejnosměrné napětí, určeného zejména pro impulzové napájecí zdroje bez síťového výkonového transformátoru.
Pro stabilizaci se dosud používá stabilizátorů, které řídí výkon zdroje v každé periodě měniče. Tyto stabilizátory pro správnou funkci vyžadují dodržet složité podmínky stability a jsou velmi náchylné k ovlivnění správné funkce rušivým elektromagnetickým polem vyzařovaným měničem. Stabilizátory podle vynálezu stabilizují střední hodnotu výstupního napětí měniče, jsou velmi jednoduché a nejsou náročné na dodržení podmínek stability a náchylné na rušení elektromagnetickým polem.
Podstaita vynálezu spočívá v tom, že výstupy šířkově modulovaných impulzů jsou současně výstupy prvního klopného obvodu a druhého klopného obvodu. Klopné obvody mají na své nulovací vstupy přivedeny řídicí impulzy z generátorů hodinových impulzů, přičemž na nastavovací vstup prvního klopného obvodu je přiveden výstup prvního součinového hradla, kdežto na nastavovací vstup druhého klopného obvodu výstup druhého součinového hradla, vstup prvního součinového hradla a současně vstup druhého součinového hradla je spojen s výstupem tvarovacího obvodu, jehož vstup je spojen s výstupem monostabilního klopného obvodu, druhý vstup prvého součinového hradla je spojen s prvním výstupem děliče kmitočtu, přičemž jeho druhý negovaný výstup je připojen ke druhému vstupu druhého součinového hradla a řídicí vstup děliče kmitočtu k výstupu generátoru hodinových impulzů, jehož výstup je spojen se startovacím vstupem monostabilního klopného obvodu, přičemž mezi jeho svorkami je zapojen kondenzátor a na jednu jeho svorku je též zapojena katoda diody, přičemž anoda této diody je ipřes druhý odpor spojena s kolektorem tranzistoru PNP, emitor tranzistoru PNP je prvním odporem propojen se svorkou monostabilního klopného obvodu a tvoří vstup referenčního napětí, báze tranzistoru PNP je spojena s kolektorem odporového děliče sestávajícího z prvního a druhého odporu děliče, přičemž první odpot je připojen na výstup napětí regulovaného zdroje, paralelně k druhému odporu je zapojen filtrační kondenzátor.
Na výkresu jsou znázorněny příklady provedení podle vynálezu.
Na obr. 1 je schéma zapojení stabilizátoru, na obr. 2 je časový diagram. První -klopný obvod 5 je opatřen výstupem 53, nulovacím vstupem a nastavovacím vstupem 51, druhý klopný obvod je opatřen výstupem 63 a vstupem 62, na nastavovací vstup 51 je přiveden výstup 31 prvního součinového hradla 3, na nastavovací vstup 61 je přiveden výstup 41 druhého součinového hradla 4, vstup 33 a vstup 42 je spojen s výstupem 72 tvarovacího obvodu 7, vstup 71 je spojen s výstupem 84 monostabilního klopného obvodu. 8. Dělič 'kmitočtu 2 je svým prvním výstupem spojen se vstupem 32 prvého součinového hradla 3. Na vstup 43 druhého součinového hradla 4 je připojen negovaný výstup 23. Řídicí vstup 21 děliče kmitočtu 2 je připojen k výstupu generátoru hodinových impulzů 1. Dále je v zapojení užit monostabilní klopný obvolá 8 se startovacím vstupem 81 a mezi jeho svorkami 82 a 83 je zapojen kondenzátor 9 a katoda diody 11, anoda této diody je zapojena přes odpor 19 s kolektorem 132 tranzistoru PNP
13. Emitor 131 tohoto tranzistoru je prvním odporem 10 propojen na svorku 83 a báze 133 je spojena se středním vývodem odporového děliče tvořeného prvním odporem děliče 14 a druhým odporem děliče 15, paralelně k tomuto odporu je zapojen filtrační kondenzátor 16. Na obr. 2 je časový diagram, ze kterého vyplývá činnost zapojení stabilizátoru.
Řídicí signály XI, X2 neznázorněného tranzistorového měniče jsou vytvářeny klopnými obvody 5 a 8. Klopné obvody jsou nulovány závěrnou hranou hodinových impulzů H generátoru 1 a nastavovány výstupy součinových hradel 3 a 4 signálem PŘEPIS. Signál PŘEPIS je vytvářen každou nástupnou hranou signálu MON generovaným monostabilním klopným obvodem 8. Každým Impulzem H je nastaven vždy jeden klopný obvod 5 nebo 6, podle stavu děliče kmitočtu hodinových impulzů 2. Doba trvání výstupních impulzů XI, X2, je určena rozdílem doby hodinového impulzu tl a doby kyvu monostabilního obvodu 8 tM0N. Časová mezera mezí dvěma hodinovými impulzy -t0 je dána minimální povolenou dobou mezi sousedními pracovními impulzy nezbytnou pro omezení současného sepnutí obou tranzistorů měniče. Doba kyvu tM0N monostabilního obvodu 8 je určena kapacitou kondenzátoru 9 a velikostí proudu 5 přiléhajícího do řídicího vstupu 83. Proud I je řízen prostřednictvím tranzistoru 13 velikostí rozdílu napětí děliče složeného z odporů 14 a 15 a referenčního napětí REF. Střední hodnota na výstupu děliče je vytvářena filtračním kondenzátorem. Počáteční, maximální, hodnotu doby tM0N nastavujte odpor 10 tak, aby tM0N < tv
Claims (1)
- PŘEDMĚTStabilizátor výstupního napětí tranzistorového měniče stejnosměrného napětí na jiné stejnosměrné napětí, vyznačený tím, že výstupyVYNÁLEZU šířkově modulovaných Impulzů (XI, X2) jsou současně výstupy (53) prvého klopného obvodu (5) a (63) druhého klopného obvodu (6), při2 čemž tyto klopné obvody mají na své nulovací vstupy (52) a (62) přiveden výstup generátoru hodinových impulzů (1), na nastavovací vstup (51) prvního klopného obvodu (5) je přiveden výstup (31) prvního součinového hradla (3), na nastavovací vstup (61) druhého klopného obvodu (6) výstup (41J druhého součinového hradla (4), vstup (33) prvního součinového hradla (3) a současně vstup (42) druhého součinového hradla (4) je spojen s výstupem (72) tvarovacího obvodu (7), jehož vstup (71) je spojen s výstupem (84) monostabilního klopného obvodu (8J, druhý vistup (32) prvního součinového hradla (3) je spojen s prvním výstupem (22) děliče kmitočtu (2), přičemž jeho druhý negovaný výstup (23) je připojen ke druhému vstupu (43) druhého součinového hradla (4) a řídicí vstup (21) děliče kmitočtu (2) k výstupu generátoru hodinových impulzů (1), výstup generátoru hodinových impulzů je dále spojen se startovacím vstupem (81) monostabilního klopného obvodu (8), přičemž mezi jeho svorkami (82, 83) je zapojen kondenzátor (9) a na svorku (83) je též zapojena katoda diody (11), přičemž anoda této diody je přes druhý odpor (12) spojena s kolektorem (132) tranzistoru PNP (13), emttor (131) tranzistoru PNP (13) je prvním odporem (10) propojen se svorkou (83) monostabilního klopného obvodu (8) a tvoří vstup (REF) referenčního napětí, báze (133) tranzistoru PNP (13) je spojena se středním vývodem odporového děliče sestávajícího z prvního odporu děliče (14) a druhého odporu děliče (15), přičemž první odpor (14) je připojen na výstup (REG) najpětí regulovaného zdroje, na druhý odpor (15) společný vodič (ZEM) tohoto zdroje, paralelně k druhému odporu děliče (15) je zapojen filtrační kondenzátor (16).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS440380A CS214971B1 (cs) | 1980-06-23 | 1980-06-23 | Stabilizátor výstupního napětí tranzistorového měniče stejnosměrného napětí na jiné stejnosměrné napětí |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS440380A CS214971B1 (cs) | 1980-06-23 | 1980-06-23 | Stabilizátor výstupního napětí tranzistorového měniče stejnosměrného napětí na jiné stejnosměrné napětí |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS214971B1 true CS214971B1 (cs) | 1982-06-25 |
Family
ID=5386687
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS440380A CS214971B1 (cs) | 1980-06-23 | 1980-06-23 | Stabilizátor výstupního napětí tranzistorového měniče stejnosměrného napětí na jiné stejnosměrné napětí |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS214971B1 (cs) |
-
1980
- 1980-06-23 CS CS440380A patent/CS214971B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS60215222A (ja) | 直流電源回路 | |
| US20040090215A1 (en) | DC-dc converter | |
| US4553198A (en) | Power converter symmetry correction circuit | |
| JPH05176549A (ja) | 電力変換器のための適応制御の方法および装置 | |
| GB2072964A (en) | Circuits for making symmetrical the hysteresis loops in push-pull power supplies | |
| US4742316A (en) | Pulse-width modulator | |
| US3898549A (en) | Variable duty cycle balanced DC/DC power converter | |
| CS214971B1 (cs) | Stabilizátor výstupního napětí tranzistorového měniče stejnosměrného napětí na jiné stejnosměrné napětí | |
| JPS6126304B2 (cs) | ||
| JPS61293160A (ja) | 直流電圧変換回路 | |
| US3379899A (en) | Distributor circuit for a control rectifier including a pulse generator | |
| GB1510644A (en) | Voltage stabilizers | |
| GB1465103A (en) | Arc working power supply apparatus | |
| SU744514A1 (ru) | Импульсный стабилизатор посто нного напр жени | |
| SU832542A1 (ru) | Импульсный стабилизатор посто н-НОгО НАпР жЕНи | |
| US4099072A (en) | Variable pulse width circuit | |
| JPH05122933A (ja) | スイツチングレギユレータの発振回路 | |
| JPS5678371A (en) | Dc-dc converter circuit | |
| KR100216355B1 (ko) | 고정주파수 발진회로 | |
| SU828185A1 (ru) | Стабилизатор напр жени посто нного то-KA | |
| JPS631589Y2 (cs) | ||
| JPH0378004B2 (cs) | ||
| SU748717A1 (ru) | Стабилизированный транзисторный конвертор | |
| SU907530A1 (ru) | Стабилизированный источник электропитани | |
| SU1051525A1 (ru) | Стабилизированный преобразователь посто нного напр жени |