CS211570B1 - Zapojení číslicově analogového převodníku pracujícího v binárně dekadickém kódu - Google Patents

Zapojení číslicově analogového převodníku pracujícího v binárně dekadickém kódu Download PDF

Info

Publication number
CS211570B1
CS211570B1 CS700579A CS700579A CS211570B1 CS 211570 B1 CS211570 B1 CS 211570B1 CS 700579 A CS700579 A CS 700579A CS 700579 A CS700579 A CS 700579A CS 211570 B1 CS211570 B1 CS 211570B1
Authority
CS
Czechoslovakia
Prior art keywords
resistor
terminal
input
operational amplifier
transistor
Prior art date
Application number
CS700579A
Other languages
English (en)
Inventor
Ivo Hanak
Original Assignee
Ivo Hanak
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ivo Hanak filed Critical Ivo Hanak
Priority to CS700579A priority Critical patent/CS211570B1/cs
Publication of CS211570B1 publication Critical patent/CS211570B1/cs

Links

Landscapes

  • Analogue/Digital Conversion (AREA)
  • Amplifiers (AREA)

Abstract

Vynález spadá do oboru elektronických měřicích přístrojů v systémech automatizace měření a řízení. Uěelem vynálezu je zjednoduáení sítě váhových odporů. Přesnost číslicově-analogového převodníku je ovlivněna převážně jednak odpory vstupního děliče, jednak prvním měrným odporem v každé spínací skupině a součtovým odporem.. Je výhodou, že uvedené odpory mají jedinou hodnotu. Podstatou vynálezu je zapojeni vstupního odporového děliče, napájeného například přesným referenčním napětím a vytvořeného z osmi do série zapojených přesně stejných odporů. Počátek děliče, společné vývody čtvrtého a pátého, Šestého a sedmého, Sedmého a osmého odporu jsou jednotlivě přes celkem čtyři operační zesilovače a přes celkem čtyři spínací skupiny připojeny přes pátý součtový operační zesilovač, k němuž je paralelně připojen součtový odpor, k výstupní svorce převodníku. Každá ze čtyř spínacích skupin'je vytvořena z pěti paralelních větví; v každé větvi je elektronický spínač a v sérii s ním měrný odpor. Hodnoty pěti měrných odporů tvoří geometrickou radu s kvocientem 10. Elektronický spínač je vytvořen z ovládacího spínače, dvou řídicích tranzistorů a dvou spínacích tranzistorů řízených polem, -dále z operačního zesilovače a koncového tran- \ zistoru. Vynález je použitelný zejména v systémech automatizovaného řízení a měření.

Description

(54) Zapojení číslicově analogového převodníku pracujícího v binárně dekadickém kódu
Vynález spadá do oboru elektronických měřicích přístrojů v systémech automatizace měření a řízení. Uěelem vynálezu je zjednoduáení sítě váhových odporů. Přesnost číslicově-analogového převodníku je ovlivněna převážně jednak odpory vstupního děliče, jednak prvním měrným odporem v každé spínací skupině a součtovým odporem..
Je výhodou, že uvedené odpory mají jedinou hodnotu.
Podstatou vynálezu je zapojeni vstupního odporového děliče, napájeného například přesným referenčním napětím a vytvořeného z osmi do série zapojených přesně stejných odporů. Počátek děliče, společné vývody čtvrtého a pátého, Šestého a sedmého,
Sedmého a osmého odporu jsou jednotlivě přes celkem čtyři operační zesilovače a přes celkem čtyři spínací skupiny připojeny přes pátý součtový operační zesilovač, k němuž je paralelně připojen součtový odpor, k výstupní svorce převodníku. Každá ze čtyř spínacích skupin'je vytvořena z pěti paralelních větví; v každé větvi je elektronický spínač a v sérii s ním měrný odpor. Hodnoty pěti měrných odporů tvoří geometrickou radu s kvocientem 10. Elektronický spínač je vytvořen z ovládacího spínače, dvou řídicích tranzistorů a dvou spínacích tranzistorů řízených polem, -dále z operačního zesilovače a koncového tran- \ zistoru.
Vynález je použitelný zejména v systémech automatizovaného řízení a měření.
Vynálezce týká zapojení číslicově analogového převodníku, pracujícího v binárně dekadickém . kódu s dlouhodobou-d-tabilitou a přesností 10 v němž je užito elektronických spínačů. Zapojení lze využít při ručním ovládání jako dekadického zdroje nebo jako analogového výstupu v číslicových systémech. Zapojení je realizovatelné také v integrované formě..
/
Vynález je účelně využitelný v systémech automatizovaného měření a řízení.
Společným charakteristickým rysem dosud známých zapojení číslicově analogových převod-, níků, které pracuji v přirozeném binárně dekadickém kódu, je spínání váhové struktury odporové sítě s poměrem odporů 8:4:2:1 nebo jejich dekadických násobků.
Základní nevýhodou - ve srovnání se zapojením podle vynálezu.- je poměrně značný počet různých hodnot přesných váhových odporů, dále obtížné provedení teplotní kompenzace odporové sítě a proměnlivá zátěž zdroje referenčního napětí.
Naproti tomu zapojení podle vynálezu vykazuje řadu výhod, k nimž .patří dosažitelná vysoká přesnost a dlouhodobá stabilita 10“·>, odpovídající krátkodobá stabilita 10možnost teplotní kompenzace použitých přesných váhových odporů tvořících děliče, pouze dva druhy obvodů, které se opakují, dále malý počet hodnot dekadických váhových odporů, které jsou z hlediska cejchování výhodné, též možnost realizace zapojení v integrované formě, skutečnost, že zdi'oj referenčního napětí je zatěžován konstatní zátěží a proto vliv jeho vnitřního odporu se neuplatní; výhodou je také, že pomocí potenciometrů pro kompenzaci offsetu . operačních zesilovačů je možné provést účinné dokalibrování odporové sítě, takže odpadá obtížné a nepraktické dostavení odporů děliče odporové sítě.
Podstatou vynálezu je zapojení číslicově analogového převodníku, pracujícího v binár, -5 ně dekadickém kódu, s dlouhodobou přesností a stabilitou 10 , v němž je užito elektronických spínačů. Zapojení je podle vynálezu vytvořeno ze vstupního odporového děliče, složeného z celkem osmi odporů zapojených do série, přičemž začátek odporového děliče je připojen jednak ke vstupní svorce převodníku, určené pro připojení zdroje přesného referenčního napětí, jednak ke vstupu prvního operačního zesilovače.
Společný vývod čtvrtého odporu a pátého odporu odporového děliče je připojen ke.vstupu druhého operačního zesilovače. Společný vývod šestého odporu a sedmého odporu odporového děliče je připojen ke vstupu třetího, operačního zesilovače. Společný vývod sedmého odporu a osmého odporu odporového děliče je připojen ke vstupu čtvrtého operačního zesilovače a; konec odporového děliče je připojen k uzemňovaeímu vodiči. Výstup prvního operačního zesilovače je připojen ke vstupu první spínací skupiny, výstup druhého operačního zesilovače je připojen ke vstupu druhé spínací'skupiny, výstup třetího operačního zesilovače je připojen ke vstupu třetí spínací skupiny a konečně výstup čtvrtého operačního zesilovače je připojen ke vstupu čtvrté spínací skupiny.
Výstupy všech čtyř spínacích skupin jsou spojeny se sběrnicí a připojeny ke vstupu pátého, součtového operačního zesilovače 'a tento vstup je přes součtový odpor spojen s jeho výstupem a výstupní svorkou převodníku.
Podle vynálezu je dále spínací skupina vytvořena z pěti elektronických spínačů, z jednoho prvního měrného odporu, z jednoho druhého měrného odporu o desetinásobné hodnotě prvního měrného odporu, z jednoho třetího měrného odporu o stonásobné hodnotě prvního měrného odporu, z jednoho čtvrtého měrného odporu o tisícinásobné hodnotě prvního měrného odporu a z jednoho pátého měrného odporu o desetitisícinásobné hodnotě prvního měrného odporu. Vstup spínací skupiny je spojen se spolu spojenými prvními svorkami pěti elektronických spínačů. .
Druhá svorka prvního elektronického spínače je připojena k prvnímu, vývodu prvního měrného odporu, druhá svorka druhého elektronického spínače je připojena k prvnímu vývodu druhého měrného odporu, druhá svorka třetího elektronického spínače je připojena k prvnímu vý-.
211570 2 vodu třetího měrného odporu, druhá svorka čtvrtého elektronického spínače je připojena k prvnímu vývodu čtvrtého měrného odporu a druhá svorka pátého elektronického spínače je připojena k prvnímu vývodu pátého měrného odporu. Druhé vývody věeoh pěti měrných odporů jsou spolu spojeny a připojeny k výstupu.spínací skupiny.
Podle vynálezu je dále elektronický spínač vytvořen z jednoho vnějšího ovládacího spínače, ze dvou řídících tranzistorů, ze· dvou spínacích tranzistorů řízených polem, z jednoho operačního zesilovače a z jednoho koncového tranzistoru.
První svorka elektronického spínače je připojena ke kolektoru prvního spínacího tranzistoru řízeného polem, jehož emitor je jednak připojen k neinvestujícímu vstupu operačního zesilovače, jednak ke kolektoru druhého spínacího tranzistoru řízeného polem, a jehož báze je připojena ke kolektoru prvního řídícího tranzistoru. Báze druhého spínacího tranzistoru řízeného polem je připojena ke kolektoru druhého řídicího tranzistoru, emitor druhého spínacího tranzistoru řízeného polem je připojen k uzemňovácímu vodiči, k němuž je také připojen druhý kontakt ovládacího spínače, jehož první kontakt je přes druhý odpor spojen s bází prvního řídicího tranzistoru a zároveň přes první odpor se svorkou pro připojení ke kladnému pólu napájecího zdroje, k níž je připojen také jednak emitor prvního řídicího tranzistoru, jednak přes třetí odpor kolektor druhého řídicího tranzistoru, jakož kladný.napájecí vzestup operačního zesilovače a kolektor koncového tranzistoru.
• ' / '
Svorka pro připojení k zápornému pólu napájecího zdroje je, jednak přes pátý odpor spojena s bází druhého řídicího tranzistoru a přes čtvrtý odpor s kolektorem prvního řídicího tranzistoru, jednak je spojena s emitorem druhého řídicího, tranzistoru a zároveň se záporným napájecím vstupem operačního zesilovače, jehož inveřtující vstup je přes šestý odpor připojen k emitoru koncového tranzistoru a zároveň ke druhé svorce elektronického spínače, yýstup operačního zesilovače. (Z6) je spojen s bází koncového tranzistoru (T3).
Podstata vynálezu je dále vysvětlena na příkladu jeho provedení, které je popsáno pomocí připojených výkresů, na nichž je znázorněno: na obr. 1 - blokové schéma zapojení úplného pětimístného číslicově analogového převodníku, na obr. 2 - příklad schématu zapojeni jednoho z elektronických spínačů.
Ňa obr. 1 je vstupní odporový dělič číslicově analogového převodníku vytvořen řadou celkem osmi odporů Rl -až R8 zapojených v sérii. Začátek vstupního děliče je připojen jednak ke vstupní svorce Sl pro připojení ke zdroji přesného referenčního napětí UR, jednak ke vstupu prvního operačního zesilovače Z1. Společný vývod čtvrtého odporu R4 a pátého odporu R? je připojen ke vstupu druhého operačního zesilovače Z2. společný vývod šestého odporu R6 a sedmého odporu R7 je připojen ke vstupu třetího operačního zesilovače Z3 a konečně společný vývod sedmého odporu R7 a osmého odporu R8 je připojen ke vstupu čtvrtého operačního zesilovače Z4. Konec odporového děliče, tj. druhý vývod osmého odporu R8.3e spojen s uzemňovacím vodičem.
Na obr. 1 je čárkovaně naznačen odpor R9 a svorka Sl/ pro připojení zdroje referenčního napětí UR. Toto řešení přichází v úvahu, pokud je k dispozici zdroj vyššího referenčního napětí UR, nežli je napětí UR. Odpor R9 má potom takovou hodnotu, aby na vstupu prvního operačního zesilovače 21 a tedy na začátku odporového děliče, tj. na prvním vývodu prvního odporu Rl. bylo přesné referenční napětí UR.
Výstup prvního operačního zesilovače Zf je připojen k první spínací skupině, ke spolu spojeným prvním kontaktům prvního až pátého elektronického spínače g 80, £ 81 . £ 82. S 82, § 84. Druhé kontakty těchto spínačů jsou jednotlivě připojeny k prvním vývodům měrných odporů R10-. Rl 1. R12. Rl3. R14. jejichž druhé vývody jsou spojeiiy a připojeny ke sběrnici S3.
k níž je připojen vstup pátého součtového operačního zesilovače Z5. k němuž je paralelně připojen součtový odpor R30.
i . 211570
Výstup součtového operačního zesilovače Z5 je připojen k výstupní svorce S2 pro odběr výstupního napětí Uv, které odpovídá zadané binárně dekadické kombinaci.
Výstup druhého operačního zesilovače 22 je připojen ke druhé spínací skupině, ke spolu spojeným prvním kontaktům šestého až desátého elektronického spínače S40. S41 S42. S43. S44. Druhé kontakty těchto spínačů jsou jednotlivě připojeny k prvním vývodům měrných odporů RÍ5. R16. R17. R18. R19. jejichž druhé vývody jsou spolu spojeny a připojený ke sběrnici S3.
Výstup třetího operačního zesilovače Z3 je připojen ke třetí spínací skupině, ke spolu spojeným prvním kontaktům jedenáctého až patnáctého elektronického spínače' S20. S21. S22.
S23. S2'4. Druhé kontakty těchto spínačů jsou jednotlivě připojeny k prvním vývodům měrných odporů R20. R21. R22. R23. R24. jejichž druhé vývody jsou spolu spojeny a připojeny ke sběrnici S3.
Výstup čtvrtého operačního zesilovače Z4 je připojen ke čtvrté spínací skupině, ke spolu spojeným prvním kontaktům šestnáctého až dvanáctého elektronického spínače S10. S11. S12. St3. S14. Druhé kontakty těchto spínačů jsou jednotlivě připojeny k prvním vývodům měrných odporů R25. R26, R27. R28. R29. jejichž druhé vývody jsou spolu spojeny a připojeny také ke sběrnici
Hodnoty odporů R10 až R14 v první spínací skupině tvoří geometrickou řadu s kvocientem 10, to znamená, že hodnota odporu R11 je rovna desetinásobku hodnoty odporu R10 atd., takže například hodnota odporu R14 je rovna ,0^ . hodnota odporu R10. Totéž platí o ostatních měrných odporech ve druhé až čtvrté spínací skupině.
Elektronické spínače S80 až S14 jsou na obr. 1 naznačeny pouze symbolicky, zjednodušeně. Příklad konkrétního, podrobného zapojení úplného elektronického spínače je znázorněn na obr. 2.
Na obr. 2 je elektronický spínač vytvořen dvěma spínacími tranzistory Fg, F2 řízenými polem, tj. typu FET, dvěma řídicími tranzistory gg, gg, jejichž prostřednictvím ovládá vnější spíhač Sv tranzistory Fg,·. F2. dále operačním zesilovačem Z6 a koncovým tranzistorem T3. 1 Svorka S4 pro připojeni ke kladnému pólu.napájecího zdroje je jednak přes první odpor R31 a přes druhý odpor R32 spojena s prvním kontaktem ovládacího spínače Sv. realizovaného například mechanicky pomocí binárně dekadického stavítka nebo tranzistorem, jednak je spojena s emitorem prvního řídicího tranzistoru gg, s prvním vývodem třetího odporu R35. s kladným napájecím vstupem operačního zesilovače 26 a s kolektorem koncového tranzistoru gg. Druhý kontakt ovládacího spínače Sv je spojen s Uzemňovacím vodičem a společný vývod prvního odporu R31 a druhého odporu R32 je připojen k bázi prvního řídicího tranzistoru gg, jehož kolektor je připojen jednak k prvnímu vývodu čtvrtého odporu R33. jednak k bázi prvního spínacího tranzistoru FI řízeného polem. Společný vývod čtvrtého odporu Rgg a pátého odporu R34 je připojen k báz.i druhého řídicího tranzistoru gg. Druhý vývod pátého odporu R34 ie spolu s emitorem druhého řídicího tranzistoru T2 připojen ke svorce S5 pro připojení k zápornému pólu napájecího zdroje. Svorka S5 je připojena zároveň k zápornému napájecímu vstupu operačního zesilovače 26.
Kolektor druhého řídicího tranzistoru T2 je připojen jednak ke druhému vývodu třetího odporu Rgg, jednak k bázi druhého spínacího tranzistoru F2 řízeného polem. Kolektor prvního spínacího tranzistoru FI je spojen s první svorkou A elektronického spínače, emitor tohoto prvního spínacího tranzistoru FI je spojen s kolektorem druhého spínacího tranzistoru F2 a zároveň s neinvertujícím vstupem operačního zesilovače Z6, zatímco emitor druhého spínacího tranzistoru F2 je spojen s uzemňovacím vodičem. Invertující vstup operačního zesilovače 26 je přes vazební, šestý odpor R36. spojen se druhou svorkou B elektronického spínače. Výstup operačního zesilovače Z6 je připojen k bázi koncového tranzistoru gg, jehož emitor je připojen ke druhé svorce B elektronického spínače.
Činnost číslicově analogového převodníku, zapojeného podle vynálezu souhlasně s obr. 1, je následující: zapojení pracuje s váhovými napětími 8V, 4V, 2V, IV. Spínaoí odporová sil je vytvořena pouze z dekadických odporů. Princip činnosti spočívá podobně jako u jiných typů číslicově analogových převodníků v dekódováni vstupních signálů v číslicově binárně dekadickém tvaru a jeho převodu na analogový napěťový signál na základě následujícího vztahu:
-u = 10° (8 S80 + 4 S40 + 2 S20 + S10) + + 10'1 (8 S81 + 4 S41 + 2 S21 + Sil + + 10-2 (8 S82 + 4 S42 + 2 S22 + S12) + + 10“3 (8 S83 +4 S43 + 2 S23 + S13) + + 10-4 (8 S84 + 4 S44 + 2 S24 + S14), přičemž R30 = 1.
Přitom hodnota Uy je hodnota napěťového signálu na výstupu číslicově analogového převodníku a hodnoty koeficientů S80 áž S14 nabývají hodnoty 1 nebo 0 v souhlase s dále uvedenou tabulkou přirozeného binárně dekadického kódu:
S S S S S
00 o 40 20 10 8lj 411 2.1 j 11 82 j 421 22 12 83 ί i 43 í 23 13 84 44 24 14
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
1 0 0 0 1 0 0 0 - 1 0 0 0 1 0 0 0 1 0 0 0 1
2 0 0 i 0 0 0 1 0 0 0 1 0 0 0 1 0 0 0 © 0
3 a 0 1 1 0 0 © © 0 0 1 1 0 Ό 1 1 0 0 1 1
4 0 1 0 0 0 1 0 0 0 1 0 0 0 1 0 0 0 1 0 0
5 .0 1 0 1 0 1 0 1 0 © 0 © 0 1 0 1 0 1 0 1
6 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0
7 0 1 1 1 0 1 1 0- 1 1 1 0 1 1 1, 0 1 1 1
8 1 0 0 0 1 0 0 0 1 0 0 0 © 0 0 0 1 0 0 0
9 © 0 0 © 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1
Ve zjednodušeném vzorci pro ~UV jsou uvedeny pouze poměry odporů a napětí.
Na vstupním děliči, tedy na vstupech operačních zesilovačů Z1. Z2. Z3. Z4. se vytvářejí váhová napětí 8V, 4V, 2V a IV. Dělič je oddělen celkem čtyřmi operačními zesilovači Z1. Z2. Z£> Zi od celkem čtyř spínacích skupin. Potenciometrické trimry pro kompenzaci offsetu těchto operačních zesilovačů slouží zároveň pro přesnou justaci váhových napětí. Pokud mají odpory RJ. až R8 Stejný teplotní koeficient, to znamená, že to jsou například manganinové odpory stejné šarže, pak jsou váhová napětí teplotně nezávislá.
Proudy procházející sepnutými spínači S80 až S14 a příslušnými odpory R10 až R29 se sečítají v součtovém odporu R30 pátého součtového operačního zesilovače Z5 a vytvářejí žádané výstupní napětí Uy, odpovídající zadané binární kombinaci. Aby toto výstupní napětí Uy bylo teplotně nezávislé, je nutné, aby teplotní koeficient součtového odporu R30 byl stejný jako teplotní koeficient odporů Rl0 až R29.
Činnost vlastních elektronických spínačů, zapojených podle obr. 2, je následující: spínání, to znamená vodivé propojení první svorky A se druhou svorkou B, přičemž tyto dvě svorky představují kontakty jednoho ze spínačů S80 až S14. provádějí dva spínací tranzistory P2, F£ řízené polem, které jsou ovládány vnějším spínačem Sv prostřednictví^ dvou.řídicích tranzistorů TI a T2,a sice tak, že je vždy jeden z obou ve vodivém stavu a druhý v nevodivém stavu. Každý z měrných odporů Ř10 až R29 je od příslušného elektronického spínače oddělen operačním zesilovačem Z6 a koncovým tranzistorem T3. který snižuje výkonovou ztrátu zesilovače na minimum, 'což je nutné z důvodů snížení teplotního driftu operačního zesilovače
Z6. Potenciometr pro kompenzaci ofsetuoperačního zesilovače Z6 slouží k přesnému nastavení nulového výstupu. Spínač Sv lze realizovat mechanicky pomocí binárně dekadického stavítka nebo tranzistorem, například hradlem TTL logiky s otevřeným kolektorem.
Pro snadné pochopení činnosti je dále uveden příklad převodu čísla 93582 na analogovou hodnotu, to znamená na odpovídající napětí Uy.
Podle tabulky přirozeného binárně dekadického kódu odpovídá číslicím 9, 3, 5, 8, 2 následující binární vyjádření:
»
3 5 8 2
1001 0011 0101 1000 0010'
Uvedené binární vyjádření se realizují sepnutím spínačů odpovídajících zakroužkovaným jedničkám v tabulce přirozeného binárně dekadického kódu;
9 3 5 8 2
S80 +. S10 S21 + S11 . S42 ·+ S12 S83 S24
Za předpokladu, že napětí na vstupu prvního operačního zesilovače je rovno přesně 87, proud tekoucí do součtového odporu R30 podle obr. 1 má hodnotu souhlasně s následujícím vztahem pro výstupní analogové napětí υγ:
10° (8+1) + 101 (2 + 1) + 10“2 (4 + 1) + 10-3 (8) + 10“4 (2) = = 9 + 0,3 + 0,05 + 0,008 + 0,0002 = 9,3582 mA
Napětí Uv na odporu 1 000 ohmů 9,3582 V, absolutní hodnota.
Pokud není k dispozici přesné referenční napětí U^, ale napětí vyšší, je nutno zapojit do série se vstupním váhovým děličem odpor R9. připojený ke vstupní svorce SI f Jeho velikost je taková, aby na vstupu prvního operačního zesilovače Z1 bylo přesné referenční napětí uB.
Proud odebíraný ze zdroje referenčního napětí lze kompenzovat různými známými způsoby, například užitím pomocného stabilizovaného zdroje napětí.
Při realizaci zapojení podle vynálezu bylo užito odporů RI až R8 o hodnotě 100 ohmů.
Na vstupu prvního operačního zesilovače bylo napětí 87, na vstupu druhého, operačního zesilovače 4Vj na vstupu třetího operačního zesilovače 27 a ha vstupu čtvrtého operačního zesilovače 17. < .
Stálou přesnost a dlouhodobou stabilitu výstupního analogového napětí Uy lze dosáhnout a udržet pouze udržením stálého váhového poměru odporového děliče. Musí být proto zajištěn stejný teplotní koeficient odporů děliče a jejich stejná teplotní vazba. Bez splnění této podmínky by nebylo dosaženo vysoké přesnosti a dlouhodobé stability výstupního analogového napětí Uy ani při nastavení přesnosti absolutních hodnot odporů děliče, oož je samozřejmostí.
Zapojení elektronického spínače znázorněné na obr. 2- je nutné pouze pro nejvyšší bity vstupního slova, které způsobují větší změnu výstupního analogového napětí. Při menších váhových proudech lze ovšem zapojení zjednodušit, to znamená, že lze vypustit koncový tranzistor T3. U nejnižších bitů, kde odpor kolektor - emitor sepnutého prvního spínacího tranzis211570 toru FI řízeného polem neovlivni přesnost převodu, lze zapojení dále zjednodušit tím, že se vypustí operační zesilovač Z6. Toto zjednodušení umožní u nižších bitů zvýšit rychlost převodu a zároveň snížit vliv přechodových jevů.

Claims (3)

  1. PfiEDMÉT VYNÁLEZU
    1. Zapojeni číslicově analogového převodníku, pracujícího v binárně dekadickém kódu, s dlouhodobou stabilitou a přesností 10 , v němž je užito elektronických spínačů, vyznačené tím, že je vytvořeno ze vstupního odporového děliče, složeného z celkem osni odporů (R,, 32, R3, R4, R5, R6, R7, R8) zapojených do série, přičemž začátek odporového děliče je připojen jednak ke vstupní svorce (S1) převodníku, určené pro připojení zdroje přesného referenčního napětí, jednak ke vstupu prvního operačního zesilovače (Z 1), společný vývod čtvrtého odporu (R4) a pátého odporu (H5) odporového děliče je připojen ke vstupu druhého operačního zesilovače (Z2), společný vývod šestého odporu (R6) a sedmého odporu (R7) odporového děí-iče je připojen ke vstupu třetího operačního zesilovače (Z3) a konečně společný vývod Sedmého odporu (R7) a osmého odporu (R8) odporového děliče je připojen ke vstupu čtvrtého operačního zesilovače (Z4) a konec odporového děliče je připojen k uzemňovacímu vodiči, zatímco výstup prvního operačního zesilovače (Z 1) je připojen ke vstupu první spínací skupiny (SKI), výstup druhého operačního zesilovače (Z2) je připojen ke vstupu druhé spínací skupiny (SK2), výstup třetího operačního zesilovače (Z3) je připojen ke vstupu třetí spínací skupiny (SK3) a výstup čtvrtého operačního zesilovače (Z4) je· připojen ke vstupu čtvrté spínací skupiny. (SK4), přičemž výstupy všech čtyř spínacích skupin (SKI, SK2, SK3, SK4) jsou spojeny se sběrnicí (S3) a připojeny ke vstupu pátého součtového operačního zesilovače (Z5) a tento vstup je přes součtový odpor (R30) spojen s jeho výstupem a výstupní svorkou (S2) převodníku. ,
  2. 2. Zapojení podle bodu 1, vyznačené tím,.že spínací skupina (SKI, SK2, SK3, SK4) je vytvořena z pěti elektronických spínačů (SSO, S81, S82, S83, S84, S40, S41, S42, S43, S44, S20, S21, S22, S23, S24, S10., Sil, S12, S13, S14), z jednoho prvního měrného odporu (R10, R15, R20, R25), z jednoho druhého měrného odporu (R11, R16, R21, R26) o desetinásobné hodnotě prvního měrného odporu, z jednoho třetího měrného odporu (R12, R17, R22, R27) o stonásobné hodnotě prvního měrného odporu, z jednoho čtvrtého měrného odporu (R13, R1S, R23, R28) o tisícinásobné hodnotě prvního měrného odporu a z jednoho pátého měrného odporu (R14, R19, R24, R29) o desetitisícinásobné hodnotě prvního měrného odporu, přičemž vstup spínací skupiny (SKI, SK2, SK3, SK4) je spojen se spolu spojenými prvními svorkami (A) pěti elektronických spínačů (S80 až S84, S40 až S44, S20 až S24, S10 až S14) a druhá svorka (B) prvního elektronického spínače (S80, S40, S20', S10) je připojena k prvnímu vývodu prvního měrného odporu (R10, R15, R20, R25), druhá svorka druhého elektronického spínače (S81, S41, S21,
    Sil) je připojena k prvnímu vývodu druhého měrného odporu (R11, R16, R21 , R26), druhé svorka třetího elektronického spínače (S82, S42, S22, S12) je připojena k prvnímu vývodu třetího měrného odporu (R12, R17, R22, R27), druhé svorka čtvrtého elektronického spínače (S83,
    543, S23, S13) je připojena k prvnímu vývodu čtvrtého měrného odporu (R13, R18, R23, R28) a konečně druhá svorka'pátého elektronického spínače (S84, S44, S24, S14) je připojena k prvnímu vývodu pátého měrného odporu (R14, R19, R24, R29), zatímco druhé vývody všeoh pěti měrných odporů (R10 až. R14, R15 až R19, R20 až R24, R25 až R29 jsou spolu spojeny a připojeny k výstupu spínací skupiny (SKI, SK2, SK3, SK4).
  3. 3. Zapojení podle bodů 1 a 2 vyznačené tím, že elektronický spínač (S80 až S84, S40 až
    544, S20 až S24, S10 až S14), je vytvořen z jednoho vnějšího ovládacího spínače (Sv), ze dvou řídících tranzistorů (ΤΓ, T2), ze dvou spínacích tranzistorů (FI, F2) řízených polem, z jednoho operačního zesilovače (Z6) a ž jednoho koncového tranzistoru (T3), přičemž první svorka (A) elektronického spínače je připojena ke kolektoru prvního spínacího tranzistoru (FI) řízeného polem, jehož emitor je jednak připojen k neinvertujicímu vstupu operačního zesilovače (Z6), jednak ke kolektoru druhého spínacího tranzistoru (F2) řízeného polem, a je, hož báze je připojena ke kolektoru prvního řídicího tranzistoru (TI), zatímco báze
    21)570 druhého spínacího tranzistoru (F2) řízeného polem je připojena ke kolektoru druhého řídícího tranzistoru (T2), emitor druhého spínacího tranzistoru (P2) řízeného polem je připojen k uzemňovacímu vodiči, k němuž je také připojen druhý kontakt ovládacího spínače (Sv), jehož první kontakt je přes druhý odpor (E32.) spojen s bází prvního řídícího tranzistoru (TI) a zároveň přes první odpor (E31) se svorkou (S4) pro připojení ke kladnému pólu napájecího zdroje, k níž je připojen také jednak emitor prvního řídícího tranzistoru (TI), jednak přes třetí odpor (R35) kolektor druhého řídícího tranzistoru*'(T2) jako kladný napájecí vstup operačního zesilovače (Z6) a kolektor koncového tranzistoru (T3), a dále svorka (S5) pro připojení k zápornému pólu napájecího zdroje je jednak přes pátý odpor (R34) spojena s .bází druhého řídícího tranzistoru (T2), a přes čtvrtý odpor (B33) s kolektorem prvního řídícího trnazistoru (T1), jednak je spojena s emitorem druhého řídícího tranzistoru (T2) a zároveň se záporným napájecím vstupem operačního zesilovače (Z6), jehož invertující vstup je přes šestý odpor (H36) připojen k emitoru koncového tranzistoru (Ť3) a zároveň ke druhé-svorce (B) elektronického spínače, zatímco výstup operačního zesilovače (Z6) je spojen s bází koncového tranzistoru (T3).
CS700579A 1979-10-16 1979-10-16 Zapojení číslicově analogového převodníku pracujícího v binárně dekadickém kódu CS211570B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS700579A CS211570B1 (cs) 1979-10-16 1979-10-16 Zapojení číslicově analogového převodníku pracujícího v binárně dekadickém kódu

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS700579A CS211570B1 (cs) 1979-10-16 1979-10-16 Zapojení číslicově analogového převodníku pracujícího v binárně dekadickém kódu

Publications (1)

Publication Number Publication Date
CS211570B1 true CS211570B1 (cs) 1982-02-26

Family

ID=5418351

Family Applications (1)

Application Number Title Priority Date Filing Date
CS700579A CS211570B1 (cs) 1979-10-16 1979-10-16 Zapojení číslicově analogového převodníku pracujícího v binárně dekadickém kódu

Country Status (1)

Country Link
CS (1) CS211570B1 (cs)

Similar Documents

Publication Publication Date Title
US3755807A (en) Resistor-ladder circuit
CN115833841A (zh) 数字模拟转换器、芯片及电子设备
US4766415A (en) Digital-to-analog converter with temperature compensation
US3916327A (en) Output circuit for a voltage-divider device
GB1575556A (en) Non-linear direct-current amplifiers
US3577139A (en) Analog-to-digital converter
US4942397A (en) Elimination of linearity superposition error in digital-to-analog converters
CS211570B1 (cs) Zapojení číslicově analogového převodníku pracujícího v binárně dekadickém kódu
US4157494A (en) Controlled multidigit resistance box
US5084703A (en) Precision digital-to-analog converter
US4494107A (en) Digital to analog converter
WO1990016114A1 (en) Digital to analog converters
KR0137765B1 (ko) 디지탈 아날로그 변환기를 갖는 전류분할회로
RU2066068C1 (ru) Преобразователь ток - напряжение
SU1374431A1 (ru) Цифроаналоговый преобразователь
RU1837380C (ru) Многозначна мера электрического сопротивлени
SU432535A1 (ru) Диодный функциональный преобразователь
SU926680A1 (ru) Диодный фукциональный преобразователь
SU1424032A1 (ru) Блок кодоуправл емой проводимости
RU2024917C1 (ru) Стабилизатор постоянного тока
SU1208568A1 (ru) Устройство дл решени эллиптических уравнений
SU556341A1 (ru) Дискретный уровнемер
GB2077536A (en) Digital to analog converter
SU598233A1 (ru) Цифро-аналоговый перемножитель
SU1300504A1 (ru) Цифроаналоговый тангенсный преобразователь