CS208067B1 - Náhradní obvod analogových násobiček - Google Patents

Náhradní obvod analogových násobiček Download PDF

Info

Publication number
CS208067B1
CS208067B1 CS793379A CS793379A CS208067B1 CS 208067 B1 CS208067 B1 CS 208067B1 CS 793379 A CS793379 A CS 793379A CS 793379 A CS793379 A CS 793379A CS 208067 B1 CS208067 B1 CS 208067B1
Authority
CS
Czechoslovakia
Prior art keywords
input
multipliers
analogue
circuit
multiplier
Prior art date
Application number
CS793379A
Other languages
English (en)
Inventor
Frantisek Sebesta
Original Assignee
Frantisek Sebesta
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Frantisek Sebesta filed Critical Frantisek Sebesta
Priority to CS793379A priority Critical patent/CS208067B1/cs
Publication of CS208067B1 publication Critical patent/CS208067B1/cs

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

(54) Náhradní obvod analogových násobiček
Vynález řeší náhradní obvod analogových násobiček.
Dosud známé obvody popisují vnitřní děje probíhající v násobičce jen neúplně a některé jsou složité a fyzikálně nenázomé. Obvody jsou v zása: dě popsány shodnou rovnicí, která sice násobičku i plně popisuje, je však velmi obtížné zjistit konstanty umožňující konkrétní sestavení rovnice a proto ! ! k praktickému výpočtu vlastností násobiček γ lze , i využít jen výjimečně. ' ' '
Tyto nevýhody odstraňuje zapojení ňáhradhího obvodu analogových násobiček podle vynálezu, j : jehož podstata spočívá v tom, že sestává nejméně ze dvou vstupních analogových převodníků, jejichž sobě odpovídající vstupy jsou vzájemně propojeny. Výstupy těchto vstupních analogových převodníků jsou napojeny na vstupy bloku interakce, ; jehož výstup je napojen na vstup výstupního analogového převodníku. ί
Náhradní obvod podle vynálezu je popsán matematicky charakteristickými funkcemi analogových převodníků a ideální funkcí interakce. Tyto dílčí vztahy lze shrnout do rovnice
Z = {.({^(Χ,Υ^Χ,Υ)]) kde f^4 - jsou charakteristické funkce analogových převodníků f3 — ideální funkce interakce X,Y — vstupní veličiny Z — výstupní veličina i Tato rovnice popisuje vztahy mezi vstupními , a výstupní veličinou násobičky. Je možné ji snadno sestavit, protože lze běžnými prostředky zjistit charakteristické funkce analogových převodníků a funkce interakce je vždy známa podle typu ί zkoumané násobičky. Při vytváření modelu lze všechny funkce definovat.
Funkce náhradního obvodu podle vynálezu je velmi jednoduchá. Vstupní analogové převodníky převádějí vstupní analogové veličiny opět na anai logové veličiny vyjádřené jiným způsobem. Tento převod jé obecně doprovázen vznikem chyb.
Funkce interakce je ideální a zprostředkuje vzájemné působení veličin přivedených na vstupy bloku interakce, jejím působením nevzniká žádná chyba.
Výstupní analogový převodník převádí výstupní veličinu bloku interakce na typ a úroveň hledané i výstupní veličiny, svým působením obecně vytváří ichyby.
Je nutné podotknout, že i* když jsou všechny analogové převodníky shodného typu, obecně jsou v násobičce různého druhu, jak z hlediska podstaty činnosti, tak z hlediska vzniku chyb. V některých případech mohou být tyto převodníky velmi zjednodušeny.
Vynález je blíže objasněn na příkladu provedení pomocí připojeného výkresu.
Náhradní obvod analogové násobičky obvykle nazývané kvadrátová sestává ze vstupního analogového převodníku í, jenž provádí kvadrát součtu vstupních veličin, a ze vstupního analogového převodníku 2, jenž provádí záporný kvadrát rozdílu vstupních veličin. Na výstupy vstupních analogových převodníků 1 a 2 napojený blok 3 interakce realizuje součet. Výstupní analogový převodník 4 je jednoduše lineární zesilovač.
Jiným příkladem může být náhradní obvod analogové násobičky pracující na základě elektronicky řízené změny odporu. V základním případě bude každý ze vstupních analogových převodníků 1 a 2 zpracovávat pouze jednu ze Vstupních veličin. Jeden vstupní analogový převodník 1 převádí svou

Claims (1)

  1. PŘEDMĚT
    Náhradní obvod analogových násobiček vyznačující se tím, že sestává nejméně ze dvou vstupních analogových převodníků (1 a 2), jejíchž sobě odpovídající vstupy jsou vzájemně propojeny a vý1 v vstupní veličinu na ekvivalentní změnu odporu, druhý vstupní analogový převodník 2 převádí zbývající vstupní veličinu na poměrnou změnu proudu a blok 3 interakce je realizován součinem. Výstupní analogový převodník 4 je tvořen lineárním zesilovačem.
    Navržený náhradní obvod umožňuje lépe pochopit vnitřní strukturu a děje probíhající v násobičkách, je velmi jednoduchý a fyzikálně názorný, je vhodný pro všechny typy násobiček, lze jím bez omezení respektovat vlastnosti reálných násobiček, a obvod lze bez problémů rozšířit pro více vstupních veličin.
    Protože obvod lze snadno popsat matematickými vztahy je výhodné tímto způsobem násobičku modelovat a všechny zajímavé hodnoty vypočítat. Tento postup může ušetřit mnoho prostředků při konstrukci násobiček.
    VYNÁLEZU stupy těchto vstupních analogových převodníků (1 a 2) jsou napojeny na vstupy bloku (3) interakce, jehož výstup je napojen na vstup výstupního analogového převodníku (4).
CS793379A 1979-11-19 1979-11-19 Náhradní obvod analogových násobiček CS208067B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS793379A CS208067B1 (cs) 1979-11-19 1979-11-19 Náhradní obvod analogových násobiček

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS793379A CS208067B1 (cs) 1979-11-19 1979-11-19 Náhradní obvod analogových násobiček

Publications (1)

Publication Number Publication Date
CS208067B1 true CS208067B1 (cs) 1981-08-31

Family

ID=5429310

Family Applications (1)

Application Number Title Priority Date Filing Date
CS793379A CS208067B1 (cs) 1979-11-19 1979-11-19 Náhradní obvod analogových násobiček

Country Status (1)

Country Link
CS (1) CS208067B1 (cs)

Similar Documents

Publication Publication Date Title
Counts et al. One-Chip Slide Rule Works with Logs, Antilogs for Real-Time Processing
Weinstein et al. A comparison of roundoff noise in floating point and fixed point digital filter realizations
JPH04215126A (ja) 重み付け遅延桁加算方法および装置
CS208067B1 (cs) Náhradní obvod analogových násobiček
US3183342A (en) Hybrid arithmetic unit
JPH0831776B2 (ja) デジタルフイルタ
Kumar et al. Certain fractional q-integral formulas for the basic I-function of two variables
Fowler Dedekind's Theorem
Skaf et al. VLSI design of on-line add/multiply algorithms
Mowle An algorithm for generating stable feedback shift registers of order n
RU2045777C1 (ru) Устройство для извлечения квадратного корня из суммы квадратов двух величин
Watanabe Generating functions and integral representations for the spherical functions on some classical Gelfand pairs
SU693379A2 (ru) Функциональный преобразователь
SU467364A1 (ru) Дифференцирующее устройство
SU780186A1 (ru) Функциональный преобразователь код-напр жение
SU447724A1 (ru) Функциональный преобразователь
Evans et al. Hamel versus Schauder dimension
RU2024938C1 (ru) Устройство для извлечения квадратного корня из суммы квадратов трех величин
KR940007570B1 (ko) 디지탈 시스템의 다항식 곱셈회로
SU809241A1 (ru) Функциональный частотныйпРЕОбРАзОВАТЕль
RU2058587C1 (ru) Устройство для извлечения корня квадратного из суммы квадратов n величин
SU1651288A1 (ru) Устройство дл контрол умножени двоичных чисел по модулю три
JPS6488767A (en) Parallel computer
RU2058588C1 (ru) Тригонометрический секансный преобразователь
SU883913A1 (ru) Вычислительный узел сеточной модели дл решени дифференциальных уравнений в частных производных