CS206899B1 - Electronic switch - Google Patents
Electronic switch Download PDFInfo
- Publication number
- CS206899B1 CS206899B1 CS466279A CS466279A CS206899B1 CS 206899 B1 CS206899 B1 CS 206899B1 CS 466279 A CS466279 A CS 466279A CS 466279 A CS466279 A CS 466279A CS 206899 B1 CS206899 B1 CS 206899B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- transistor
- electric field
- controlled
- collector
- terminal
- Prior art date
Links
- 230000005684 electric field Effects 0.000 claims description 34
- 239000000758 substrate Substances 0.000 claims description 10
- 238000013016 damping Methods 0.000 claims description 4
- 101000894525 Homo sapiens Transforming growth factor-beta-induced protein ig-h3 Proteins 0.000 claims 4
- 102100021398 Transforming growth factor-beta-induced protein ig-h3 Human genes 0.000 claims 4
- 230000003071 parasitic effect Effects 0.000 claims 4
- 239000003990 capacitor Substances 0.000 claims 1
- 230000000694 effects Effects 0.000 claims 1
- 230000005669 field effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 230000027455 binding Effects 0.000 description 1
- 238000009739 binding Methods 0.000 description 1
Landscapes
- Electronic Switches (AREA)
- Amplifiers (AREA)
Description
POPIS VYNALEZU
K AUTORSKÉMU OSVEDČENIU ČESKOSLOVENSKÁSOCIALISTICKÁREPUBLIKA( 19 ) 206899 (11) (Bl)
(22) Přihlášené 03 07 79(21) (PV 4662-79) (51) Int. Cl.3 H 03 K 17/284 (40) Zverejnené 15 09 80
ÚŘAD PRO VYNÁLEZYA OBJEVY (45) Vydané i 01 06 84 (75)
Autor vynálezu
ILKO JÁN ing., BRATISLAVA (54) Elektronický spínač
Vynález sa týká elektronického spínača s tranzis-tormi riadenými elektrickým polom. Při spínaní striedavých signálov sa používajú imechanické kontakty alebo polovodičové prvky, | vyžadujúcé relativné zložité pomocné obvody pre ich linearizáciu. _________________ . _ ................. i | Nevýhodou mechanických spínačov je icE~ně-Jspoíahlivosť a nízký útlm signálu na vyšších kmitoč- ; toch akustického pásma. Polovodičové prvky sú| obvykle v zapojení, keď na nich vzniká relativné; značný úbytok signálu čo spósobuje narastanie| nelineámeho skreslenia, ktorého zníženie vyžadu- ; ' je zavádzanie vázieb, ktoré samotné zapůjenie íj značné komplikujú.
Uvedené nevýhody odstraňuje elektronický spí-nač s tranzistormi riadenými elektrickým polompodlá vynálezu, ktorého podstata spočívá v tom, žek vstupnej svorke je připojený emitor prvéhotranzistore riadeného elektrickým polom;-ktoréhokolektor je připojený k neinvertujúcemu vstupuzosilňovača a ku kolektoru druhého tranzistorariadeného elektrickým polom, pričom riadiaca ,elektroda prvého tranzistora riadeného elektric-kým polom je připojená na prvú riadiacu svorkua k vstupnej svorke je súčasne připojený aj emitortretieho tranzistora riadeného elektrickým polom,ktorého kolektor je připojený k invertujúcemuvstupu zosilňovača a súčasne k jednému koncuj 206899 !spátnovázbového odporu, ktorého druhý koniec jepřipojený na výstupná svorku a riadiaca elektrodatretieho tranzistora riadeného elektrickým polom,ktorá je připojená na tretiu riadiacu svorku s kon-štantným kladným napátím, je aj připojená nasubstrát prvého tranzistora riadeného elektrickýmpolom, substrát tretieho tranzistora riadenéhoelektrickým pofom a na substrát druhého tranzis-tora riadeného elektrickým polom, ktorého riadia-cia elektroda je spojena s druhou riadiacou svor-kou, pričom emitor druhého tranzistora riadenéhoelektrickým polom je spojený s jedným vývodompotenciometra, ktorého bežec je uzemněný. Výhodou uvedeného zapojenia je jeho vysokávstupná impedancia vzhladom na pripojenie tran-zistorov riadených elektrickým polom k neinvertu-júcemu vstupu zosilňovača s velkou vlastnouvstupnou impedanciou. Zapojenie zaručuje tieždobrá linearitu, pretože na druhom tranzistoreriadenom elektrickým polom je v otvorenom stavenepatrný úbytok napátia.
Elektronický spínač podlá vynálezu bude dalejbližšie popísaný a jeho funkcia podrobné vysvětle-ná s použitím přiložených výkresov, na ktorýchobr. 1 představuje schému zapojenia elektronické-ho spínača podlá vynálezu a obr. 2 představujezákladnú schému elektronického spínača pódiavynálezu pri maximálnom tlmení.
Claims (2)
- 206899 2 Prvý tranzistor TI naděný elektrickým polom jesvojím emitorom S1 připojený k vstupnej svorke1 a kolektorom Dl jednak ku kolektoru D2druhého tranzistora T2 riadeného elektrickýmpol’om a jednak k neinvertujúcemu vstupu + zosil-ňovača Z, ku ktorému je tiež připojený kolektorD2 druhého tranzistora T2 riadeného elektrickýmpol’om. Emítor S2 tohto druhého tranzistora T2• riadeného elektrickým polom je uzemněný cezpremenlivý odpor Rp (obr.
- 2) potenciometra P.Třetí tranzistor T3 riadený elektrickým polom jesvojím emitorom S3 tiež připojený k vstupnejsvorke 1, zatial čo svojím kolektorom D3 jepřipojený jednak k invertujúcemu vstupu — zosil-ňovača Z a súčasne s jedným koncom spatnovazob-ného odporu R, ktorého druhý koniec je připojenýna výstupriú svorku 2. Riadiacia elektroda G3tretieho tranzistora T3 riadeného elektrickým po-lom je připojená jednak na tretiu riadiacu svorku5, ktorá má konštantné kladné napátie, a jednak nasubstrát Sul prvého tranzistora TI riadenéhoelektrickým polom, substrát Su3 tretieho tranzis-tora T3 riadeného elektrickým polom a na substrátSu2 druhého tranzistora T2 riadeného elektrickýmpolom, ktorého riadiaca elektróda G2 je připojenána druhej riadiacej svorke 4. Riadiaca elektródaG1 prvého tranzistora TI riadeného elektrickýmpolom je připojená k prvej riadiacej svorke 3. . Prvý tranzistor TI riadený elektrickým poloma druhý tranzistor T2 riadený elektrickým polomtvoria základný útlmový článok, ktorého tlmenie jeminimálně, ak je prvý tranzistor TI riadený elek-trickým polom otvorený otváracím napátím naprvej riadiacej svorke 3 a druhý tranzistor T2riadený elektrickým polom zatvorený zatváracímnapátím na druhej riadiacej svorke 4. Útím signálusa dosahuje zatvorením prvého tranzistora TIriadeným elektrickým polom a otvorením druhéhotranzistora T2 riadeným elektrickým polom. Pre zvýšenie tlmení je k vstupnej svorke 1 emito-ra S1 prvého tranzistora TI riadeného elektrickýmpolom připojený emitor S3 tretieho tranzistora T3riadeného elektrickým polom, ktorého kolektor < - PREDMET Elektronický spínač s tfanzistormi naděnýmielektrickým polom, vyznačujúci sa tým, že k vstup-nej svorke (1) je připojený emitor (Sl) prvéhotranzistora (TI) riadeného elektrickým polom,·ktorého kolektor (Dl) je připojený jednak k nein-vertujúcemu vstupu (+) zosilňovača (Z) a jednakku kolektoru (D2) druhého tranzistora (T2) riade-ného elektrickým polom, pričom riadiaca elektró-fda (G-1) prvého tranzistora (TI) riadeného elek-trickým polom je připojená na prvú riadiacusvorku (3) a k vstupnej svorke (1) je súčasnepřipojený aj emitor (S3) tretieho tranzistora (T3)riadeného elektrickým polom, ktorého kolektor(D3) je připojený k invertujúcemu vstupu (—)zosilňovača (Z) a· súčasne k jednému konců spát- D3, ako bolo už uvedené, je připojený k invertujú-cemu vstupu — zosilňovača Z. Třetí tranzistor Ť3riadený elektrickým polom je trvale zatvorenýa impedancia jeho kanálu je reprezentovaná para-zitnou kapacitou CSD3 a odporom v zatvorenomstáve RFZ3, ako je uvedené na obr. 2, ktorýznázorňuje funkciu elektronického spínača primaxiihálnom tlmení, a preto je prvý tranzistor TIriadený elektrickým polom, ktorý je zatvorený,reprezentovaný parazitnou kapacitou CSD1 a od-porom v zatvorenom stave RFZ1 a druhý tranzis-tor T2 riadený elektrickým polom je reprezentova-ný odporom v otvorenom stave RFO. Maximálny útlm sa dosiahne vtedy, ak buderozdiel napátia Up a Unna vstupoch + a — zosilňo-vača Z maximálny, respektive ak prakticky platívzťah: Un = Up • alebo RFO + Rp RFO + Řp + 1 pCSDl R R+ pCSD3 kde UP je napatie na neinvertujúcom vstupe+ zosilňovača Z, Un je napatie na invertujúcom vstupezosil-ňovača Z, RFO je odpor druhého tranzistoru riadenýmelektrickým polomT2 v otvorenom stave, Rp je odpor potenciometra P, í pCSDl je parazitná kapacita prvého tranzis-;tóra TI riadeného elektrickým polom,pCSD3 j e parazitná kapacita tretieho tranzis- itóra T3_riadeného elektrickým polom, R je odpor spátnovázbového odporu R,p je komplexný rozptyl parazitných kapacitCSD1 a CSD3 je možno vyrovnat’ potencio- ·. * metrom P pre maximum tlmenia. Elektronický spínač podlá vynálezu sa móže' využíval na spínanie nízkofrekvenčného signáluv elektroakustických zariadeniach. VYNALEZU novazbového odporu (R), ktorého druhý koniec jepřipojený na výstupnú svorku (2) a riadiaca elek-tróda (G3) tretieho tranzistora (T3) riadenéhoelektrickým polom, ktorá je připojená na tretiuriadiacu svorku (5) s konštantným Idadným napá-tím, je aj . připojená na substrát (Sul) prvéhotranzistora riadeného elektrickým polom (TI),substrát (Su3) tretieho tranzistora riadeného elek-trickým polom (T3) a na substrát (Su2) druhéhotranzistora riadeného elektrickým polom (T2),ktorého riadiaca elektróda (G2) je spojená s dru-hou riadiacou svorkou (4), pričom emitor (S2)druhého tranzistora (T2) riadeného elektrickýmpolom je spojený s jedným vývodom potenciomet-ra (P), ktorého bežec je uzemněný. 2 výkresy
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS466279A CS206899B1 (en) | 1979-07-03 | 1979-07-03 | Electronic switch |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS466279A CS206899B1 (en) | 1979-07-03 | 1979-07-03 | Electronic switch |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS206899B1 true CS206899B1 (en) | 1981-07-31 |
Family
ID=5389891
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS466279A CS206899B1 (en) | 1979-07-03 | 1979-07-03 | Electronic switch |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS206899B1 (cs) |
-
1979
- 1979-07-03 CS CS466279A patent/CS206899B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN101562453B (zh) | 一种模拟采样开关及模数转换器 | |
| CN1285175C (zh) | δ-∑调制器的输出滤波器以及具备该输出滤波器的数字信号处理装置 | |
| US20090108911A1 (en) | Analog switch | |
| JPH0430679B2 (cs) | ||
| US4716319A (en) | Switched capacitor filter for low voltage applications | |
| CS206899B1 (en) | Electronic switch | |
| US3637915A (en) | Sustain keyer circuitry with sustain time control circuit in electronic musical instrument | |
| KR100206929B1 (ko) | 반도체 메모리 장치의 가변 지연 회로 | |
| CN214544266U (zh) | 一种应用传输门的调阻电路 | |
| US4408094A (en) | Output circuit | |
| Mao et al. | Integrated MOS analog delay line | |
| CN103346758A (zh) | 前端读出电路中的自触发峰值保持电路 | |
| US4476448A (en) | Switched capacitor high-pass filter | |
| US7110718B1 (en) | Phase distortion using MOS nonlinear capacitance | |
| Preis | Phase equalisation of analogue magnetic recorders by transversal filtering | |
| JP2003228341A5 (cs) | ||
| CN113808653B (zh) | 移位寄存器单元电路及移位寄存器 | |
| JPS595898Y2 (ja) | アナログスイツチ | |
| JPS5924196Y2 (ja) | Fetスイツチ回路 | |
| JP2940040B2 (ja) | 不平衡―平衡変換器 | |
| JPH0314817Y2 (cs) | ||
| JPH08228134A (ja) | 固定インターバル(時間間隔)タイミング回路及びその方法 | |
| JPS5939122A (ja) | スイツチ回路 | |
| JPH0335847B2 (cs) | ||
| JPS595899Y2 (ja) | 電子楽器の開閉回路 |