CS205672B1 - Memory circuit of the automatic telephone line of multipurpose terminal devices - Google Patents
Memory circuit of the automatic telephone line of multipurpose terminal devices Download PDFInfo
- Publication number
- CS205672B1 CS205672B1 CS33579A CS33579A CS205672B1 CS 205672 B1 CS205672 B1 CS 205672B1 CS 33579 A CS33579 A CS 33579A CS 33579 A CS33579 A CS 33579A CS 205672 B1 CS205672 B1 CS 205672B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- output
- terminal
- flip
- flop
- Prior art date
Links
- 230000009977 dual effect Effects 0.000 claims description 3
- 230000001052 transient effect Effects 0.000 claims 1
- 241000406668 Loxodonta cyclotis Species 0.000 description 3
- 230000006870 function Effects 0.000 description 2
- 230000007935 neutral effect Effects 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 1
Landscapes
- Exchange Systems With Centralized Control (AREA)
Description
Predmetom předloženého vynálezu je pamatový obvod automatlckej telefónnej linky vlacučelovýoh konoovýoh zariadení, ako rladlteleké súpravy, rado zariadenia apod. V súčasnej době pre ovládanie hovorov na automatiokýoh linkách sa používajú elektromechanická spínače a diskrétně polovodičová prvky. Toto rleženie je neperspektivné a neekonomioká. Předložená rleženie využívá teohnlku integrovaných obvodov TT1, čím je možno združlť vláčej požadovaných funkoií v jednom obvode.It is an object of the present invention to provide a memory circuit for an automatic telephone line of a train-to-cable connector device, such as light-weight kits, a variety of devices, and the like. At present, electromechanical switches and discrete semiconductor devices are used to control calls on automatic lines. This crawl is unpromising and uneconomical. The present embodiment utilizes the TT1 integrated circuit circuitry, which can combine the required functions in one circuit.
Podstata vynálezu spočívá v tom, že na prvú vetupnú svorku je připojený hodinový vstup druhého bistablíného klopného obvodu a zároveň vstup prvého invertora, kterého výstup je spojený s jedným vstupom prvého dvojvstupováho pozitívneho logického členu NAND, ktorého druhý vstup je spojený s druhou vstupnou svorkou a jeho výstup je spojený so vstupom druhého invertora, ktorého výstup jo spojený s hodinovým vstupom prvého bistabilného klopného obvodu, ktorého výstup je spojený s prvou výstupnou svorkou a jeho -negovaný výstup je spojený e jeho dátovým vstupem a zároveň β nulovaoím vstupem druhého bistabilného obvodu, ktorého výstup je spojený s druhou výstupnou svorkou a jeho negovaný výstup je spojený s jedným vstupom dvojvstupováho pozltlvnáho logického členu MAND, ktorého druhý vstup je spojený s negovaným výstupem prvého bistabilného klopného obvodu a výstup Stvrtého dvojvstupováho pozitívneho logického členu NAND je spojený s treíou výstupnou svorkou, pričom tretia výstupná.svorka je spojená a jedným vstupom druhého dvojvstupováho pozitívnehoSUMMARY OF THE INVENTION The first input terminal is connected to a clock input of a second bistable flip-flop and an input of a first inverter whose output is connected to one input of a first two-input positive logic NAND whose second input is connected to a second input terminal and its the output is connected to the input of the second inverter, whose output is connected to the clock input of the first bistable flip-flop, the output of which is connected to the first output terminal and its non-ignited output is connected to its data input and it is connected to a second output terminal and its negated output is connected to one input of a dual input LAND LOOP, whose second input is connected to the negative output of the first bistable flip-flop and the output of the Fourth dual input positive logic board nu NAND is connected to the third output terminal, the third output terminal is connected and one input of the second double
205 872 logiokého Sienu NAND, ktorého druhý vstup spolu s jedným vstupom tretieho dvojvstupového pozitívneho logiokého Sienu NAND je spojený so itvrtou vstupnou svorkou, priSom výstup druhého dvojvstupového pozitívneho logiokého Sienu NAND je spojený s nulovaoím vstupom prvého blstabllného klopného obvodn a výstup tretieho dvojvstupového pozitívneho logiokého Slonu BAND jo připojený na naatavovaoí vstup druhého blstahllného klopného obvodu* ktorého dátový vstup jo připojený na nulovú loglokú úroveň, priSom druhý vstup tretieho· dvojvstupového pozitívneho logiokého Slonu NAND jo připojený na prvú výstupné svorku a nastavovací vstup prvého blstahllného klopného obvodu jo připojený na. jednotkové logické úroveň·205 872 logic NAND, whose second input together with one input of the third two-input positive logiocyte NAND is connected to the fourth input terminal, while the output of the second two-input positive logiocy NAND is connected to the zero input of the first floppy flip-flop The BAND is connected to the second input of the second flicker flip-flop * whose data input is connected to the zero loglock level, while the second input of the third two-input positive logic elephant NAND is connected to the first output terminal and the input input of the first flicker flip-flop is connected to. unit logic level ·
Na pripojenom výkrese jo sohématleky znázorněný příklad prevedenia vynálezu·An example of an embodiment of the invention is shown in the accompanying drawing.
Pamaíový obvod automatiokej telefónnej linky vlaeuSelovýoh koncových zariadení pozostáva z prvého lnventora 22, druhého inventora 21» prvého, dvojvstupového pozitívneho loglo* · kého Sienu NAND 22» druhého dvojvstupového pozitívneho logiokého Slenn NAND JÚ* tretieho dvojvstupového pozitívneho logiokého Siena NAND 22. Štvrtého dvojvstupového pozitívneho logiokého Sienu NAND 23. prvého blstahllného klopného obvodu 30 a druhého blstabllného klopného obvodu Ji, priSom na prvú vstupnú svorku 2 j® připojený vstup. CH druhého blstabllného klopného obvodu 31 a zároveň vstup prvého lnventora 22* ktorého výstup jo spojený a jedným vstupom prvého dvojvstupového pozitívneho logiokého Slonu BAND 22· ktorého druhý výstup je opojený s druhou vstupnou svorkou 2 * jeho výstup jo spojený so vstupem druhého lnvertora 21» ktorého výstup jo spojený s hodinovým vstupom Cg prvého blstabllného klopného obvodu JO, ktorého výstup jo spojený s prvou výstupnou svorkou J a jeho negovaný výstup je spojený β jeho dátovým vstupem 2 a zároveň s nulovaoím vstupem 2 druhého blstabllného klopného obvodu 31. ktorého výstup je spojený s druhou výstupnou svorkou £ a jeho negovaný výstup je spojený s jedným vstupom dvojvstupového pozitívneho logiokého Siena BAND 23. ktorého druhý vstup js spojený s negovaným výstupem prvého blstabllného klopného obvodu 30 a výstup Štvrtého dvojvstupového pozitívneho logiokého Slenn NAND 23 je spojený s trefou výstupnou svorkou J, priSom tretla vstupná svorka J je spojená s jedným vstupom druhého dvojvstupového pozitívneho logiokého Slenn BAND 21» ktorého druhý vstup spolu s jedným *The PAMI circuit of the VLT telephone line consists of the first inverter 22, the second inventor 21 of the first, two-input positive loglocal Si NAND 22, the second two-input positive logioc Slenn NAND JU * of the third two-input positive logiocn Si2 NAND 22. The NAND of the first blister flip-flop 30 and the second blister flip-flop 30 is connected to the first input terminal 2. CH of the second floppy flip-flop 31 and at the same time the input of the first fan 22 * whose output is connected and one input of the first two-input positive logioc Elephant BAND 22 · whose second output is connected to the second input terminal 2 an output yo connected to the clock input Cg of the first blobble flip-flop JO, whose output yo is connected to the first output terminal J and its negated output is connected β to its data input 2, and the second output terminal 6 and its negated output is coupled to one input of a two-input positive logi Siena BAND. a J-jaw, while the third input terminal J is connected to one input of the second 2-input positive Slenn BAND 21 »whose second input together with one *
vstupom tretieho dvojvstupového pozitívneho logiokého Slenn BABD 22 je spojený so Stvrtou vstupnou svorkou 4, priSom výstup drufiého dvojvstupového pozitívneho logiokého Slonu BABD 22 je spojený s nulovaoím vstupem g prvého blstabllného klopného obvodů 30 a výstup tretieho dvojvstupového pozitívneho logiokého Slona BABD 22 J® připojený na nastavovací vstup g druhého blstabllného klopného obvodu J2» ktorého dátový vstup D js připojený na nulovú loglokú úroveň, priSom druhý vstup tretieho dvojvstupového pozitívneho logiokého Slenn BABD 22 Jo připojený na prvú výstupnú svorku J a nastavovací vstup j5 prvého blstabllného klopného obvodu 30 je připojený na jednotkovú loglokú úroveň·the input of the third two-input positive logioclean Slenn BABD 22 is connected to the fourth input terminal 4, while the output of the second two-input positive logioclean elephant BABD 22 is connected to the reset input g of the first blobble flip-flop 30; the input g of the second blunt flip-flop J2 »whose data input D is connected to a zero loglock level, the second input of the third two-input positive logic Slenn BABD 22 Jo connected to the first output terminal J and the setting input j5 of the first blink flip-flop 30 is connected to the unit loglock · level
Funkcia pamaťového obvodu automatiokej telefónnej linky vie^ouSelovýoh konoovýoh zarladení je nasledovná·The function of the automatic telephone line memory circuit can be as follows:
V kludovom stave na výstupnýoh svorkách 5, 6, 7 j® nulový stav· Fríohodem jednotkového impulzu na vstupnú svorku 2, pri nulovom stave na vetupnej svorko 1, změní svoj stav klopný obvod JO, ktorý je zapojený ako klopný obvod £ tak, že na výstupnej svorke £ bude jednotkový stav. S príohodom ňalčlěho jednotkového Impulzu na vstupnú svorku J, klopný obvod 30 ba vráti do nulového stavu. Pokial je na vstupnej svorke 1 jednotkový stav, klopný obvod 30 sa zo vstupnej svorky 2 nedá ovládal. Keň klopný obvod JO má na výstupe jednotkový stav, ten sa může zrušil přivedením jednotkového Impulzu na vstupná svorku £, pokial na vstupnej svorke J je jednotkový stav. Súčasne sa nastaví klopný obvod 31 tak, že na výstupnej svorke 6 bude jednotkový stav, ktorý sa může zrušil buň nastavením klopného obvodu 30 do jednotkového stavu na výstupe,' čím z jeho negovaného výstupu sa privedie nulový stav na nulovaeí vstup R klopného obvodu 31. alebo přivedením jednotkového stavu na vstupná . svorku 1, čím sa přepíše nulový stav zo vstupu D na výstup klopného obvodu 31. Ma výstupnej svorke J bude jednotkový stav, pokial je jeden z klopných obvodov 30. 31 v jednotkovom stave. PamSlový obvod je možno využil pre ovládanie spojenia na automatickej telefónnej linke vlaeúčelových koncových žariadení. Z výstupnej svorky £ sa odoberajú stavy pre spojovaoie prvky, ktoré spájajú automatická telefónnu linku s hovorovou sápravou nlektorého účastníka koncového zariadenia. Výstupná svorka £ odvádza stavy pre prldržlavaoí obvod automatiokej telefónnej linky* Z výstupnej svorky J sa odvádzajú stavy pre příslušné obvody o obsadení linky pre ostatnýoh účastníkov koncového zariadenia.In the quiescent state on the output terminals 5, 6, 7, the neutral state. By switching the unit pulse to the input terminal 2, in the neutral state on the input terminal 1, the flip-flop 10 is connected. the output terminal £ will be a unit state. With the actuation of another unit pulse to the input terminal J, the flip-flop 30b returns to zero. If the input terminal 1 is unitary, the flip-flop 30 cannot be operated from the input terminal 2. When the flip-flop 10 has a unit state at the output, it can be canceled by applying a unit pulse to the input terminal 8 if the unit state is at the input terminal J. At the same time, the flip-flop 31 is set so that the output terminal 6 has a unit state that can be cleared by the cell by setting the flip-flop 30 to a unit output state, thereby bringing its zero output to the reset input R of flip-flop 31. or by bringing the unit state to the input. The output terminal J will have a unit state when one of the flip-flops 30, 31 is in a unit state. The memory circuit can be used to control the connection on the automatic telephone line of the end-use terminal equipment. From the output terminal 6, the states for connecting the elements that connect the automatic telephone line to the speech set of some terminal subscriber are removed. The output terminal 6 removes the states for holding the automatic telephone line circuit. The output terminal J removes the states for the respective busy circuit for the other subscribers of the terminal.
Ma vstupná svorku 1 sa privádzajú stavy o obsadení linky, ktoré sa odvádzajú od ostatnýoh účastníkov koncového zariadenia· Pokial je linka pridržaná, príohodom jednotkového stavu na vstupnú svorku i, klopný obvod 31 sa vynuluje a pridřžanie sa zruší. Na vstupnú svorku 2 sa privádzajú zapínaoie a vypínaoie jednotkové Impulzy odvodené od tlačidie ovládacích prístrojov, pre uskutočnenie a zrušeni· spojenla. Vstupná svorka J slúži pré privedenle nulového stavu,.pokial sa vyžaduje spoluhovor dvooh účastníkov koncového zariadenia na jednej automatlokéj linke. Vstupná svorka £ slúži pre privádzanie jednotkových stavov pre zrušenle spojenla na jednej automatickej linke, pri súčasnom jej pridržání, pokial účastník prechádza na inú spojovaclu línku.The input terminal 1 is supplied with line occupancy states that are diverted from the other terminal subscribers. If the line is held, by inputting the unit state to the input terminal 1, the flip-flop 31 is reset and the hold is canceled. The unit pulses derived from the pushbuttons of the control devices are applied to the input terminal 2 for making and clearing the connection. The input terminal J serves for supplying a zero state, if a co-operation of two terminal participants on a single automatic line is required. The input terminal 6 serves to supply unit states for canceled connections on one automatic line, while holding it as long as the subscriber is switching to another connection line.
Claims (1)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS33579A CS205672B1 (en) | 1979-01-16 | 1979-01-16 | Memory circuit of the automatic telephone line of multipurpose terminal devices |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS33579A CS205672B1 (en) | 1979-01-16 | 1979-01-16 | Memory circuit of the automatic telephone line of multipurpose terminal devices |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS205672B1 true CS205672B1 (en) | 1981-05-29 |
Family
ID=5335276
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS33579A CS205672B1 (en) | 1979-01-16 | 1979-01-16 | Memory circuit of the automatic telephone line of multipurpose terminal devices |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS205672B1 (en) |
-
1979
- 1979-01-16 CS CS33579A patent/CS205672B1/en unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| ES8701444A1 (en) | Duplex cross-point switch. | |
| DE3586748D1 (en) | REPROGRAMMABLE CALL DIVERSION DEVICE. | |
| EP0139569A3 (en) | Arbitration mechanism for assigning control of a communications path in a digital computer system | |
| KR940004817A (en) | Compatible Synchronous / Asynchronous Cell Structure for High-density Programmable Logic Devices | |
| ES473021A1 (en) | Time division telecommunication system | |
| US4538029A (en) | Apparatus for use with key telephone system with wireless telephone device | |
| GB1480984A (en) | Schmitt trigger circuit | |
| ATE17909T1 (en) | CIRCUIT ARRANGEMENT FOR CENTRALLY CONTROLLED TELECOMMUNICATION SWITCHING SYSTEMS, IN PARTICULAR FOR TIME-MULTIPLEX TELEPHONE SWITCHING SYSTEMS, WITH INFORMATION EXCHANGE BETWEEN SUB-CENTRAL FACILITIES. | |
| AT344256B (en) | CIRCUIT ARRANGEMENT FOR CONFERENCE CONNECTIONS AT LEAST THREE PARTICIPANTS OF A TIME MULTIPLEX REMOTE, IN PARTICULAR PCM TELEPHONE SWITCHING SYSTEM | |
| CS205672B1 (en) | Memory circuit of the automatic telephone line of multipurpose terminal devices | |
| AT341007B (en) | CIRCUIT ARRANGEMENT FOR CONFERENCE CONNECTIONS AT LEAST THREE PARTICIPANTS CREATE A TIME MULTIPLEX REMOTE, IN PARTICULAR PCM TELEPHONE SWITCHING SYSTEM | |
| JPS57212856A (en) | Terminal adaptor system | |
| KR970072293A (en) | Semiconductor Integrated Circuits and Systems | |
| CN216718940U (en) | Clock gating circuit for single-wire communication | |
| JPS57104354A (en) | Button telephone set | |
| KR940004473B1 (en) | Power supply control circuit of key phone system | |
| SU642876A1 (en) | Line set of telephone line concentrator | |
| RU2022325C1 (en) | Jet flip-flop | |
| CA1336446C (en) | Switch hook flash detection circuit | |
| SU1185643A1 (en) | Device for cordless switching and semi-automatic change-over to reserve channels | |
| US3430107A (en) | Relay latching circuit | |
| ATE97283T1 (en) | DIGITAL TIME-MULTIPLEX TELECOMMUNICATION SYSTEM. | |
| KR930001032A (en) | Sequence control unit | |
| JPS6224988Y2 (en) | ||
| JPS5721138A (en) | Channel switching device |