CS205637B1 - Zapojení automatického regulátoru symetrie číslicového signálu - Google Patents
Zapojení automatického regulátoru symetrie číslicového signálu Download PDFInfo
- Publication number
- CS205637B1 CS205637B1 CS865778A CS865778A CS205637B1 CS 205637 B1 CS205637 B1 CS 205637B1 CS 865778 A CS865778 A CS 865778A CS 865778 A CS865778 A CS 865778A CS 205637 B1 CS205637 B1 CS 205637B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- signal
- digital signal
- output
- connection
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 claims description 6
- 230000005540 biological transmission Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000011156 evaluation Methods 0.000 description 1
- 230000036039 immunity Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Landscapes
- Manipulation Of Pulses (AREA)
- Dc Digital Transmission (AREA)
Description
Vynález se týká zapojení pro automatické nastavení symetrie číslicového signálu přenášeného sdělovacím kanálem s omezenou šířkou pásma na vstupu dekódovače.
Vstupním signálem dekódovače číslicového signálu je většinou pravoúhlý signál vytvořený ze signálu obecného tvaru například sinuskvadratického s úrovňovým omezením. V případě, kdy úroveň omezení tj. rozhodovací úroveň odpovídá své nomiální hodnotě, je výstupním signálem dekódovače referenční signál se střídou 1:1. Při rozhodovací úrovni rozdílné od své nominální hodnoty je vstupním signálem dekódovače signál se střídou odlišnou od nominální, čímž se snižuje imunita čtení číslicového signálu vůči polohové nestabilitě jeho čtecích impulsů, způsobená superpozicí šumu na signál obecného tvaru. Uvedené nedostatky odstraňuje zapojení podle vynálezu.
Předmětem vynálezu je zapojení automatického regulátoru symetrie číslicového signálu na vstupu dekódovače vyznačené tím, že první vstup napětového komparátoru je spojen se zdrojem referenčního číslicového signálu, zatímco druhý vstup je spojen s diferenčním zesilovačem, přičemž výstup napětového komparátoru je připojen na vstup úrovňového komparátoru a derivačním obvodem, jehož výstup je spojen přes monostabilní multivibrátor s logickým členem, který je připojen přes spínač na druhý kondenzátor, který je připojen na druhý vstup diferenčního zesilovače, kdežto na jeho první vstup je připojen první konden205 637
205 637 zátor a výstupem prvního spínače, jehož vstup je spojen s výstupem napěťového komparátoru
Vyšší účinek zapojení podle vynálezu ve srovnání se známým stavem techniky spočívá zejména v tom, že při volbě vhodného tvaru symbolů číslicového signálu přenášených s opakovacím kmitočtem blízkým meznímu kmitočtu pásma je jejich přenos zajištěn s minimálním zkreslením informačního obsahu. Takovým tvarem symbolu je například časová závislost jeho okamžité úrovně, definovaná harmonickou funkcí, například impulsy sinuskvadratického tvaru apod.
Na obr. 1 je znázorněn signál obecného tvaru, na obr. 2 je zapojení podle vynálezu a na obr. 3 jsou průběhy dílčích signálů zapojení podle vynálezu.
V zapojení podle vynálezu je zajišťováno vyhodnocení referenčního signálu Á přenášeného postupně se signálem Informačním. Referenční signál A sestává ze serie symbolů dosahujících střídavě stavu 1 a 0. Číslicový signál je přiveden ke vstupu úrovňového komparátoru 7, k jehož druhému vstupu je přivedeno stejnosměrné napětí U^. Výstupní signál A úrovňového komparátoru 7 je veden ke vstupu derivačního obvodu a úrovňového omezovače 1, který tvaruje impulsy B, jejichž poloha odpovídá poloze týlové hrany signálu A. Impulsy B je spouštěn monostabilní multivibrátor C, který tvaruje impulsy C, jejichž šířka přesahuje dobu přenosu stavu 0 signálem A s šelem, jehož poloha je definována nástupem impulsu B. Vytvořením součinu TO v logickém členu 3 je vytvořen signál TO. jehož stejnosměrná složka přenáší informaci o nesymetrii signálu A. Integrací signálu TO na druhém kondenzátoru Cg, která je realizována po dobu trvání selekčních impulsů SI.odpovídejícíoh svojí polohou časovému intervalu přenosu referenčního signálu a řídících duhy spínač 5, je vyhodnocena stejnosměrná složka tohoto signálu. Obdobně je vyhodnocena stejnosměrná složka signálu A na prvním kondenzátoru C^, který je připojen k výstupu prvního spínače 4. Diferenčním zesilovačem 6 je vyhodnocen rozdíl napští odebíraných z prvního a druhého kondenzátoru Cj, Cg, jehož hodnota je při nominální úrovni napětí Ujj nulová. Potom platí -N “ -REP’ —REP referenční napětí definující pracovní bod komparátoru 7. Při nesymetrickém vydělení referenčního signálu A je rozdílová složka nenulová a svojí velikostí ovlivňuje nastavení rozhodovací úrovně Ujj napěťového komparátoru. Uvedeným způsobem je vytvořena smyčka záporné zpětné vazby, pomooí které dochází ke stabilizaci rozhodovací úrovně Ujj a vzhledem k nominální úrovni Ujjq, která zajišťuje symetrické vydělení číslicové složky.
Claims (1)
- PŘEDMĚT VYNÁLEZUZapojení automatického regulátoru symetrie číslicového signálu na vstupu dekódovače vyznačené tím, že první vstup napětového komparátoru (7) je spojen se zdrojem referenčního číslicového signálu, zatímoó druhý vstup je spojen s diferenčním zesilovačem (6), přičemž výstup napětového komparátoru (7) je připojen na vstup úrovňového komparátoru s derivačním obvodem (1), jehož výstup je spojen přes monostabilní multivibrátor (2) s logickým členem (3), který je připojen přes druhý spínač (5) na druhý kondenzátor (C2), který je připojen na druhý vstup diferenčního zesilovače (6), kdežto na jeho první vstup je připojen první kondenzátor (Cl) s výstupem prvního spínače (4), jehož vstup je spojen s výstupem napětového komparátoru (7).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS865778A CS205637B1 (cs) | 1978-12-21 | 1978-12-21 | Zapojení automatického regulátoru symetrie číslicového signálu |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS865778A CS205637B1 (cs) | 1978-12-21 | 1978-12-21 | Zapojení automatického regulátoru symetrie číslicového signálu |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS205637B1 true CS205637B1 (cs) | 1981-05-29 |
Family
ID=5437417
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS865778A CS205637B1 (cs) | 1978-12-21 | 1978-12-21 | Zapojení automatického regulátoru symetrie číslicového signálu |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS205637B1 (cs) |
-
1978
- 1978-12-21 CS CS865778A patent/CS205637B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3003096A (en) | Pulse width motor control circuit | |
| CS205637B1 (cs) | Zapojení automatického regulátoru symetrie číslicového signálu | |
| EP0392647A2 (en) | Current loop arrangements with FSK | |
| GB1536623A (en) | Integrated circuits | |
| NL8007101A (nl) | Isolatieversterker. | |
| JPS5922436A (ja) | 可変遅延回路 | |
| GB1390510A (en) | Circuits adapted to produce output signals of constant slope | |
| US4005283A (en) | Squaring circuit apparatus | |
| US3946253A (en) | Pulse train generator | |
| SU917332A1 (ru) | Широтно-импульсный модул тор | |
| DE3381276D1 (de) | Schaltungsanordnung zur lautstaerkestellung. | |
| SU879759A1 (ru) | Формирователь импульсов | |
| SU678685A1 (ru) | Устройство дл восстановлени посто нной составл ющей сигнала | |
| JP2624338B2 (ja) | 自動デューテイ調整回路 | |
| SU374725A1 (ru) | Устройство для формирования прямоугольных импульсов из синусоидального напряжения | |
| JPS6325738B2 (cs) | ||
| SU1406607A1 (ru) | Развертывающий операционный усилитель | |
| SU441640A1 (ru) | Полосовой -фильтр | |
| SU394931A1 (ru) | Усилитель с широтно-импульсной модуляцией | |
| SU744918A1 (ru) | Управл емый генератор | |
| SU687572A1 (ru) | Устройство дл формировани импульсов колоколообразной формы | |
| SU1170566A1 (ru) | Стабилизирующий преобразователь посто нного напр жени | |
| SU942055A1 (ru) | Регулируемый ограничитель | |
| JPH0339941Y2 (cs) | ||
| SU875602A1 (ru) | Устройство формировани сигналов |