CS197595B1 - Zápůjční obvodu kontroly úrovně analogových signálů v předvolitelných mezích - Google Patents

Zápůjční obvodu kontroly úrovně analogových signálů v předvolitelných mezích Download PDF

Info

Publication number
CS197595B1
CS197595B1 CS428677A CS428677A CS197595B1 CS 197595 B1 CS197595 B1 CS 197595B1 CS 428677 A CS428677 A CS 428677A CS 428677 A CS428677 A CS 428677A CS 197595 B1 CS197595 B1 CS 197595B1
Authority
CS
Czechoslovakia
Prior art keywords
resistor
input
output
circuit
diode
Prior art date
Application number
CS428677A
Other languages
English (en)
Inventor
Jan Michl
Zdenek Sindelar
Premysl Holub
Stanislav Ibl
Jan Kamenicky
Jaroslav Salivar
Original Assignee
Jan Michl
Zdenek Sindelar
Premysl Holub
Stanislav Ibl
Jan Kamenicky
Jaroslav Salivar
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jan Michl, Zdenek Sindelar, Premysl Holub, Stanislav Ibl, Jan Kamenicky, Jaroslav Salivar filed Critical Jan Michl
Priority to CS428677A priority Critical patent/CS197595B1/cs
Publication of CS197595B1 publication Critical patent/CS197595B1/cs

Links

Landscapes

  • Amplifiers (AREA)
  • Electronic Switches (AREA)

Description

Dosud známá z.apojení obvodů kontroly úrovně analogových signálů jsou buď reléová, se všemi jejich nevýhodami jako je králka životnost a nízká spolehlivost, nebo elektronická. Z elektronických obvodů se nejčastěji používá Schiniltův klopný obvod nebo se využívá komparátor z operačního zesilovače s kladnou zpětnou vazbou. Jestliže je nutno kontrolovat více vstupních napětí a navíc odchylky napěli od předepsané úrovně v obou polaritách, vycházejí tyto elektronické obvody komplikované a tím i drahé.
Všechny tyto nevýhody odstraňuje zapojení obvodu kontroly úrovně analogových signálů v předvolitelných mezích podle vynálezu, jehož podstata spočívá v tom. že výstup vstupního můstku, tvořeného n větvemi, je propojen s prs ním vstupem vyhodnocovacího obvodu, jehož druhý vstup je propojen s výstupem časovacího obvodu. Výstup vyhodnocovacího obvodu je propojen se vstupem výstupního obvodu, jehož první výstup je propojen s alespoň jedním funkčním blokem a jehož druhý výstup je propojen se vstupem časovacího obvodu.
Alespoň jedna z n větví vstupního můstku je tvořena sériovou kombinací prvního odporu.
druhého odporu, prs ní diody, druhé diody a třetího odporu. Prsní a druhá dioda je zapojena s' propustném směru pro kladné napětí na prvním odporu a společný uzel prs ního a druhého odporu je spojen s anodou třetí diody. jejíž katoda je propojena s prs ní sýslupní svorkou. Spoj katody druhé diody s třetím odporem je propojen s katodou čtvrté diody, jejíž nnodn je spojenu s druhou s ýslupní svorkou.
Dále je sýhodné zapojení obvodu kontroly úrovně analogových signálů s předvolitelných mezích podle vynálezu, ve kterém je alespoň jedna z n selsí vstupního můstku Isnřcna sériovou kombinací čtvrtého odporu, pátého odporu, Zencrovy diods·. zapojené s- propustném směru pro záporné napětí na čls rtém odporu, páté diody zapojené s· propustném směru pro kladné napětí na čtvrtém odporu a šestého odporu. Společný uzel čtvrtého odporu a pátého odporu je spojen s katodou šesté diods·. jejíž anoda je spojena s druhou sýslupní svorkou a dále spoj katody páté diody a šestého odporu je propojen s anodou sedmé diody, jejíž, katoda je spojena s prs ní sýslupní svorkou.
Další konkrétní zapojení obsadu kontroly úrovně analogových signálů s předs olilciných mezích podle synálezu je vylsořcno tak. že alespoň jedna z n selsí sstupního můstku je tvořena sériovou kombinací sedmého odporu, termistoru, osmého odporu a desátého odporu, přičemž paralelné k sériovému spojení termistoru s osmým odporem je zapojen desátý odpor. Spoj sedmého odporu s termistorem je propojen s anodou osmé diody, jejíž katoda je spojena s první výstupní svorkou a společný uzel osmého a devátého odporu je propojen s katodou deváté diody, jejíž anoda je spojena s druhou výstupní svorkou.
Výhodou zapojení obvodu kontroly úrovně analogových signálů v předvolitelných mezích podle vynálezu oproti reléovým obvodům je dlouhá životnost, a vysoká spolehlivost a oproti dosud užívaným elektronickým obvodům jednoduchost zapojení.
Příklad zapojení obvodu kontroly úrovně analogových signálů v předvolitelných mezích podle vynálezu je znázorněn na přiloženém výkresu. kde na obr. 1 je blokové schéma zapojení obvodu a na obr. 2. 3 a 4 jsou tři varianty větví vstupního můstku.
Vstupní můstek na obr. 1 obsahuje n vstupů 1' až 1. Jeho výstup je propojen s prvním vstupem 21 vyhodnocovacího obvodu 2, výstup je propojen se vstupem výstupního obvodu 3. Druhý vstup 2n vyhodnocovacího obvodu 2 je propojen s výstupem casovaeího obvodu 4. První výstup 3Λ výstupního obvodu 3 je propojen se vstupem funkčního bloku 5 a druhý výstup 3B výstupního obvodu 3 je propojen se vstupem casovaeího obvodu 4.
Na obr. 2 je znázorněno první konkrétní provedení větve vstupního můstku 1. K první a druhé vstupní svorce 6 a 7 je připojena sériová kombinace prvního odporu 8, druhého odporu 9, první diody 10. druhé diody 11 a třetího odporu 12. První a druhá dioda 10 a 11 jsou zapojeny v propustném směru pro kladné napětí na prvním odporu 8. Společný uzel prvního a druhého odporu 8 a 9 je spojen s anodou třetí diody 13, jejíž katoda je propojena s první výstupní svorkou 14 a spoj katody druhé diody 11. s třetím odporem 12 je propojen s katodou čtvrté diody 15, jejíž anoda je spojena s druhou výstupní svorkou 16.
Na obr. 3 je znázorněno druhé konkrétní provedení větve vstupního můstku 1. K první a druhé vstupní svorce 6 a 7 je připojena sériová kombinace sestávající z čtvrtého odporu 17, pátého odporu 18, Zenerovy diody 19, zapojené v propustném směru pro záporné napětí na čtvrtém odporu 17, páté diody 20, zapojené v propustném směru pro kladné napětí ňa čtvrtém odporu 17 a šestého odporu 21. Společný uzel čtvrtého a pátého odporu 17 a 18 je spojen s katodou šesté diody 22, jejíž anoda je spojena s druhou výstupní svorkou 16 a dále spoj katody páté diody 20 a šestého odporu 21 je propojen s anodou sedmé diody 23, jejíž katoda je spojena s první výstupní svorkou 14.
Na obr. 4 je znázořněno třetí konkrétní pro-

Claims (4)

1. Zapojení obvodu kontroly úrovně analogových signálů v předvolitelných mezích, vyznačující se tím, že výstup vstupního můstku (1), tvořeného n větvemi, je propojen s prvvedení větve vstupního můstku 1. K první a druhé vstupní svorce 6 a 7 je připojena sériová kombinace tvořená sedmým odporem 24, termistorem 25, osmým odporem 26 a devátým odporem 27. Paralelně k sériovému spojení termistoru 25 s osmým odporem 26 je zapojen desátý odpor 28, Spoj sedmého odporu s termistorem 25 je propojen s anodou osmé diody 29, jejíž katoda je spojena s první výstupní svorkou 14. Společný uzel osmého a devátého odporu 26 a 27 je propojen s katodou deváté diody 30, jejíž anoda je spojena s druhou výstupní svorkou 16.
Funkce zapojení obvodu kontroly úrovně analogových signálů v předvolitelných mezích podle vynálezu spočívá na principu vyhodnocování napětí ze vstupního můstku, obsahujícího n větví. Na první až n-tý vstup (1* až' 1) vstupního můstku 1 je přivedeno n různých analogových signálů nebo napájecích napětí s kladnou i zápornou polaritou. V souboru vstupních signálů je nutné, aby alespoň jeden měl kladnou a jeden zápornou polaritu. Dva výstupní signály (dva proto, že obvod vyhodnocuje kladné i záporné odchylky od předepsané úrovně) z vstupního můstku 1. které vzniknou propojením odpovídajících výstupů jednotlivých větví můstku, jsou vedeny do vyhodnocovacího obvodu 2. tvořeného např. komparátorem. Jeho výstupní signál zpracovává výstupní obvod 3, tvořený např. relé nebo logickým členem, jehož první výstup 3A ovládá další obvody např. odpojuje funkční blok 5 nebo signalizuje poruchu atd. Druhý výstup 3B výstupního obvodu 3 zablokuje přes časovači obvod 4 funkci vyhodnocovacího obvodu 2. takže se jeho normální činnost obnoví až po uplynutí nastavené doby časového zpoždění.
Na obr. 2. 3 a 4 jsou znázorněna tři konkrétní zapojení větví vstupního můstku 1. Na první vstupní svorku 6 se přivádí signály kladné, na druhou vstupní svorku 7 signály záporné polarity; výstupní signály určené pro vyhodnocovací obvod 2 se odebírají z první a druhé výstupní svorky 14 a 16 a jsou od vlastního můstku odděleny třetí 13 resp. sedmou 23 resp. osmou 29 diodou nebo čtvrtou 15. resp. šestou 22. resp. devátou 30 diodou. Varianta zapojení větve vstupního můstku 1 na obr. 2 je vhodná, požadují-li se úzké. teplotně kompenzované meze kontrolovaného signálu, varianta zapojení větve vstupního můstku 1 na obr. 3 je vhodná, jsou-li požadovány široké, částečně tepelně kompenzované meze kontrolovaného signálu a varianta na obr. 4 je vhodná, jestliže jsou požadovány libovolně široké, tepelně kompenzované meze vstupního signálu.
Funkce všech tří variant větví vstupního můstku 1 je zřejmá ze zapojení - při rozvážení vstupního můstku 1 začne protékat přes první a druhou výstupní svorku 14 a 16 proud do vyhodnocovacího obvodu 2.
V Y N Λ LEZ IJ ním vstupem (21) vyhodnocovacího obvodu (2), jehož druhý vstup (211) je propojen s výstupem časovaeího obvodu (4), přičemž výstup vyhodnocovacího obvodu (2) je propojen se vstupem výstupního obvodu (3), jehož první výstup (3Λ) je propojen s alespoň jedním funkčním blokem (5) a jehož druhý výstup (31*) je propojen se vstupem časovacího obvodu (4).
2. Zapojení obvodu kontroly úrovně analogových signálů v předvolitelných mezích podle hodu 1. vyznačující st) tím. že alespoň jedna vělev vstupního můstku (1) je tvořena sériovou kombinací prvního odporu (8). druhého odiporu*(9). první (Jiodv (10). druhé diodv (II) a třetího odporu (12), přičemž první a druhá dioda (10) a (11) jsou zapojeny v propustném směru pro kladné napětí na prvním odporu (8) a dóle společný uzel prvního a druhého odporu (8) a (9) je spojen s anodou třetí diody (13), jejíž katoda je propojena s první výstupní svorkou (14) a spoj katody druhé diody (11) s třetím odporem (1.2) je propojen s katodou čtvrté diody (15). jejíž anoda je spojena s druhou výstupní svorkou (16).
3. Zapojení obvodu kontroly úrovně analogových signálů v předvolitelných mezích podle hodu 1. vyznačující se tíní, že alespoň jedná větev vstupního můstku (I) je tvořena sériovou kombinací čtvrtého odporu (17). pátého odporu (18). Zenerovv diody (19). zapojené v propustném směru pro záporné napětí na čtvrtém odporu (17), páté diody (20), zapojené v propustném směru pro kladné napětí na čtvrtém odporu (17) a šestého odporu (21), přiěemž společný uzel čtvrtého a pátého odporu (17) a (18) je spojen s katodou šesté diody (22), jejíž anoda je spojena s druhou výstupní svorkou (16) a dále spoj katody páté diody (20) a šestého odporu (21) je propojen s anodou sedmé diody (23), jejíž katoda je spojena s první výstupní svorkou (14).
4. Zapojení obvodu kontroly úrovně analogových signálů v předvolitelných mezích podle bodu 1. vyznačující se tím, že alespoň jedna větev vstupního můstku (1) je tvořena sériovou kombinací sedmého odporu (24), termistoru (25), osmého odporu (26) a devátého odporu (27), přičemž paralelně k sériovému spojení termistoru (25) s osmým odporem (.26) je zapojen desátý odpor (28) a dále spoj -setř-. mého odporu (24) s termistorem (25) je .pjáífr pojen s anodou osmé diody (29), jejíj£ katoda je spojena s první výstupní svorkou (14) a společný uzel osmého a devátého odporu (26) a (27) je propojen s katodou deváté diody (30), jejíž anoda je spojena s druhou výstupní svorkou (16).
CS428677A 1977-06-29 1977-06-29 Zápůjční obvodu kontroly úrovně analogových signálů v předvolitelných mezích CS197595B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS428677A CS197595B1 (cs) 1977-06-29 1977-06-29 Zápůjční obvodu kontroly úrovně analogových signálů v předvolitelných mezích

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS428677A CS197595B1 (cs) 1977-06-29 1977-06-29 Zápůjční obvodu kontroly úrovně analogových signálů v předvolitelných mezích

Publications (1)

Publication Number Publication Date
CS197595B1 true CS197595B1 (cs) 1980-05-30

Family

ID=5385244

Family Applications (1)

Application Number Title Priority Date Filing Date
CS428677A CS197595B1 (cs) 1977-06-29 1977-06-29 Zápůjční obvodu kontroly úrovně analogových signálů v předvolitelných mezích

Country Status (1)

Country Link
CS (1) CS197595B1 (cs)

Similar Documents

Publication Publication Date Title
NZ528180A (en) Lighting system for motor vehicles
SE457176B (sv) Lokalt system foer oevervakning och styrning av i ett hem foerekommande apparater, larmanordningar o d
ES2195616T3 (es) Disposicion de circuito con trayectoria de barrido desactivable.
CS197595B1 (cs) Zápůjční obvodu kontroly úrovně analogových signálů v předvolitelných mezích
ES2226039T3 (es) Circuito electrico para detectar el estado de un dispositivo conmutador.
US3801866A (en) Flashing novelty device
GB1131136A (en) Improvements in and relating to the electrical measurement of a plurality of quantities
US4760791A (en) Electrical sequential firing system
JPS6136644B2 (cs)
CS196872B1 (cs) Obvod pro indikaci poklesu napětí nebo překročení doby trvání signálu
SU1281926A1 (ru) Устройство дл контрол исправности термоэлектрических преобразователей
SU693355A1 (ru) Источник питани с защитой
JPS5830550B2 (ja) トクセイソクテイヨウデンゲンノ セツゾクホウホウ
SU1282133A1 (ru) Устройство дл контрол дешифратора
ES2575738T3 (es) Relé de retardo de tiempo
SU1182492A1 (ru) Устройство контрол функционировани объекта
SU1046716A2 (ru) Устройство дл автоматического контрол электрических цепей
NO169257B (no) Signaliseringskobling
SU1376086A1 (ru) Устройство дл встроенного контрол дешифратора
SU1441322A1 (ru) Устройство дл индикации переменного напр жени
SU1013864A1 (ru) Устройство дл индикации наличи напр жени в цеп х посто нного тока
KR810001897Y1 (ko) 전자 시계를 이용한 전원 공급장치
SU918867A1 (ru) Устройство дл проверки логических микросхем
SU1200204A1 (ru) Устройство для контроля чередования фаз
CS243007B1 (cs) Zapojeni spínací jednotky