CN221551187U - 一种电子设备及其异常重启回路 - Google Patents
一种电子设备及其异常重启回路 Download PDFInfo
- Publication number
- CN221551187U CN221551187U CN202322733144.5U CN202322733144U CN221551187U CN 221551187 U CN221551187 U CN 221551187U CN 202322733144 U CN202322733144 U CN 202322733144U CN 221551187 U CN221551187 U CN 221551187U
- Authority
- CN
- China
- Prior art keywords
- power supply
- counting chip
- loop
- electronic equipment
- resistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000002159 abnormal effect Effects 0.000 title claims abstract description 31
- 239000003990 capacitor Substances 0.000 claims description 9
- 238000000034 method Methods 0.000 description 4
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
Landscapes
- Power Sources (AREA)
Abstract
本实用新型提供了一种电子设备及其异常重启回路,电子设备的电源通过所述第一电源输入回路向所述计数芯片提供供电电压,电子设备的电源通过所述第二电源输入回路向所述计数芯片提供使能电压,在电子上电后,通过所述计数芯片监测到CPU和嵌入控制器存在异常时,通过所述复位回路向主板上电端、以及CPU的复位端提供复位信号,解决了现有的电子设备在开机时出现异常需要人为干预才能重启的问题。
Description
技术领域
本实用新型涉及电子电力领域,特别涉及一种电子设备及其异常重启回路。
背景技术
笔记本/一体机/广告机等电子设备,在使用过程中,会有一定概率因为内存/电源/外设干扰而导致按开机后整机处于黑屏状态,无法正常开机,此时则需要人工手动干预,如断电,重新执行开机命令等操作,机器才能正常开启并正常使用。
有鉴于此,提出本申请。
实用新型内容
本实用新型公开了一种电子设备及其异常重启回路,旨在解决现有的电子设备在开机时出现异常需要人为干预才能重启的问题。
本实用新型第一实施例提供了一种电子设备的异常重启回路,包括:计数芯片、复位回路、第一电源输入回路、以及第二电源输入回路;
其中,所述计数芯片的第一电源端通过所述第一电源输入回路连接至电子设备的电源,所述计数芯片的第二电源端通过所述第二电源输入回路连接至电子设备的电源,所述计数芯片的第一输入端用于连接电子设备的CPU的输出端,所述计数芯片的第二输入端用于连接电子设备的嵌入式控制器的输出端,所述计数芯片的第一输出端用于连接电子设备的CPU的复位端,所述计数芯片的第二输出端通过所述复位回路与电子设备的主板上电端电气连接;
所述计数芯片配置为在接收到所述CPU和/或所述嵌入式控制器的异常信号时,向所述CPU和主板上电端提供复位信号。
优选地,所述第一电源输入回路包括:电容;
其中,电子设备的电源与所述计数芯片的第一电源端电气连接,所述计数芯片的第一电源端通过所述电容接地。
优选地,所述第二电源输入回路包括:第一电阻和第二电阻;
所述第一电阻的第一端与电子设备的电源电气连接,所述第一电阻的第二端通过所述第二电阻接地,所述第一电阻的第二端与所述计数芯片的第二电源端电气连接。
优选地,所述复位回路包括:第三电阻、第四电阻、以及MOS管;
其中,所述计数芯片的第二输出端与所述第三电阻的第一端电气连接,所述第三电阻的第二端通过所述第四电阻接地,所述第三电阻的第二端与所述MOS管的G极电气连接,所述MOS管的S极接地,所述MOS管的D极与电子设备的主板上电端电气连接。
本实用新型第二实施例提供了一种电子设备,包括:电源、CPU、嵌入式控制器、以及如上任意一项所述的一种电子设备的异常重启回路,其中,所述电源通过所述第一电源输入回路与所述计数芯片的第一电源端电气连接,所述电源通过所述第二电源输入回路与所述计数芯片的第二电源端电气连接,所述CPU的输出端与所述计数芯片的输入端电气连接,所述CPU的复位端与所述计数芯片的输出端电气连接,所述嵌入式控制器的输出端与所述计数芯片的输入端电气连接。
基于本实用新型提供的一种电子设备及其异常重启回路,电子设备的电源通过所述第一电源输入回路向所述计数芯片提供供电电压,电子设备的电源通过所述第二电源输入回路向所述计数芯片提供使能电压,在电子上电后,通过所述计数芯片监测到CPU和嵌入式控制器存在异常时,通过所述复位回路向主板上电端、以及CPU的复位端提供复位信号,解决了现有的电子设备在开机时出现异常需要人为干预才能重启的问题。
附图说明
图1是本实用新型实施例提供的一种电子设备的异常重启回路示意图。
具体实施方式
为使本实用新型实施方式的目的、技术方案和优点更加清楚,下面将结合本实用新型实施方式中的附图,对本实用新型实施方式中的技术方案进行清楚、完整地描述,显然,所描述的实施方式是本实用新型一部分实施方式,而不是全部的实施方式。基于本实用新型中的实施方式,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施方式,都属于本实用新型保护的范围。因此,以下对在附图中提供的本实用新型的实施方式的详细描述并非旨在限制要求保护的本实用新型的范围,而是仅仅表示本实用新型的选定实施方式。基于本实用新型中的实施方式,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施方式,都属于本实用新型保护的范围。
以下结合附图对本实用新型的具体实施例做详细说明。
本实用新型公开了一种电子设备及其异常重启回路,旨在解决现有的电子设备在开机时出现异常需要人为干预才能重启的问题。
本实用新型第一实施例提供了一种电子设备的异常重启回路,包括:计数芯片U1、复位回路3、第一电源输入回路1、以及第二电源输入回路2;
其中,所述计数芯片U1的第一电源端通过所述第一电源输入回路1连接至电子设备的电源,所述计数芯片U1的第二电源端通过所述第二电源输入回路2连接至电子设备的电源,所述计数芯片U1的第一输入端用于连接电子设备的CPU的输出端,所述计数芯片U1的第二输入端用于连接电子设备的嵌入式控制器的输出端,所述计数芯片U1的第一输出端用于连接电子设备的CPU的复位端,所述计数芯片U1的第二输出端通过所述复位回路3与电子设备的主板上电端电气连接;
所述计数芯片U1配置为在接收到所述CPU和/或所述嵌入式控制器的异常信号时,向所述CPU和主板上电端提供复位信号。
需要说明的是,发明人发现:随着电子设备的普及和使用,异常重启问题在某些情况下会对设备的稳定性和可靠性造成影响。特别是在一些复杂系统中,如计算机、嵌入式系统等,如果出现异常情况,如死机、系统崩溃等,往往需要手动干预才能恢复正常运行。这样不仅增加了用户的操作负担,还会造成一定的数据丢失和系统稳定性问题。
在本实施例中,通过计数芯片U1和复位回路3的设计,能够有效检测并响应CPU和嵌入式控制器的异常信号,进而提供复位信号,实现设备的自动重启。这种自动重启功能将显著提高电子设备的稳定性和可靠性,避免用户手动干预和数据丢失,同时提升用户体验。
在本实用新型一个可能的实施例中,所述第一电源输入回路1包括:电容C1;
其中,电子设备的电源与所述计数芯片U1的第一电源端电气连接,所述计数芯片U1的第一电源端通过所述电容C1接地。
需要说明的是,所述第一电源输入回路1采用了电容C1的设计,通过电容C1的连接,实现了电子设备电源与计数芯片U1的第一电源端的有效电气连接,并通过电容C1接地,确保计数芯片U1工作时的稳定供电。这样的设计能够提高电子设备整体的稳定性和电气性能,有利于异常重启回路的可靠运行。
在本实用新型一个可能的实施例中,所述第二电源输入回路2包括:第一电阻R1和第二电阻R2;
所述第一电阻R1的第一端与电子设备的电源电气连接,所述第一电阻R1的第二端通过所述第二电阻R2接地,所述第一电阻R1的第二端与所述计数芯片U1的第二电源端电气连接。
需要说明的是,所述第一电阻R1和第二电阻R2用于将电子设备的电源分压成3.3V至所述计数芯片U1的第二电源端,其能够在为计数芯片U1提供计数使能信号。
在本实用新型一个可能的实施例中,所述复位回路3包括:第三电阻R3、第四电阻R4、以及MOS管Q1;
其中,所述计数芯片U1的第二输出端与所述第三电阻R3的第一端电气连接,所述第三电阻R3的第二端通过所述第四电阻R4接地,所述第三电阻R3的第二端与所述MOS管Q1的G极电气连接,所述MOS管Q1的S极接地,所述MOS管Q1的D极与电子设备的主板上电端电气连接。
需要说明的是,所述MOS管Q1起到一个开关的作用,电子设备能够基于所述MOS管Q1的开启和关闭来实现向主板上电端提供复位信号,其可以确保重启过程的稳定性和可靠性,有助于电子设备的快速恢复和异常问题的解决。
以下简述本实用新型的硬件逻辑和工作原理:
硬件逻辑原理:
1.无论关机状态或是开机状态下,主板+VCC3P3_LDO_OUT通常保持有电输出,使计数芯片U1一直处于工作中,即第1PIN为计数器正常工作所需的3.3V电压。
2.计数芯片U1的第4PIN(INT_CPU)为计数芯片U1的输入端,为CPU输出信号给到计数芯片U1:
2.1.主板正常开机进入系统后,则INT_CPU输出高电平给到计数芯片U1。
2.2.主板不能正常开机,或是蓝屏卡死,或是在初始化自检DDR部分出错或是因为其它异常导致卡死/不能正常开机的情况下,则INT_CPU输出低电平给到计数芯片U1。
3.计数芯片U1的第6PIN(INT_EC)为计数芯片U1输入端,为嵌入式控制器EC输出信号给到计数芯片U1:
3.1.主板正常开机进入系统后,则INT_EC输出高电平给到计数芯片U1。
2.2.主板不能正常开机,或是蓝屏卡死,或是在初始化自检DDR部分出错或是因为其它异常导致卡死/不能正常开机的情况下,则INT_EC输出低电平给到计数芯片U1。
4.计数芯片U1的第8PIN(RTC_RESET)为计数器输出端,为计数芯片U1输出的控制信号:
5.计数芯片U1的第5PIN(button)为计数器输出端,为计数芯片U1输出的控制信号:
6.+V3P3A为0V,则计数芯片U1停止工作,第5PIN(button)/第8PIN(RTC_RESET)输出均是0V。
+V3P3A为3.3V,则计数芯片U1准备工作,通过判断第4PIN(INT_CPU)/第6PIN(INT_EC)信号,决定输出5PIN(button)/第8PIN(RTC_RESET)的状态。
7.当按下开机按键,或是插入适配器状两种态下,则+V3P3A为3.3V,即计数芯片U1开始准备工作。
7.1.其中+V3P3A变为3.3V,此时计数芯片U1开始计时2分钟(通常从按下power按键到进入系统的时间约为2分钟),若计数器第4PIN(INT_CPU)/6PIN(INT_EC)为1(表明已开机),则第5PIN(button)/8PIN(RTC_RESET)保持一直输出0。
7.2.其中+V3P3A变为3.3V,此时计数芯片U1开始计时2分钟(通常从按下power按键到进入系统的时间约为2分钟),若计数器第4PIN(INT_CPU)/6PIN(INT_EC)为0(表明机器因为故障已卡死),则第5PIN(button)/8PIN(RTC_RESET)保持一直输出1,持续3S(主板进行复位),持续3S的过程中,计数器第5PIN(button)输出高电平,致使MOS管Q1导通,模拟人为按下开机按键,PWRBTN_IN变为低电平,使主板强制断电关机再重新启动。
第5PIN(button)/8PIN(RTC_RESET)输出1持续3S后,改为一直输出0(同时取消判断条件)。
计数芯片U1为单片机控制逻辑,其内部需要按照要求编译软件并提前烧录在芯片内部。
控制逻辑:
A.第1PIN无供电,计数器停止工作。
B.第1PIN有供电,计数器预备工作状态,当第3PIN为低电平,计数器不计数。
当第3PIN为高电平,计数器启动计数。
C.第1PIN有供电,第3PIN为高电平,此时4PIN(INT_CPU)/第6PIN(INT_EC)如果为高,则表明正常开机,第5PIN(button)/第8PIN(RTC_RESET)则输出低电平,不做重新上电操作。
D.第1PIN有供电,第3PIN为高电平,此时4PIN(INT_CPU)/第6PIN(INT_EC)如果为低,则表明初始化自检DDR部分出错或是因为其它异常导致卡死/不能正常开机,侦测到开机异常并启动重新上电开机动作,第5PIN(button)/第8PIN(RTC_RESET)则输出如下状态:高电平3S(强制关机)----低电平3S(断电)---高电平1S(开机信号)
E.如果机不能再次开机,则一次重复步骤逻辑C/D/E,直至机器可以正常开机为止,此过程不需要人为操作,
本实用新型第二实施例提供了一种电子设备,包括:电源、CPU、嵌入式控制器、以及如上任意一项所述的一种电子设备的异常重启回路,其中,所述电源通过所述第一电源输入回路1与所述计数芯片U1的第一电源端电气连接,所述电源通过所述第二电源输入回路2与所述计数芯片U1的第二电源端电气连接,所述CPU的输出端与所述计数芯片U1的输入端电气连接,所述CPU的复位端与所述计数芯片U1的输出端电气连接,所述嵌入式控制器的输出端与所述计数芯片U1的输入端电气连接。
基于本实用新型提供的一种电子设备及其异常重启回路,电子设备的电源通过所述第一电源输入回路1向所述计数芯片U1提供供电电压,电子设备的电源通过所述第二电源输入回路2向所述计数芯片U1提供使能电压,在电子上电后,通过所述计数芯片U1监测到CPU和嵌入式控制器存在异常时,通过所述复位回路3向主板上电端、以及CPU的复位端提供复位信号,解决了现有的电子设备在开机时出现异常需要人为干预才能重启的问题。
以上仅是本实用新型的优选实施方式,本实用新型的保护范围并不仅局限于上述实施例,凡属于本实用新型思路下的技术方案均属于本实用新型的保护范围。
Claims (5)
1.一种电子设备的异常重启回路,其特征在于,包括:计数芯片、复位回路、第一电源输入回路、以及第二电源输入回路;
其中,所述计数芯片的第一电源端通过所述第一电源输入回路连接至电子设备的电源,所述计数芯片的第二电源端通过所述第二电源输入回路连接至电子设备的电源,所述计数芯片的第一输入端用于连接电子设备的CPU的输出端,所述计数芯片的第二输入端用于连接电子设备的嵌入式控制器的输出端,所述计数芯片的第一输出端用于连接电子设备的CPU的复位端,所述计数芯片的第二输出端通过所述复位回路与电子设备的主板上电端电气连接;
所述计数芯片配置为在接收到所述CPU和/或所述嵌入式控制器的异常信号时,向所述CPU和主板上电端提供复位信号。
2.根据权利要求1所述的一种电子设备的异常重启回路,其特征在于,所述第一电源输入回路包括:电容;
其中,电子设备的电源与所述计数芯片的第一电源端电气连接,所述计数芯片的第一电源端通过所述电容接地。
3.根据权利要求1所述的一种电子设备的异常重启回路,其特征在于,所述第二电源输入回路包括:第一电阻和第二电阻;
所述第一电阻的第一端与电子设备的电源电气连接,所述第一电阻的第二端通过所述第二电阻接地,所述第一电阻的第二端与所述计数芯片的第二电源端电气连接。
4.根据权利要求1所述的一种电子设备的异常重启回路,其特征在于,所述复位回路包括:第三电阻、第四电阻、以及MOS管;
其中,所述计数芯片的第二输出端与所述第三电阻的第一端电气连接,所述第三电阻的第二端通过所述第四电阻接地,所述第三电阻的第二端与所述MOS管的G极电气连接,所述MOS管的S极接地,所述MOS管的D极与电子设备的主板上电端电气连接。
5.一种电子设备,其特征在于,包括:电源、CPU、嵌入式控制器、以及如权利要求1至4任意一项所述的一种电子设备的异常重启回路,其中,所述电源通过所述第一电源输入回路与所述计数芯片的第一电源端电气连接,所述电源通过所述第二电源输入回路与所述计数芯片的第二电源端电气连接,所述CPU的输出端与所述计数芯片的输入端电气连接,所述CPU的复位端与所述计数芯片的输出端电气连接,所述嵌入式控制器的输出端与所述计数芯片的输入端电气连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202322733144.5U CN221551187U (zh) | 2023-10-11 | 2023-10-11 | 一种电子设备及其异常重启回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202322733144.5U CN221551187U (zh) | 2023-10-11 | 2023-10-11 | 一种电子设备及其异常重启回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN221551187U true CN221551187U (zh) | 2024-08-16 |
Family
ID=92224013
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202322733144.5U Active CN221551187U (zh) | 2023-10-11 | 2023-10-11 | 一种电子设备及其异常重启回路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN221551187U (zh) |
-
2023
- 2023-10-11 CN CN202322733144.5U patent/CN221551187U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6274949B1 (en) | Back-up power accessory for a computer | |
US7614893B2 (en) | Connector locking latch with signal providing early warning of disconnection | |
CN101576764B (zh) | Cmos数据清除电路 | |
JP2004152304A (ja) | Ac電源障害の場合にスタンバイ状態にあるパーソナルコンピュータの状態データを保持するためのシステムおよび方法 | |
CN113703557B (zh) | 一种cmos信息的清除方法、电子设备及清除芯片 | |
CN114089714B (zh) | 便携式电子装置 | |
CN221551187U (zh) | 一种电子设备及其异常重启回路 | |
US9570922B2 (en) | Charging method and electronic device | |
CN210534715U (zh) | 防止长按power按键导致电脑死机的电路 | |
CN105975382B (zh) | 一种硬件配置变动的报警方法 | |
CN116185715A (zh) | 一种国产飞腾平台清除cmos设置的系统、方法及装置 | |
CN217606356U (zh) | 一种切换控制电路、主板及电子设备 | |
CN202025278U (zh) | 主板cmos清除电路 | |
CN114285149A (zh) | 一种智能终端及其异常断电保护控制方法、装置 | |
CN111597594A (zh) | 一种ops模块插拔保护装置及电子设备 | |
US20190250685A1 (en) | Computer system, operational method for a microcontroller, and computer program product | |
CN105573459B (zh) | 电子设备及信号处理方法 | |
CN219609632U (zh) | 一种强制断电下保护中央处理器的cmos功能的电路 | |
CN107807728B (zh) | 关机放电系统 | |
CN212379834U (zh) | 一种用于信号控制设备的启动保护系统 | |
CN111736679B (zh) | 芯片复位方法、装置和单片机 | |
CN114281179B (zh) | 一种cpu强制关机控制方法及电路 | |
CN220022613U (zh) | 一种放电器启动电路 | |
CN216649655U (zh) | 一种自锁开关自释放控制电路及装置 | |
CN216623185U (zh) | 自适应at电源和atx电源的计算机开机电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |